JPH0884252A - ライン・イメージ・センサの出力映像信号処理装置および方法 - Google Patents

ライン・イメージ・センサの出力映像信号処理装置および方法

Info

Publication number
JPH0884252A
JPH0884252A JP6242374A JP24237494A JPH0884252A JP H0884252 A JPH0884252 A JP H0884252A JP 6242374 A JP6242374 A JP 6242374A JP 24237494 A JP24237494 A JP 24237494A JP H0884252 A JPH0884252 A JP H0884252A
Authority
JP
Japan
Prior art keywords
signal
video signal
level
analog
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6242374A
Other languages
English (en)
Other versions
JP3701992B2 (ja
Inventor
Hiroshi Tamayama
宏 玉山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Holdings Corp
Original Assignee
Fuji Photo Film Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Photo Film Co Ltd filed Critical Fuji Photo Film Co Ltd
Priority to JP24237494A priority Critical patent/JP3701992B2/ja
Publication of JPH0884252A publication Critical patent/JPH0884252A/ja
Application granted granted Critical
Publication of JP3701992B2 publication Critical patent/JP3701992B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Facsimile Heads (AREA)
  • Facsimile Scanning Arrangements (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

(57)【要約】 【目的】 ラインCCDからの出力信号処理回路におい
てA/D変換回路21のダイナミック・レンジを有効に活
用する。 【構成】 CCD1は,一部に遮光部を有するフォトセ
ンサ部および遮光されており上記フォトセンサ部に蓄積
された信号電荷を転送して出力する転送路を備えてい
る。このCCD1は露光期間を長くするために,上記フ
ォトセンサ部に蓄積された信号電荷の出力が終了したあ
と空読み期間が生じるように駆動される。空読み期間に
おける映像信号に,信号挿入回路16によって電圧VR2
レベルをもつ信号が挿入される。クランプ回路13におい
て基準映像信号のレベルが電圧VR1のレベルにクランプ
され,クランプ回路19において挿入された信号のレベル
が電圧VR2のレベルにクランプされる。CCD1から大
きな信号を出力させ,映像信号の基準レベルをA/D変
換回路21の基準レベルに一致させることができ,A/D
変換回路21のダイナミック・レンジを有効に利用でき
る。

Description

【発明の詳細な説明】
【0001】
【技術分野】この発明は,ライン・イメージ・センサか
ら出力されるアナログ映像信号を処理する装置および方
法に関し,とくにライン・イメージ・センサから出力さ
れるアナログ映像信号をディジタル画像データに変換す
るアナログ/ディジタル変換回路および方法に関する。
【0002】
【発明の背景】スキャナ,イメージ・リーダなどにおい
ては,ライン・イメージ・センサを用いて被写体が撮像
される。ライン・イメージ・センサからアナログ映像信
号が出力され,アナログ/ディジタル変換回路でディジ
タル画像データに変換される。変換されたディジタル画
像データについて再生処理が施され,画像表示,プリン
ト・アウトなどが行なわれる。スキャナ,イメージ・リ
ーダなどにおいては,ライン・イメージ・センサから出
力されるアナログ映像信号をアナログ/ディジタル変換
回路においてアナログ/ディジタル変換処理することが
必須となる。
【0003】アナログ/ディジタル変換処理において
は,ライン・イメージ・センサから出力されるアナログ
映像信号のレベルが,アナログ/ディジタル変換回路の
ダイナミック・レンジに収まるようにする必要がある。
このため従来は次のような方法によりアナログ映像信号
のレベルをアナログ/ディジタル変換回路のダイナミッ
ク・レンジに収まるようにしていた。
【0004】1つめの方法として,DCレベル・シフト
回路を介してライン・イメージ・センサとアナログ/デ
ィジタル変換回路をDC結合で接続して,ライン・イメ
ージ・センサから出力されるアナログ映像信号をアナロ
グ/ディジタル変換回路のダイナミック・レンジに収め
るものである。この場合,アナログ/ディジタル変換回
路のダイナミック・レンジに合わせるために,DCレベ
ル・シフト回路に用いられる電源電圧を大きくしなけれ
ばならない。
【0005】そのほかの方法として,ライン・イメージ
・センサとアナログ/ディジタル変換回路との間にクラ
ンプ回路およびバッファ回路を設け,ライン・イメージ
・センサから出力されるアナログ映像信号のうち黒レベ
ルを表わす基準信号をクランプ回路においてクランプ
し,バッファ回路を介してアナログ/ディジタル変換回
路に与えるものがある。しかしながら,バッファ回路と
アナログ/ディジタル変換回路との間はDC結合とな
り,バッファ回路はアナログ/ディジタル変換回路の入
力レンジを含む出力範囲をもつ必要がある。このため,
バッファ回路の電源電圧を大きくしたり,バッファ回路
に応じてアナログ/ディジタル変換回路を選択する必要
が生じる。
【0006】これらの問題を解決するために,図9に示
すようにアナログ/ディジタル変換回路の入力端で,ラ
イン・イメージ・センサから出力されるアナログ映像信
号をクランプすることが考えられる。
【0007】図9を参照して,ライン・イメージ・セン
サ50から出力されるアナログ映像信号はバッファ回路51
を介してクランプ回路52に与えられる基準の黒レベルを
表わす映像信号がクランプ電圧VC にクランプされる。
クランプ回路52においてクランプされた映像信号がアナ
ログ/ディジタル変換回路54に与えられディジタル画像
データに変換される。
【0008】しかしながら,アナログ/ディジタル変換
回路54が入力インピーダンスの低い回路や,入力バイア
ス電流の大きい回路の場合には,クランプ回路52に含ま
れるコンデンサからリーク電流が生じてしまうことがあ
る。このため,図10に示すように基準の黒レベルを表わ
す映像信号をクランプ電圧にクランプすることが満足に
できないことがある。また,入射光量が比較的少ない場
合にライン・イメージ・センサから充分な大きさの信号
出力を得るために,信号蓄積期間を長くすることがある
が,このとき基準の黒レベルをクランプする周期も長く
なってしまうため,さらに精度良くクランプすることが
困難になる。このためアナログ/ディジタル変換回路54
のダイナミック・レンジを有効に用いることができない
ことがある。
【0009】
【発明の開示】この発明は,ライン・イメージ・センサ
から出力されるアナログ映像信号をディジタル画像デー
タに変換するに際し,ライン・イメージ・センサから充
分大きな映像信号を出力させ,また基準の黒レベルを精
度良くクランプすることにより,アナログ/ディジタル
変換回路のダイナミック・レンジを有効に用いることが
できるようにすることを目的とする。
【0010】第1の発明は,露光量に応じた信号電荷を
蓄積するフォトセンサ部と遮光された転送路とが平行に
設けられており,上記フォトセンサ部の一端に遮光部が
設けられ,上記フォトセンサ部に蓄積された信号電荷を
上記転送路に移し,転送路に移された信号電荷を転送路
によって順次転送して映像信号を出力するタイプのライ
ン・イメージ・センサを用いた映像信号処理装置におい
て,上記フォトセンサ部に蓄積された信号電荷の上記転
送のあとに空読み期間が生じるような周波数をもつ転送
パルスを用いて上記転送路を駆動する駆動手段,上記駆
動手段によって上記ライン・イメージ・センサが駆動さ
れることにより上記ライン・イメージ・センサから出力
される映像信号のうち,上記フォトセンサ部における遮
光部から得られる基準映像信号のレベルを,第1の基準
レベルにクランプする第1のクランプ回路,第2の基準
レベルをもつ第2の基準信号を出力する基準信号発生回
路,上記ライン・イメージ・センサから出力される映像
信号のうち上記空読み期間における映像信号に,上記基
準信号発生回路から出力される第2の基準信号を挿入す
る信号挿入回路,および上記信号挿入回路によって挿入
された第2の基準信号のレベルを第3の基準レベルにク
ランプする第2のクランプ回路を備えていることを特徴
とする。
【0011】第1の発明のライン・イメージ・センサの
出力信号処理方法は,露光量に応じた信号電荷を蓄積す
るフォトセンサ部と遮光された転送路とが平行に設けら
れており,上記フォトセンサ部の一端に遮光部が設けら
れ,上記フォトセンサ部に蓄積された信号電荷を上記転
送路に移し,転送路に移された信号電荷を転送路によっ
て順次転送して映像信号を出力するタイプのライン・イ
メージ・センサを用いた映像信号処理装置において,上
記フォトセンサ部に蓄積された信号電荷の上記転送のあ
とに空読み期間が生じるような周波数をもつ転送パルス
を用いて上記転送路を駆動し,上記ライン・イメージ・
センサを駆動することにより上記ライン・イメージ・セ
ンサから出力される映像信号のうち,上記フォトセンサ
部における遮光部から得られる基準映像信号のレベル
を,第1の基準レベルにクランプし,上記ライン・イメ
ージ・センサから出力される映像信号のうち上記空読み
期間における映像信号に,第2の基準レベルをもつ第2
の基準信号を挿入し,上記挿入された第2の基準信号の
レベルを第3の基準レベルにクランプすることを特徴と
する。
【0012】第1の発明によると,上記ライン・イメー
ジ・センサから出力される映像信号のうち上記基準映像
信号のレベルが第1の基準レベルにクランプされる。上
記空読み期間には上記ライン・イメージ・センサから出
力される映像信号に第2の基準信号が挿入され,第2の
基準信号のレベルが第3の基準レベルにクランプされ
る。
【0013】第1の発明によると,上記基準映像信号の
レベルが上記第1の基準レベルにクランプされることに
加えて,空読み期間において挿入された第2の基準信号
のレベルが第3の基準レベルにクランプされる。第2の
基準信号のレベルを第3の基準レベルにクランプする第
2のクランプ処理においては,空読み期間内において第
2の基準信号を任意に挿入でき,クランプ処理も可能と
なる。このため第2のクランプ処理に用いられるクラン
プ回路からリーク電流が生じても,またライン・イメー
ジ・センサにおける信号蓄積期間を充分長く設定しても
第2のクランプ処理の回数を増やすことにより空読み期
間内における映像信号を,第3の基準レベルに戻すこと
が容易となる。したがって,ライン・イメージ・センサ
から出力されるアナログ映像信号をアナログ/ディジタ
ル変換回路に与え,ディジタル画像データに変換する場
合,アナログ映像信号の0レベルをアナログ/ディジタ
ル変換回路の0レベルに合わせることができ,アナログ
/ディジタル変換回路のダイナミック・レンジを有効に
使用することができる。
【0014】基準映像信号のレベルを第1の基準レベル
にクランプするクランプ回路には,たとえばフィードバ
ック・クランプ回路が用いられる。
【0015】第2の発明は,露光量に応じた信号電荷を
蓄積するフォトセンサ部と遮光された転送路とが平行に
設けられており,上記フォトセンサ部の一端に遮光部が
設けられ,上記フォトセンサ部に蓄積された信号電荷を
上記転送路に移し,転送路に移された信号電荷を転送路
によって順次転送してアナログ映像信号を出力するタイ
プのライン・イメージ・センサを用い,上記ライン・イ
メージ・センサから出力されるアナログ映像信号をディ
ジタル画像データに変換して出力するアナログ/ディジ
タル変換装置において,上記フォトセンサ部に蓄積され
た信号電荷の上記転送のあとに空読み期間が生じるよう
な周波数をもつ転送パルスを用いて上記転送路を駆動す
る駆動手段,上記駆動手段によって上記ライン・イメー
ジ・センサが駆動されることにより上記ライン・イメー
ジ・センサから出力される映像信号のうち,上記フォト
センサ部における遮光部から得られる基準映像信号のレ
ベルを,基準レベルにクランプする第1のクランプ回
路,上記第1のクランプ回路において上記基準映像信号
のレベルが上記基準レベルにクランプされたアナログ映
像信号を,与えられるクロック・パルスにもとづいてデ
ィジタル画像データに変換し,かつ与えられるクロック
・パルスの周波数が低いほど入力インピーダンスが高く
なるアナログ/ディジタル変換回路,および上記空読み
期間の間,上記アナログ/ディジタル変換回路に与えら
れるクロック・パルスを停止するクロック・パルス制御
手段を備えていることを特徴とする。
【0016】第2の発明のアナログ/ディジタル変換方
法は,露光量に応じた信号電荷を蓄積するフォトセンサ
部と遮光された転送路とが平行に設けられており,上記
フォトセンサ部の一端に遮光部が設けられ,上記フォト
センサ部に蓄積された信号電荷を上記転送路に移し,転
送路に移された信号電荷を転送路によって順次転送して
アナログ映像信号を出力するタイプのライン・イメージ
・センサを用い,上記ライン・イメージ・センサから出
力されるアナログ映像信号をディジタル画像データに変
換して出力するアナログ/ディジタル変換装置におい
て,上記フォトセンサ部に蓄積された信号電荷の上記転
送のあとに空読み期間が生じるような周波数をもつ転送
パルスを用いて上記転送路を駆動し,上記ライン・イメ
ージ・センサを駆動することにより上記ライン・イメー
ジ・センサから出力される映像信号のうち,上記フォト
センサ部における遮光部から得られる基準映像信号のレ
ベルを,基準レベルにクランプする第1のクランプ処理
を行ない,第1のクランプ処理において上記基準映像信
号のレベルが上記基準レベルにクランプされたアナログ
映像信号を,与えられるクロック・パルスにもとづいて
ディジタル画像データに変換し,かつ与えられるクロッ
ク・パルスの周波数が低いほど入力インピーダンスが高
くなるアナログ/ディジタル変換回路を用いてアナログ
/ディジタル変換し,上記空読み期間の間,上記アナロ
グ/ディジタル変換回路に与えられるクロック・パルス
を停止することを特徴とする。
【0017】第2の発明によると,与えられるクロック
・パルスの周波数が低くなるほど入力インピーダンスが
高くなるアナログ/ディジタル変換回路が用いられ,上
記空読み期間の間は上記アナログ/ディジタル変換回路
に与えられるクロック・パルスは停止される。与えられ
るクロック・パルスが停止されるので上記アナログ/デ
ィジタル変換回路の入力インピーダンスはきわめて高い
ものとなる。
【0018】第2の発明によると,上記空読み期間の間
は,上記アナログ/ディジタル変換回路の入力インピー
ダンスがきわめて高くなるので,上記第1のクランプ回
路からリーク電流が流れることが防止される。したがっ
て,上記ライン・イメージ・センサにおける信号蓄積期
間を充分長く設定し上記空読み期間が長くなったとして
も上記第1のクランプ回路において上記基準映像信号を
上記第1の基準レベルに容易にクランプできることにな
る。
【0019】第3の発明は,露光量に応じた信号電荷を
蓄積するフォトセンサ部と遮光された転送路とが平行に
設けられており,上記フォトセンサ部の一端に遮光部が
設けられ,上記フォトセンサ部に蓄積された信号電荷を
上記転送路に移し,転送路に移された信号電荷を転送路
によって順次転送してアナログ映像信号を出力するタイ
プのライン・イメージ・センサを用い,上記ライン・イ
メージ・センサから出力されるアナログ映像信号をディ
ジタル画像データに変換して出力するアナログ/ディジ
タル変換装置において,上記フォトセンサ部に蓄積され
た信号電荷の上記転送のあとに空読み期間が生じるよう
な周波数をもつ転送パルスを用いて上記転送路を駆動す
る駆動手段,上記駆動手段によって上記ライン・イメー
ジ・センサが駆動されることにより上記ライン・イメー
ジ・センサから出力される映像信号のうち,上記フォト
センサ部における遮光部から得られる基準映像信号のレ
ベルを,第1の基準レベルにクランプする第1のクラン
プ回路,第2の基準レベルをもつ第2の基準信号を出力
する基準信号発生回路,上記ライン・イメージ・センサ
から出力される映像信号のうち上記空読み期間における
映像信号に,上記基準信号発生回路から出力される第2
の基準信号を挿入する信号挿入回路,および上記信号挿
入回路によって挿入された第2の基準信号のレベルを第
3の基準レベルにクランプする第2のクランプ回路,上
記第2のクランプ回路において上記挿入された第2の基
準信号のレベルが上記第3の基準レベルにクランプされ
たアナログ映像信号を,与えられるクロック・パルスに
もとづいてディジタル画像データに変換し,かつ与えら
れるクロック・パルスの周波数が低いほど入力インピー
ダンスが高くなるアナログ/ディジタル変換回路,およ
び上記空読み期間の間,上記アナログ/ディジタル変換
回路に与えられるクロック・パルスを停止するクロック
・パルス制御手段を備えていることを特徴とする。
【0020】第3の発明のアナログ/ディジタル変換方
法は,露光量に応じた信号電荷を蓄積するフォトセンサ
部と遮光された転送路とが平行に設けられており,上記
フォトセンサ部の一端に遮光部が設けられ,上記フォト
センサ部に蓄積された信号電荷を上記転送路に移し,転
送路に移された信号電荷を転送路によって順次転送して
アナログ映像信号を出力するタイプのライン・イメージ
・センサを用い,上記ライン・イメージ・センサから出
力されるアナログ映像信号をディジタル画像データに変
換して出力するアナログ/ディジタル変換装置におい
て,上記フォトセンサ部に蓄積された信号電荷の上記転
送のあとに空読み期間が生じるような周波数をもつ転送
パルスを用いて上記転送路を駆動し,上記ライン・イメ
ージ・センサが駆動されることにより上記ライン・イメ
ージ・センサから出力される映像信号のうち,上記フォ
トセンサ部における遮光部から得られる基準映像信号の
レベルを,第1の基準レベルにクランプし,上記ライン
・イメージ・センサから出力される映像信号のうち,上
記空読み期間における映像信号に,第2の基準レベルを
もつ第2の基準信号を挿入し,上記挿入された第2の基
準信号のレベルを第3の基準レベルにクランプし,上記
挿入された第2の基準信号のレベルが上記第3の基準レ
ベルにクランプされたアナログ映像信号を,与えられる
クロック・パルスにもとづいてディジタル画像データに
変換し,かつ与えられるクロック・パルスの周波数が低
いほど入力インピーダンスが高くなるアナログ/ディジ
タル変換回路を用いてアナログ/ディジタル変換し,上
記空読み期間の間,上記アナログ/ディジタル変換回路
に与えられるクロック・パルスを停止することを特徴と
する。
【0021】第3の発明によると,与えられるクロック
・パルスの周波数が低くなるほど入力インピーダンスが
高くなるアナログ/ディジタル変換回路が用いられ,上
記空読み期間の間は上記アナログ/ディジタル変換回路
に与えられるクロック・パルスは停止される。与えられ
るクロック・パルスが停止されるので,上記アナログ/
ディジタル変換回路の入力インピーダンスはきわめて高
いものとなる。
【0022】第3の発明によると,上記空読み期間の間
は,上記アナログ/ディジタル変換回路の入力インピー
ダンスがきわめて高くなるので,上記第1のクランプ回
路からリーク電流が流れることが防止される。
【0023】第3の発明によると,上記基準映像信号の
レベルが上記第1の基準レベルにクランプされることに
加えて,空読み期間において挿入された第2の基準信号
のレベルが第3の基準レベルにクランプされる。第2の
基準信号のレベルを第3の基準レベルにクランプする第
2のクランプ処理においては,空読み期間内において第
2の基準信号を任意に挿入でき,クランプ処理も可能と
なる。このため第2のクランプ処理に用いられるクラン
プ回路からリーク電流が生じても,第2のクランプ処理
の回路を増やすことにより空読み期間内における映像信
号を,第3の基準レベルに戻すことが容易となる。した
がって,ライン・イメージ・センサから出力されるアナ
ログ映像信号をアナログ/ディジタル変換回路に与え,
ディジタル画像データに変換する場合,アナログ映像信
号の0レベルをアナログ/ディジタル変換回路の0レベ
ルに合わせることができ,アナログ/ディジタル変換回
路のダイナミック・レンジを有効に使用することができ
る。上記基準映像信号のレベルが第1の基準レベルにク
ランプされるだけでなく,空読み期間において上記ライ
ン・イメージ・センサから出力される映像信号に挿入さ
れた第2の基準信号のレベルが第3の基準レベルにクラ
ンプされる。
【0024】このように第1のクランプ回路における上
記基準映像信号に対するクランプ以外に第2のクランプ
回路においてクランプが行なわれ,しかも上記空読み期
間の間は上記アナログ/ディジタル変換回路の入力イン
ピーダンスがきわめて高くなり上記第2のクランプ処理
を行なう回路からのリーク電流の発生が防止されている
ので,アナログ映像信号の0レベルをアナログ/ディジ
タル変換回路の0レベルに合わせることができ,アナロ
グ/ディジタル変換回路のダイナミック・レンジを有効
に使用することができる。
【0025】上記第1のクランプを行なう回路として
は,たとえばフィードバック・クランプ回路が用いられ
る。
【0026】
【実施例の説明】図1はこの発明の実施例を示すもの
で,イメージ・スキャナの電気的構成のうちアナログ処
理系の回路部分を抽出して示すものである。図2は図1
に示すイメージ・スキャナに含まれるライン・イメージ
・センサとしてのCCDの模式図,図3は図1に示す回
路に流れる信号を表わす信号波形図を示している。
【0027】図1を参照して,メイージ・スキャナには
CCD1が含まれている。イメージ・スキャナにはCC
D駆動回路10が含まれており,CCD駆動回路10からゲ
ート・パルスφGおよび転送パルスφHが出力されCC
D1に与えられることによりCCD1が駆動される。
【0028】CCD1は,図2に示すようにライン・イ
メージ・センサであり,露光量に応じて信号電荷を蓄積
するフォトセンサ部2,フォトセンサ部2において蓄積
された信号電荷を転送して映像信号として出力する転送
部4および転送部4から出力される映像信号を増幅して
出力する増幅回路5から構成されている。
【0029】CCD1のフォトセンサ部2の一部におい
ては遮光のための遮光部3が形成されている。転送部4
も遮光部3と同様に遮光されている。図2においては遮
光部分はハッチングで示されている。
【0030】あらかじめ定められた露光期間の間フォト
センサ部2が露光され露光量に応じた信号電荷がフォト
センサ部2に蓄積される。露光期間が終了すると,CC
D駆動回路10からゲート・パルスφGが出力されCCD
1に与えられる。CCD1にゲート・パルスφGが与え
られるとフォトセンサ部2に蓄積された信号電荷が転送
部4に移される。転送部4には,CCD駆動回路10から
出力される転送パルスφHが与えられており,この転送
パルスφHに応じて転送部4中を信号電荷が転送する。
転送部4を転送した信号電荷は映像信号として出力さ
れ,増幅回路5において増幅されて出力される。CCD
1から出力される映像信号のうち,フォトセンサ部2の
遮光されていない部分から得られる映像信号は蓄積され
た信号電荷量に応じた信号となるが,フォトセンサ部2
に含まれる遮光部3から得られる信号は基準の黒レベル
をもつ基準映像信号となりCCD1から出力される。
【0031】CCD1においてフォトセンサ部2への露
光および転送部4における転送が繰返され,CCD1か
らの映像信号の出力が繰返される。
【0032】CCD1においては,露光期間よりもフォ
トセンサ部2に蓄積された信号電荷の転送に要する期間
(映像期間という)の方が短い期間となるようにゲート
・パルスφGおよび転送パルスφHの周波数が定められ
ている。したがって図3に信号波形A0 として示されて
いるように,フォトセンサ部2に蓄積された信号電荷を
出力する映像期間の終了後に空読み期間が生じる。
【0033】CCD1から出力される映像信号はCDS
(コリレート・ダブル・サンプリング)回路11を介して
GCA(ゲイン・コントロール・アンプ)12に与えられ
る。映像信号はGCA12において反転され反転映像信号
1 として出力される。
【0034】映像信号A1 において映像期間の信号がC
CD1のフォトセンサ部2に蓄積された信号電荷にもと
づくものであり,映像期間のうち基準期間の信号がCC
D1の遮光部3にもとづいて得られる基準の黒レベルを
表わす基準映像信号である。また空読み期間の信号は,
フォトセンサ部2に蓄積された信号電荷の転送がすべて
終了したあとにもCCD1の転送部4に転送パルスφH
が与えられることにより生じる信号である。
【0035】GCA12から出力される映像信号A1 は第
1のクランプ回路13に与えられる。
【0036】第1のクランプ回路13にはコンデンサ
1 ,スイッチ回路14および電源VR1が含まれている。
第1のクランプ回路13には,基準期間においてHレベル
となる第1のクランプ・パルスCP1 が与えられる。第
1のクランプ・パルスCP1 が第1のクランプ回路13に
与えられることによりスイッチ回路14がオンとなり基準
映像信号のレベルが電源VR1の第1の基準電圧VR1(電
源VR1の電圧も電源と同じく符号VR1を用いる)のレベ
ルにクランプされる。
【0037】第1のクランプ回路13において,基準映像
信号のレベルが電源VR1の第1の基準電圧VR1のレベル
にクランプされた映像信号はハイ・インピーダンスをも
つ増幅回路15に与えられて増幅される。第1のクランプ
回路13に接続されている増幅回路15はハイ・インピーダ
ンスの回路であるため,第1のクランプ回路13に含まれ
るコンデンサC1 からのリーク電流の発生も防止されて
いる。
【0038】増幅回路15において増幅された映像信号は
信号挿入回路16に与えられる。
【0039】信号挿入回路15には切替スイッチ17および
第2の基準電圧VR2(第2の基準電圧VR2はたとえば第
1の基準電圧VR1と同じ電圧に設定される。)をもつ電
源VR2が含まれている。信号挿入回路16には空読み期間
の期間よりも短い周期でLレベルとなる切替制御信号B
Lが与えられる。切替制御信号BLがHレベルのときは
切替スイッチ17はH端子側が接続され,切替制御信号が
Lレベルのときは切替スイッチ17はL端子側が接続され
る。したがって切替制御信号BLがLレベルとなる期間
に,第2の基準電圧VR2をもつレベルの信号が映像信号
に挿入されることとなる。
【0040】信号挿入回路17において信号が挿入された
映像信号は増幅回路18において増幅されて第2のクラン
プ回路19に与えられる。
【0041】第2のクランプ回路19にはコンデンサ
2 ,スイッチ回路20および電源VC が含まれている。
第2のクランプ回路19には切替制御信号BLがLレベル
となる周期に同期してHレベルとなる第2のクランプ・
パルスCP2 が与えられる。第2のクランプ・パルスC
2 が第2のクランプ回路19に与えられることによりス
イッチ回路20がオンとなり基準映像信号のレベルが電源
C の第3の基準電圧VC(第3の基準電圧VC も第2
の基準電圧VR2と同様に第1の基準電圧VR1と同じ電圧
に設定される。)(電源VC の電圧も電源と同じく符号
C を用いる)のレベルにクランプされる。
【0042】第2のクランプ回路19において空読み期間
における信号が第3の基準電圧VCのレベルにクランプ
された映像信号はアナログ/ディジタル変換回路21に与
えられ,アナログ信号からディジタル画像データに変換
されて出力される。
【0043】図1に示す回路では,空読み期間において
第2の基準電圧VR2をもつレベルの信号が挿入され挿入
された信号のレベルが第3の基準電圧VC のレベルにク
ランプされている。空読み期間に挿入する信号の数を増
やすことができ,挿入する信号の数を増やすことにより
第2のクランプ回路19におけるクランプの回数も増え
る。図3に矢印Bで示すように第2のクランプ回路19に
含まれるコンデンサC2からリーク電流が発生しても,
第2のクランプ回路19におけるクランプの回数を増やす
ことにより空読み期間に挿入された信号のレベルを第3
の基準レベルに一致させることができる。したがって映
像信号の基準期間における信号レベルをアナログ/ディ
ジタル変換回路21の基準レベルに容易に一致させること
ができるようになる。また,空読み期間に挿入する信号
の幅を任意に広くすることができるので,挿入する信号
の幅を広くすることにより第2のクランプ回路19におけ
るクランプを確実にできる。
【0044】このように本実施例では,充分な信号出力
を得るために空読み期間を長くし露光期間が長くなるよ
うに設定しても,良好なクランプが行なえるため,アナ
ログ/ディジタル変換回路のダイナミック・レンジを有
効に利用できる。
【0045】図4は他の実施例を示すもので,イメージ
・スキャナの電気的構成のうちアナログ処理系の回路部
分を抽出して示すものである。図4において図2に示す
ものと同一物には同一符号を付し説明を省略する。
【0046】CCD1から出力される映像信号はバッフ
ァ回路22を介してCDS回路11に与えられる。CDS回
路11にはサンプリング・パルスDS1 およびDS2 に応
じてオンとなるスイッチ回路23および24が含まれてお
り,入力する映像信号のサンプリング処理が行なわれて
出力される。
【0047】CDS回路11から出力される映像信号はG
CA12Aの負入力端子に与えられ,反転して出力され
る。
【0048】GCA12Aの出力端子と正入力端子との間
にはフィードバック・クランプ回路(第1のクランプ回
路)13Aが接続されている。
【0049】フィードバック・クランプ回路13Aには差
動増幅回路25,スイッチ回路26およびコンデンサC3
含まれている。差動増幅回路25の負入力端子にはGCA
12Aの出力映像信号が与えられ,正入力端子には電源回
路27から出力される電圧VR1が与えられる。フィードバ
ック・クランプ回路13Aに,基準期間において第1のク
ランプ・パルスCP1 が与えられるとスイッチ回路26が
オンされコンデンサC3 が充電される。これにより,G
CA回路12Aから出力される映像信号のうち基準信号の
レベルが電圧VR1のレベルにクランプされる。
【0050】GCA12Aから出力される映像信号は切替
スイッチ17AのH端子側に与えられる。切替スイッチ17
AのL端子側には電源回路27から出力される電圧VR2
与えられる。
【0051】切替スイッチ17Aには切替制御信号BLが
与えられており,切替制御信号BLがHレベルの間切替
スイッチ17AはH端子側が接続され,切替制御信号BL
がLレベルの間切替スイッチ17AはL端子側が接続され
る。これにより空読み時間の間の映像信号に電圧VR2
もつ信号が挿入される。
【0052】切替スイッチ17Aを通して出力される映像
信号は増幅回路18を介して第2のクランプ回路19Aに与
えられる。
【0053】第2のクランプ回路19AにはコンデンサC
4 ,スイッチ回路20および電源VCが含まれている。第
2のクランプ回路19には切替制御信号BLがLレベルと
なる周期に同期してHレベルとなる第2のクランプ・パ
ルスCP2 が与えられる。第2のクランプ・パルスCP
2 が第2のクランプ回路19Aに与えられることによりス
イッチ回路20がオンとなり,空読み期間中に挿入された
信号のレベルが電圧VC のレベルにクランプされる。
【0054】アナログ/ディジタル変換回路21Aには端
子VRTおよびVRBが設定されており,端子VRTお
よびVRBに与えられる電圧によりアナログ/ディジタ
ル変換回路21Aのダイナミック・レンジが定められる。
図4に示す実施例においては端子VRBに電圧VC が与
えられ,端子VRTに電圧VC よりも高い電圧Vが与え
られている。
【0055】第2のクランプ回路19Aの出力映像信号は
アナログ/ディジタル変換回路21Aに与えられ,端子V
RTおよびVRBに与えられる電圧VC およびVとの間
のダイナミック・レンジで定められる精度でディジタル
画像データに変換される。
【0056】図5はさらに他の実施例を示すもので,イ
メージ・スキャナの電気的構成のうちアナログ処理系の
回路部分を抽出して示すものである。図5において,図
1に示すものと同一物には同一符号を付して説明を省略
する。図6は図5に示す回路に流れる信号を表わす信号
波形図である。
【0057】図5に示す回路では,与えられるクロック
・パルスの周波数に反比例した入力インピーダンスとな
るアナログ/ディジタル変換回路が用いられている。し
たがってアナログ/ディジタル変換回路の入力インピー
ダンスは,与えられるクロック・パルスの周波数が高く
なるほど入力インピーダンスは低くなり,与えられるク
ロック・パルスの周波数が低くなるほど入力インピーダ
ンスは高くなる。たとえばCMOSのチョッパー型コン
パレータを使ったアナログ/ディジタル変換回路がこの
様な特性を持っている。
【0058】また図5に示す回路のクランプ回路30は,
図1および図4に示した第1のクランプ回路と同様に,
CCD1から出力される基準映像信号のレベルを電圧V
R1のレベルにクランプする回路である。このクランプ回
路30は図1および図4に示す回路と異なり,アナログ/
ディジタル変換回路32の入力端に直接接続されている。
【0059】CCD1から出力される映像信号はCDS
回路11,GCA12および増幅回路18を介してクランプ回
路30に与えられる。クランプ回路には,図1に示す第1
のクランプ回路13と同様にコンデンサC4 ,スイッチ回
路31および電圧VR1を有する電源VR1が含まれている。
クランプ回路30には基準映像信号の期間に合わせてHレ
ベルとなるクランプ・パルスCPが与えられている。ク
ランプ・パルスCPがクランプ回路30に与えられるとス
イッチ回路31がオンとなりクランプ回路30に与えられる
映像信号のうち基準映像信号のレベルが電圧VR1のレベ
ルにクランプされる。
【0060】アナログ/ディジタル変換回路32のクロッ
ク入力端子にはアンド回路33を介してクロック・パルス
が与えられる。アンド回路33にはクロック・パルスのほ
かにCCD1から出力される映像信号の空読み期間の間
Lレベルとなるクロック制御信号CSが与えられてい
る。したがってアナログ/ディジタル変換回路32のクロ
ック入力端子にはCCD1から出力される映像信号のう
ち映像期間の間だけクロック・パルスが入力し,空読み
期間の間はクロック・パルスは入力されない。
【0061】空読み期間の間はアナログ/ディジタル変
換回路32のクロック入力端子にクロック・パルスは入力
しないので空読み期間中はアナログ/ディジタル変換回
路32はきわめて高い入力インピーダンスをもつことにな
る。したがって,空読み期間において,クランプ回路30
に含まれるコンデンサC4 から,リーク電流がアナログ
/ディジタル変換回路32に流入することが防止される。
このためクランプ回路30におけるクランプだけで精度良
いクランプ処理を達成できる。したがって,映像信号の
基準レベルをアナログ/ディジタル変換回路のダイナミ
ック・レンジ内に精度良く設定することが容易になる。
【0062】図7はさらに他の実施例を示すもので,イ
メージ・スキャナの電気的構成のうちアナログ処理系の
回路部分を抽出して示すものである。図7において,図
1に示すものと同一物には同一符号を付して説明を省略
する。図8は図7に示す回路に流れる信号を表わす信号
波形図である。
【0063】図7に示す回路では,図5に示す回路と同
様に与えられるクロック・パルスの周波数が低いほどイ
ンピーダンスが高くなるアナログ/ディジタル変換回路
32が用いられる。このアナログ/ディジタル変換回路32
には図5における回路と同様にCCD1からの出力映像
信号の映像期間の間のみクロック・パルスが与えられ
る。
【0064】さらに図7に示す回路では,図1に示す回
路と同様に第1のクランプ回路13,信号挿入回路17およ
び第2のクランプ回路19が設けられている。
【0065】第1のクランプ回路13にはCCD1からの
基準映像信号の期間に合わせてHレベルとなるクランプ
・パルスCP1 が与えられている。信号挿入回路17には
CCD1から出力される映像信号の空読み期間の間,C
CD1の出力映像信号に電圧VR2のレベルの信号が挿入
されるように制御信号が与えられている。第2のクラン
プ回路19にはCCD1の出力映像信号の空読み期間中に
おいてHレベルとなるクランプ・パルスCP2 が与えら
れている。
【0066】このようにして,図7に示す回路では,図
1に示す実施例と同様に,空読み期間において幅の広い
クランプ・パルスを用いてクランプ処理を確実に行なう
ことができる。しかも空読み期間中には,アナログ/デ
ィジタル変換回路32にはクロック・パルスが与えられ
ず,入力インピーダンスは高いものとされているから第
2のクランプ回路19に含まれるコンデンサC2 からのリ
ーク電流がアナログ/ディジタル変換回路に流入するこ
とも防止され,精度良いクランプ処理を達成できる。
【0067】以上詳説した様に本発明によれば,ライン
・イメージ・センサにおける露光期間を充分長く設定し
た場合にも精度良いクランプが可能となる。したがって
充分大きな映像信号を出力させるとともに基準の黒レベ
ルをアナログ/ディジタル変換回路の基準レベルに精度
良くクランプすることができる様になり,アナログ/デ
ィジタル変換回路のダイナミック・レンジを有効に用い
ることがきわめて容易になる。
【図面の簡単な説明】
【図1】この発明の実施例を示すもので,イメージ・ス
キャナのアナログ映像信号処理系の回路部分を抽出して
示している。
【図2】CCDの模式図である。
【図3】図1の回路に流れる信号を表わす信号波形図で
ある。
【図4】この発明の他の実施例を示すもので,イメージ
・スキャナのアナログ映像信号処理系の回路部分を抽出
して示している。
【図5】この発明の他の実施例を示すもので,イメージ
・スキャナのアナログ映像信号処理系の回路部分を抽出
して示している。
【図6】図5の回路に流れる信号を表わす信号波形図で
ある。
【図7】この発明の他の実施例を示すもので,イメージ
・スキャナのアナログ映像信号処理系の回路部分を抽出
して示している。
【図8】図7の回路に流れる信号を表わす信号波形図で
ある。
【図9】従来のイメージ・スキャナのアナログ映像信号
処理系の回路部分を抽出して示している。
【図10】図9の回路に流れる信号を表わす信号波形図
である。
【符号の説明】
1 CCD 10 CCD駆動回路 13 第1のクランプ回路 13A フィードバック・クランプ回路 17 信号挿入回路 17A 切替スイッチ 19,19A 第2のクランプ回路 21,32 アナログ/ディジタル変換回路
フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H04N 5/335 P

Claims (14)

    【特許請求の範囲】
  1. 【請求項1】 露光量に応じた信号電荷を蓄積するフォ
    トセンサ部と遮光された転送路とが平行に設けられてお
    り,上記フォトセンサ部の一端に遮光部が設けられ,上
    記フォトセンサ部に蓄積された信号電荷を上記転送路に
    移し,転送路に移された信号電荷を転送路によって順次
    転送して映像信号を出力するタイプのライン・イメージ
    ・センサを用いた映像信号処理装置において,上記フォ
    トセンサ部に蓄積された信号電荷の上記転送のあとに空
    読み期間が生じるような周波数をもつ転送パルスを用い
    て上記転送路を駆動する駆動手段,上記駆動手段によっ
    て上記ライン・イメージ・センサが駆動されることによ
    り上記ライン・イメージ・センサから出力される映像信
    号のうち,上記フォトセンサ部における遮光部から得ら
    れる基準映像信号のレベルを,第1の基準レベルにクラ
    ンプする第1のクランプ回路,第2の基準レベルをもつ
    第2の基準信号を出力する基準信号発生回路,上記ライ
    ン・イメージ・センサから出力される映像信号のうち上
    記空読み期間における映像信号に,上記基準信号発生回
    路から出力される第2の基準信号を挿入する信号挿入回
    路,および上記信号挿入回路によって挿入された第2の
    基準信号のレベルを第3の基準レベルにクランプする第
    2のクランプ回路,を備えたライン・イメージ・センサ
    の出力映像信号処理装置。
  2. 【請求項2】 上記空読み期間における上記信号挿入回
    路による第2の基準信号の挿入を,複数回行なうもので
    ある,請求項1に記載のライン・イメージ・センサの出
    力映像信号処理装置。
  3. 【請求項3】 上記第1のクランプ回路がフィードバッ
    ク・クランプ回路である,請求項1に記載のライン・イ
    メージ・センサの出力映像信号処理装置。
  4. 【請求項4】 露光量に応じた信号電荷を蓄積するフォ
    トセンサ部と遮光された転送路とが平行に設けられてお
    り,上記フォトセンサ部の一端に遮光部が設けられ,上
    記フォトセンサ部に蓄積された信号電荷を上記転送路に
    移し,転送路に移された信号電荷を転送路によって順次
    転送してアナログ映像信号を出力するタイプのライン・
    イメージ・センサを用い,上記ライン・イメージ・セン
    サから出力されるアナログ映像信号をディジタル画像デ
    ータに変換して出力するアナログ/ディジタル変換装置
    において,上記フォトセンサ部に蓄積された信号電荷の
    上記転送のあとに空読み期間が生じるような周波数をも
    つ転送パルスを用いて上記転送路を駆動する駆動手段,
    上記駆動手段によって上記ライン・イメージ・センサが
    駆動されることにより上記ライン・イメージ・センサか
    ら出力される映像信号のうち,上記フォトセンサ部にお
    ける遮光部から得られる基準映像信号のレベルを,基準
    レベルにクランプする第1のクランプ回路,上記第1の
    クランプ回路において上記基準映像信号のレベルが上記
    基準レベルにクランプされたアナログ映像信号を,与え
    られるクロック・パルスにもとづいてディジタル画像デ
    ータに変換し,かつ与えられるクロック・パルスの周波
    数が低いほど入力インピーダンスが高くなるアナログ/
    ディジタル変換回路,および上記空読み期間の間,上記
    アナログ/ディジタル変換回路に与えられるクロック・
    パルスを停止するクロック・パルス制御手段,を備えた
    アナログ/ディジタル変換装置。
  5. 【請求項5】 露光量に応じた信号電荷を蓄積するフォ
    トセンサ部と遮光された転送路とが平行に設けられてお
    り,上記フォトセンサ部の一端に遮光部が設けられ,上
    記フォトセンサ部に蓄積された信号電荷を上記転送路に
    移し,転送路に移された信号電荷を転送路によって順次
    転送してアナログ映像信号を出力するタイプのライン・
    イメージ・センサを用い,上記ライン・イメージ・セン
    サから出力されるアナログ映像信号をディジタル画像デ
    ータに変換して出力するアナログ/ディジタル変換装置
    において,上記フォトセンサ部に蓄積された信号電荷の
    上記転送のあとに空読み期間が生じるような周波数をも
    つ転送パルスを用いて上記転送路を駆動する駆動手段,
    上記駆動手段によって上記ライン・イメージ・センサが
    駆動されることにより上記ライン・イメージ・センサか
    ら出力される映像信号のうち,上記フォトセンサ部にお
    ける遮光部から得られる基準映像信号のレベルを,第1
    の基準レベルにクランプする第1のクランプ回路,第2
    の基準レベルをもつ第2の基準信号を出力する基準信号
    発生回路,上記ライン・イメージ・センサから出力され
    る映像信号のうち上記空読み期間における映像信号に,
    上記基準信号発生回路から出力される第2の基準信号を
    挿入する信号挿入回路,および上記信号挿入回路によっ
    て挿入された第2の基準信号のレベルを第3の基準レベ
    ルにクランプする第2のクランプ回路,上記第2のクラ
    ンプ回路において上記挿入された第2の基準信号のレベ
    ルが上記第3の基準レベルにクランプされたアナログ映
    像信号を,与えられるクロック・パルスにもとづいてデ
    ィジタル画像データに変換し,かつ与えられるクロック
    ・パルスの周波数が低いほど入力インピーダンスが高く
    なるアナログ/ディジタル変換回路,および上記空読み
    期間の間,上記アナログ/ディジタル変換回路に与えら
    れるクロック・パルスを停止するクロック・パルス制御
    手段,を備えたアナログ/ディジタル変換装置。
  6. 【請求項6】 上記第1のクランプ回路がフィードバッ
    ク・クランプ回路である,請求項4または5に記載のア
    ナログ/ディジタル変換装置。
  7. 【請求項7】 上記空読み期間における上記信号挿入回
    路による第2の基準信号の挿入を複数回行なうものであ
    る,請求項5に記載のアナログ/ディジタル変換装置。
  8. 【請求項8】 露光量に応じた信号電荷を蓄積するフォ
    トセンサ部と遮光された転送路とが平行に設けられてお
    り,上記フォトセンサ部の一端に遮光部が設けられ,上
    記フォトセンサ部に蓄積された信号電荷を上記転送路に
    移し,転送路に移された信号電荷を転送路によって順次
    転送して映像信号を出力するタイプのライン・イメージ
    ・センサを用いた映像信号処理装置において,上記フォ
    トセンサ部に蓄積された信号電荷の上記転送のあとに空
    読み期間が生じるような周波数をもつ転送パルスを用い
    て上記転送路を駆動し,上記ライン・イメージ・センサ
    を駆動することにより上記ライン・イメージ・センサか
    ら出力される映像信号のうち,上記フォトセンサ部にお
    ける遮光部から得られる基準映像信号のレベルを,第1
    の基準レベルにクランプし,上記ライン・イメージ・セ
    ンサから出力される映像信号のうち上記空読み期間にお
    ける映像信号に,第2の基準レベルをもつ第2の基準信
    号を挿入し,上記挿入された第2の基準信号のレベルを
    第3の基準レベルにクランプする,ライン・イメージ・
    センサの出力映像信号処理方法。
  9. 【請求項9】 上記空読み期間における上記第2の基準
    信号の挿入を,複数回行なうものである,請求項8に記
    載のライン・イメージ・センサの出力映像信号処理方
    法。
  10. 【請求項10】 フィードバック・クランプ回路を用い
    て上記第1のクランプ処理を行なうものである,請求項
    8に記載のライン・イメージ・センサの出力映像信号処
    理方法。
  11. 【請求項11】 露光量に応じた信号電荷を蓄積するフ
    ォトセンサ部と遮光された転送路とが平行に設けられて
    おり,上記フォトセンサ部の一端に遮光部が設けられ,
    上記フォトセンサ部に蓄積された信号電荷を上記転送路
    に移し,転送路に移された信号電荷を転送路によって順
    次転送してアナログ映像信号を出力するタイプのライン
    ・イメージ・センサを用い,上記ライン・イメージ・セ
    ンサから出力されるアナログ映像信号をディジタル画像
    データに変換して出力するアナログ/ディジタル変換装
    置において,上記フォトセンサ部に蓄積された信号電荷
    の上記転送のあとに空読み期間が生じるような周波数を
    もつ転送パルスを用いて上記転送路を駆動し,上記ライ
    ン・イメージ・センサを駆動することにより上記ライン
    ・イメージ・センサから出力される映像信号のうち,上
    記フォトセンサ部における遮光部から得られる基準映像
    信号のレベルを,基準レベルにクランプする第1のクラ
    ンプ処理を行ない,第1のクランプ処理において上記基
    準映像信号のレベルが上記基準レベルにクランプされた
    アナログ映像信号を,与えられるクロック・パルスにも
    とづいてディジタル画像データに変換し,かつ与えられ
    るクロック・パルスの周波数が低いほど入力インピーダ
    ンスが高くなるアナログ/ディジタル変換回路を用いて
    アナログ/ディジタル変換し,上記空読み期間の間,上
    記アナログ/ディジタル変換回路に与えられるクロック
    ・パルスを停止するアナログ/ディジタル変換方法。
  12. 【請求項12】 露光量に応じた信号電荷を蓄積するフ
    ォトセンサ部と遮光された転送路とが平行に設けられて
    おり,上記フォトセンサ部の一端に遮光部が設けられ,
    上記フォトセンサ部に蓄積された信号電荷を上記転送路
    に移し,転送路に移された信号電荷を転送路によって順
    次転送してアナログ映像信号を出力するタイプのライン
    ・イメージ・センサを用い,上記ライン・イメージ・セ
    ンサから出力されるアナログ映像信号をディジタル画像
    データに変換して出力するアナログ/ディジタル変換装
    置において,上記フォトセンサ部に蓄積された信号電荷
    の上記転送のあとに空読み期間が生じるような周波数を
    もつ転送パルスを用いて上記転送路を駆動し,上記ライ
    ン・イメージ・センサが駆動されることにより上記ライ
    ン・イメージ・センサから出力される映像信号のうち,
    上記フォトセンサ部における遮光部から得られる基準映
    像信号のレベルを,第1の基準レベルにクランプし,上
    記ライン・イメージ・センサから出力される映像信号の
    うち,上記空読み期間における映像信号に,第2の基準
    レベルをもつ第2の基準信号を挿入し,上記挿入された
    第2の基準信号のレベルを第3の基準レベルにクランプ
    し,上記挿入された第2の基準信号のレベルが上記第3
    の基準レベルにクランプされたアナログ映像信号を,与
    えられるクロック・パルスにもとづいてディジタル画像
    データに変換し,かつ与えられるクロック・パルスの周
    波数が低いほど入力インピーダンスが高くなるアナログ
    /ディジタル変換回路を用いてアナログ/ディジタル変
    換し,上記空読み期間の間,上記アナログ/ディジタル
    変換回路に与えられるクロック・パルスを停止する,ア
    ナログ/ディジタル変換方法。
  13. 【請求項13】 フィードバック・クランプ回路を用い
    て上記第1のクランプ処理を行なうものである,請求項
    11または12に記載のアナログ/ディジタル変換方法。
  14. 【請求項14】 上記空読み期間における上記第2の基
    準信号の挿入を複数回行なうものである,請求項12に記
    載のアナログ/ディジタル変換方法。
JP24237494A 1994-09-12 1994-09-12 ライン・イメージ・センサの出力映像信号処理装置および方法 Expired - Fee Related JP3701992B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24237494A JP3701992B2 (ja) 1994-09-12 1994-09-12 ライン・イメージ・センサの出力映像信号処理装置および方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24237494A JP3701992B2 (ja) 1994-09-12 1994-09-12 ライン・イメージ・センサの出力映像信号処理装置および方法

Publications (2)

Publication Number Publication Date
JPH0884252A true JPH0884252A (ja) 1996-03-26
JP3701992B2 JP3701992B2 (ja) 2005-10-05

Family

ID=17088226

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24237494A Expired - Fee Related JP3701992B2 (ja) 1994-09-12 1994-09-12 ライン・イメージ・センサの出力映像信号処理装置および方法

Country Status (1)

Country Link
JP (1) JP3701992B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005109864A1 (ja) * 2004-05-10 2005-11-17 Hamamatsu Photonics K.K. センサ装置
JP2008301030A (ja) * 2007-05-30 2008-12-11 Olympus Corp 固体撮像装置
JP2009544230A (ja) * 2006-07-19 2009-12-10 イーストマン コダック カンパニー 改良された基板電圧設定回路を備えるccd
JP2019114925A (ja) * 2017-12-22 2019-07-11 株式会社リコー 画像読取装置、画像読取方法、及び画像形成装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005109864A1 (ja) * 2004-05-10 2005-11-17 Hamamatsu Photonics K.K. センサ装置
US7956917B2 (en) 2004-05-10 2011-06-07 Hamamatsu Photonics K.K. Sensor apparatus
US8379128B2 (en) 2004-05-10 2013-02-19 Hamamatsu Photonics K.K. Sensor apparatus
JP2009544230A (ja) * 2006-07-19 2009-12-10 イーストマン コダック カンパニー 改良された基板電圧設定回路を備えるccd
JP2008301030A (ja) * 2007-05-30 2008-12-11 Olympus Corp 固体撮像装置
JP2019114925A (ja) * 2017-12-22 2019-07-11 株式会社リコー 画像読取装置、画像読取方法、及び画像形成装置

Also Published As

Publication number Publication date
JP3701992B2 (ja) 2005-10-05

Similar Documents

Publication Publication Date Title
US4742392A (en) Clamp circuit with feed back
US6831685B1 (en) Solid-state image pickup element
US6801255B2 (en) Image pickup apparatus
US7595821B2 (en) Solid-state image pickup device and camera using the same
KR870005542A (ko) 비데오 카메라장치
JPH09270961A (ja) 固体撮像装置
JPH0884252A (ja) ライン・イメージ・センサの出力映像信号処理装置および方法
US20100033601A1 (en) Solid-state imaging device with a sensor core unit and method of driving the same
JP4579460B2 (ja) 信号処理装置
JPH0342750B2 (ja)
US4857996A (en) Image pickup device with reduced fixed pattern noise
JP2008117304A (ja) 電源装置及び電力制御方法
JP2901080B2 (ja) 光電変換装置
JP2002300478A (ja) 撮像装置、撮像装置の制御方法、プログラム、及びコンピュータ読み取り可能な記憶媒体
CN101931750B (zh) 放大部控制装置和记录介质
JP3255464B2 (ja) 撮像素子駆動方法およびその装置
JPH089263A (ja) 撮像装置
KR100272338B1 (ko) 인터라인트랜스퍼시시디의출력신호변환장치
JPH0374967A (ja) 画像補正回路
JPS63177667A (ja) 撮像装置
KR0162217B1 (ko) 카메라의 감도보상장치
JP2798693B2 (ja) 固体撮像装置
KR20050075404A (ko) 촬상 장치
JPH0519864B2 (ja)
JPS6033783A (ja) 撮像装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20031210

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20031224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040220

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050218

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050712

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050715

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080722

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080722

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090722

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090722

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100722

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110722

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees