JPH0812651B2 - データ処理システム及びデータ処理システムを動作させる方法 - Google Patents

データ処理システム及びデータ処理システムを動作させる方法

Info

Publication number
JPH0812651B2
JPH0812651B2 JP3135738A JP13573891A JPH0812651B2 JP H0812651 B2 JPH0812651 B2 JP H0812651B2 JP 3135738 A JP3135738 A JP 3135738A JP 13573891 A JP13573891 A JP 13573891A JP H0812651 B2 JPH0812651 B2 JP H0812651B2
Authority
JP
Japan
Prior art keywords
adapter
card
data processing
processing system
pos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3135738A
Other languages
English (en)
Other versions
JPH05346900A (ja
Inventor
リチャード、ビールコウスキー
レイナルド、ダビラ
ケビン、マーシャル、ザイボロスキー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH05346900A publication Critical patent/JPH05346900A/ja
Publication of JPH0812651B2 publication Critical patent/JPH0812651B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Computer And Data Communications (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はデータ処理の分野に関
し、より詳細には拡張機能用カードまたはアダプタがコ
ンピュータシステムに付加、それから削除またはそのシ
ステム内で移動されたときデータ処理システムを動作し
うるようにすべく、パーソナルコンピュータのようなデ
ータ処理システムを自動的に初期化するための方法およ
び装置の改良に関する。
【0002】
【従来の技術】マイクロチャンネルアーキテクチャにも
とづき構成される市販のIBM PS/2(TM)パー
ソナルコンピュータはシステムボードおよび種々のアダ
プタにシステム資源を割当てるための設定を限定しある
いは与えるために用いられるプログラム可能オプション
選択(POS)機能を有する。POS機能は一般にIB
Mの出版物「IBM Personal System/2 Hardware Interfa
ce Technical Reference」第1版(1988年5月)に
示されている。
【0003】アダプタは種々のデータ処理装置または任
意選択機能がパーソナルコンピュータシステムに接続さ
れあるいはその一部として動作されうるようにする手段
を与える。そのような機能の例は表示装置、プリンタ、
スキャナ等である。上記アーキテクチャによれば、一つ
のアダプタはPOSレジスタとして知られている一群の
プログラム可能なレジスタを有し、これらレジスタは予
め決められたPOS情報を記憶しまたは含まなければな
らない。2個のレジスタは、他のアダプタに対し一つの
特定のアダプタを固有に識別するアダプタIDを記憶す
る。更に4個のレジスタがアダプタカードエナブリング
/ディスエブリングビットとオプション選択データを記
憶し、そして2個の付加レジスタがサブアドレス拡張を
記憶する。アダプタが使用しうる前にアダプタ記述ファ
イル(ADF)をそのアダプタの供給機構によりつくら
ねばならない。このADFはアダプタおよびそれに関連
したオプションまたは装置の動作に必要なデータを含
み、このデータはアダプタが使用しうる資源および資源
割当てを示す関連POS設定を限定する。
【0004】各システムは、各装置について設置された
ハードウェアを識別しそしてシステム資源(I/Oポー
トまたはアドレススペース、メモリアドレススペース、
割込みレベルおよび仲裁レベル)を解釈するシステム構
成ユーティリティまたはプログラムを含む参照ディスケ
ットを含む。通常、このディスケット上のファイルはバ
ックアップコピーにコピーされ、そしてこのコピーがシ
ステムの構成のために用いられる。このシステムにオプ
ションが付加されるときには、構成に必要なこれらファ
イルはバックアップコピーに出される。構成中にあるフ
ァイルが必要となるが、これらファイルはADFおよび
必要とするアダプタ記述プログラム(ADP)である。
オプションディスケットが各アダプタについて供給され
そしてこれは必要なADFおよびADPを含む。そのよ
うなファイルは新しいアダプタが設置される前にバック
アップコピーに出される。
【0005】ADFは次の種々の情報フィールドを含
む。アダプタID、アダプタ名、含まれるべきPOSレ
ジスタの数、アダプタオプションが次に特定されること
を示すオプションフィールド、プロンプトキーワード、
選択名、アダプタを適性にプログラムするPOSセッテ
ィング、および特定の選択に用いられる資源を識別する
資源セッティングを含む選択キーワード、および援助キ
ーワード。従来の技術では上記のようなシステムは、そ
れがはじめにセットアップされるときおよびその後はア
ダプタがシステムに付加、それから削除あるいはそこで
動かされるたびに構成しなければならない。システムの
構成中にPOSデータが不揮発性メモリに記憶される。
その後、システムが付勢されるとき、電源接続自己テス
ト(POST)が行われ、その間POSデータが不揮発
性メモリからとり出されてシステム構成をつくるべく用
いられる。そのようなテストはアダプタカードがシステ
ムに付加され、そこから削除されあるいはそこで動かさ
れる時にも認識される。これが生じると、他のすべての
拡張機能用カード(ディスクコントローラアダプタ等)
がシステム内でディスエブルとされ、そしてシステムの
以降の動作の前にそれが認識されねばならないことを示
す表示メッセージがオペレータまたはユーザに送られ
る。
【0006】このPOSシーケンスの明らかな欠点は、
システムに新しいカードを付加(またはシステムからの
削除、またはスロットの変更)にはそのシステムを再び
動作しうる状態にする前にシステムを再構成しなければ
ならない。例えば、非同期通信アタッチメントの削除に
よりハードディスクサブシステムはディスエブルとされ
る(ハードディスクからのオペレーティングシステムの
初期化を防止する)。他のすべての装置のディスエブリ
ングは不要でありユーザには最大の機能を与えない。こ
の制限は、ディスエブルとされない機能によりシステム
動作を可能にする本発明の遂行により排除しうる。
【0007】以上は改良されるべき従来の技術を説明す
るものであり、また本発明に関連するものであるが、デ
ータ処理システムの構成に有効な他の従来技術もある。
米国特許第4070704号明細書は、すべての可能な
メモリとI/Oおよびプロセッサの組合せが、ブートス
トラップ障害がシステムのスタートアップ中に生じると
きのシステムの自動的再構成のために試みられるシステ
ムを開示している。IBM TDB vol.20,No.9 、1973年
2月、pp3501−3502はRAMが別のカード、モ
ジュールまたはチップに、一つのプロセッサが一つのカ
ード、モジュールまたはチップと共にあるいはそれを伴
わずに動作するように区画されるようになったモジュラ
ーリロケート法を開示している。
【0008】
【発明が解決しようとする課題】本発明の一つの目的は
パーソナルコンピュータのようなデータ処理システムを
テストしそして、アダプタカードがシステムに付加、そ
れから削除あるいはそこで動かされていてもシステムの
再構成を行わずにシステムを動作しうるようにするため
の方法および装置を提供することである。本発明の他の
目的はデータ処理システムに付加され、そこから削除さ
れあるいはそこで動かされた非ビデオアダプタカードを
ディスエブルとしそして再構成を必要とせずにシステム
の連続動作を可能にする電源接続自己テスト(POS
T)を提供することである。更に他の目的はIBMマイ
クロチャンネルアーキテクチャにもとづき構成されたパ
ーソナルコンピュータ用の電源接続テストを提供し、そ
のテスト後にコンピュータが、アダプタがそのコンピュ
ータに付加されあるいはそこから除去されあるいはそこ
で動かされていても再構成を必要とせずに動作しうるよ
うにすることである。更に他の目的は電源接続テスト機
能を有し、すべての拡張スロットが実際のアダプタID
と前の構成において記憶されたIDとを比較し、ミスマ
ッチエラーによりフラグをセットしてミスマッチが生じ
るスロットをシステムがディスエブルとしうるようにチ
ェックされるようになったデータ処理システムを提供す
ることである。
【0009】
【課題を解決するための手段】要約すると、本発明によ
れば、パーソナルコンピュータのようなデータ処理シス
テムは電源接続自己テスト(POST)を含み、その間
にアダプタIDが、アダプタが前のシステム構成以降付
加、除去あるいは移動されたかどうかを決定するために
チェックされる。任意のアダプタがそのように変更され
ていると、システムは変更されたもの以外のすべてのア
ダプタをエナブルとして動作状態にする。
【0010】
【実施例】図面、特に図1をみるに本発明はマイクロチ
ャンネルアーキテクチャにより構成されたIBM PS
/2コンピュータのようなパーソナルコンピュータシス
テム10に具体化されており、そしてそれはそのコンピ
ュータのプログラム方法および動作方法である。そのよ
うなコンピュータは複雑であり多くの要素および装置を
含むものであるから、以下の説明は本発明を理解するに
必要なものに限定する。システム10は市販のインテル
80386または80486マイクロプロセッサのよう
なマイクロプロセッサ12を含み、その構造と動作は周
知である。マイクロプロセッサ12はランダムアクセス
メモリ(RAM)14と読取専用メモリ(ROM)17
に記憶されたプログラムを実行しそしてシステム10の
一般動作を制御する。
【0011】システム10は更にこのシステムの種々の
要素を動作的に相互に接続する回路またはバスネットワ
ーク15を含む。CMOS(相補形金属酸化物半導体)
RAM16が電池18に接続されそしてそれによりバッ
クアップされ、そして後述するように本発明で用いられ
る情報のテーブル19内に不揮発記憶手段を与える。テ
ーブル19はシステム内の拡張コネクタまたはスロット
の数に対応する数の複数のエントリを含む。各エントリ
のテーブル内の位置はそのようなエントリについてのス
ロット数に対応する。各エントリは2バイト構成のアダ
プタIDを記憶する第1フィールドと、第3フィールド
内にPOSデータのバイト数がいくつかを示す第2フィ
ールドと、および第1フィールドにおいて識別されるア
ダプタに割当てられるシステム資源を限定するPOSデ
ータを記憶するための第3フィールドを含む。システム
の構成中に適当なエントリはテーブル19に記憶され
る。構成されたアダプタIDは構成時に対応するスロッ
トおよびコネクタにさし込まれたアダプタの実際のID
かあるいはそのようなスロットおよびコネクタが空であ
りそこにはアダプタがさし込まれていないことを示す擬
似アダプタIDである。スロットが空であれば擬似アダ
プタIDまたはFFFF(Hex)のデフォルト値が記
憶される。
【0012】バスネットワーク15は更に複数のチャン
ネルコネクタCC1−CCnに接続する。そのようなコ
ネクタは拡張コネクタとしても知られており、システム
に種々の装置または任意選択機能を付加しうる手段を与
える。そのようなコネクタはエッジコネクタを有するア
ダプタまたは印刷回路板を受けるように設計されてお
り、これらアダプタはコネクタ内のスロットにさし込ま
れる。ここでの用語「アダプタ」、「アダプタカー
ド」、「拡張機能用カード」および「カード」は同義で
ある。夫々のコネクタは固有のスロット番号Sx を有
し、図示のコネクタのスロット番号はS0−S(n−
1)ある。ビデオアダプタ20はコネクタCC2のスロ
ットS1にさし込まれ、そして表示装置22に接続す
る。拡張機能用アダプタ24はコネクタCC1のスロッ
トS0にさし込まれそして拡張機構26に接続される。
他のコネクタは空すなわちどのアダプタにも接続されて
おらずそして他の拡張機能を行いうるようにするもので
ある。各アダプタはそのタイプを固有に識別するアダプ
タIDを記憶するためのレジスタAおよびエナブル/デ
ィスエブルビットおよびPOSデータを記憶するレジス
タBを有し、これらレジスタは図1では夫々20A,2
0B,24A,24Bで示されている。これらレジスタ
は前記マイクロチャンネルアーキテクチャで限定される
ようにPOSレジスタ0−7に対応する。POST中に
テーブル19からのPOSデータはこれらアダプタの夫
々のPOSレジスタに書込まれる。
【0013】システム10は更にバスネットワーク15
に接続されるアダプタエナブル/セットアップレジスタ
28を含む。レジスタ28は8ビットレジスタであり、
それらのビットは0から7の番号が付けられている。ビ
ット0−2はアドレスビットであってコネクタをそれら
のスロット番号で識別するものである。ビット3はカー
ドセットアップ信号をエナブルとしあるいはディスエブ
ルとする。セットアップ中にエナブルとされると、ビッ
ト3はビット0−2でアドレスされるスロット内にある
カードに対する読込みとそれからの書込みを可能にす
る。ビット4−6は使用されない。ビット7はすべての
コネクタに送られるチャンネルリセット信号を活性化す
るために用いられる。レジスタ28はすべてのスロット
またはコネクタを通じてスキャンまたは検索を行いそし
てそのようなスロットにさし込まれるすべてのアダプタ
の実際のアダプタIDを読取るために用いられる。スロ
ットが空であれば、アダプタID読取動作はFFFF
(hex)の擬似アダプタIDをもどし、そのスロットが空
であることを示す。
【0014】従来のPOST動作 これまで述べたシステムの構造と動作は従来技術に従う
ものであり、本発明の理解のために従来のPOST動作
を簡単に説明する。はじめに、このシステムが予め正し
く構成されておりそして電源が切られたと仮定する。シ
ステム10がそれからオンとされると、従来のPOST
ルーチンが実行される。そのようなルーチンは多くの異
なる機能を行うが本発明の理解に必要なもののみを説明
する。ある時点で、POSTルーチンが図2及び図3に
示す動作を行う。ステップ40はシステム内の第1スロ
ットのアドレスを示すためにビット0−2を「0」にセ
ットすることによりレジスタ28を初期化する。ステッ
プ42は次にレジスタ28のビット3をセットアップモ
ードにセットし、かくしてステップ44でスロットS0
内のカードからアダプタIDを読取りうるようにする。
図示のように、そのようなアクションは拡張機能用アダ
プタ24のIDを読むことである。ステップ46でテー
ブル19から同一スロット番号に対応するエントリから
のアダプタIDを読取り、読取られたこれらIDがステ
ップ48で比較される。それらが同一であれば、ステッ
プ50でテーブル19から対応するPOSデータを読取
り、それをアダプタの適正なPOSレジスタBに書込
む。ステップ52ですべてのスロットがそのように分析
されたかどうかを決定する。そうでなければステップ5
4でレジスタ28を次のスロットアドレスにセットし、
このループがくり返される。
【0015】ステップ48でミスマッチがあると決定さ
れると、ステップ58でそのような決定をIDミスマッ
チエラーが生じたことを示すものとして記録する。この
ミスマッチは最後に構成されたときとは異なるアダプタ
がスロット内にあるとき、あるいは最後に構成されたと
き無かったアダプタがスロットにあるとき、あるいは最
後の構成が残っており、スロットにアダプタがないとき
に生じうる。ステップ58で制御がステップ52に移さ
れる。すべてのスロットがチェックされた後にPOST
ルーチンがステップ56において更に動作を続ける。後
に、ステップ60においてIDミスマッチエラーが生じ
たかどうかを見るためのチェックを行う。生じていなけ
れば制御がステップ62に通されそしてPOSTルーチ
ンが正常に行われそして最終的に制御がステップ64に
移り、そこでオペレーティングシステムをブートアップ
してステップ65ですべてのオプション拡張を備えてシ
ステムが動作しうるようにする。
【0016】IDミスマッチエラーが生じていれば、ス
テップ60がステップ66(図4)に分かれ、システム
内のすべてのアダプタをオフにする。ステップ70−7
8でビデオアダプタ20が置かれるまでシステム内のア
ダプタを検索し、そしてステップ74でビデオアダプタ
スロット以外のすべてのスロットを反復的にオフにす
る。ビデオアダプタがある場合、ステップ80でそれを
初期化させてそれによりシステムを再構成の必要性をユ
ーザに知らせるためのエラーメッセージが表示装置22
に送られうるようにする。ステップ80で制御がステッ
プ82に移され、そしてそこで行われるべき他のPOS
T動作を終らせ、そして制御がステップ84に移されて
システムを再構成することの必要性を示すメッセージを
ユーザに送る。このシステムはステップ86で参照ディ
スケットでシステムをパワーアップすることにより再構
成されそしてステップ87でシステム自動構成プログラ
ムを実行する。
【0017】このような従来動作は次のように要約しう
る。POSTのPOSプロセスの一部が行われ、その
間、システム内の各拡張スロットが個々にカードセット
アップモードに置かれる。カードセットアップモードは
システム拡張がソフトウェアを介して構成しうる特別の
状態(IBMマイクロチャンネルアーキテクチャに開示
されている)である。各拡張カードはそれがカードセッ
トアップモードに置かれたときそのカードIDを与える
ことが出来る。このカードIDはPOSTにより読取ら
れ、システムセットアップユーティリティが実行される
ときつくられそして不揮発メモリに記憶されるテーブル
内の値と比較される。このテーブルはカードIDとシス
テム内の各拡張カードスロットについてのPOSデータ
情報を有する。拡張カードから読取られるカードIDが
不揮発メモリテーブル内に記憶されるカードIDとマッ
チしないならば、IDミスマッチエラーが記録されそし
てこの特定の拡張カードスロットでは以降のアクション
は行われない。これらIDがマッチするときには不揮発
メモリテーブルからのPOSデータはアダプタカードに
プログラムされる。アダプタカードにPOSデータをプ
ログラムすることによりカードが構成される。
【0018】後にPOSTにおいてIDミスマッチエラ
ーフラグが、IDミスマッチエラーが発生したかどうか
をみるためにチェックされる。生じていればすべてのス
ロットがディスエブルとされそしてPOSTがビデオア
ダプタについて検索する。すべてのスロットはビデオア
ダプタが見出されエナブルとされたならアドレス付けに
ついての矛盾が生じないようにするためディスエブルと
される。ビデオアダプタは、もしそれがあればエラーメ
ッセージがユーザに表示されるようにするために初期化
されねばならない。もしビデオアダプタが見い出されれ
ば、そのビデオアダプタを含むスロットのみがエナブル
とされる。この方法はすべてのカードをオフ(考えられ
るビデオカード(例えばビデオグラフィックアレイカー
ドのようにビデオ表示器を支媛するカード)を除く)に
する。これはユーザをしてシステムのアダプタカードが
動作しうるようにされる前にIBMセットアップユーテ
ィリティをもどさせる(参照ディスケットから)。再構
成が行われてしまうと、このシステムは再スタートしう
るようになり。そしてオペレーティングシステムがディ
スクからロードされうる。
【0019】本発明 POSテーブル19内のIDに正しく対応するIDを有
する拡張カードまたはアダプタをどのスロットが含むか
を記録する機構を与える。この機構はまたどのスロット
がIDミスマッチエラーを発生するかを識別する。どの
スロットがカードIDミスマッチに含まれるかを正しく
識別することが出来るようにするため、RAM14のワ
ード101が用いられる。このワードはSLOTFLA
Gと呼ばれる。SLOTFLAG101内の各ビットは
異なるスロットに対応する。未使用のビットは拡張用に
保存される。図2及び図3の本来の機能はSLOTFL
AGデジグネータを支持するために変更される。この変
更を図5に示す。カードスロットがテーブル19に記憶
されたIDと一致しないIDをもつ拡張カードを有する
とされると、その障害のあるスロットに対応するビット
位置がSLOTFLAGにセットされる。図4の機能は
SLOTFLAGデジグネータを用いるために図6に示
すように変更される。これはすべての正しく構成された
スロットが、正しく構成されたビデオカードがあるなら
ばエナブルのままに留まることを許す。すべての正しく
構成されるスロットはビデオカードがないならばエナブ
ルのままとなる。カードIDミスマッチエラーを生じさ
せるようなビデオカードが見い出されれば、ビデオスロ
ット以外のすべてのスロットはディスエブルとされる。
このディスエブリングはアドレスコンフリックが発生し
ないようにする。
【0020】図5、6は本発明の改良された動作を示
す。従来と同様なこれら動作は図2乃至図4と同じ参照
番号を用いて示される。新しいステップは100以上の
数字で示される。図5において、POSTルーチン32
はステップ100でSLOTFLAG101にアクセし
そしてそれをすべてのビットのセッティングによりクリ
アしてアダプタが付加、削除または移動されなかったこ
とを示すように、改良された動作を開始する。ステップ
102を除き、図5内のすべての残りのステップは前述
の従来のプロセスにおけるように生じる。ステップ10
2は、IDミスマッチエラーがありそしてそのエラーが
生じたスロット番号に対応するビットをSLOTFLA
G101にセットまたはマークしてそのスロットで生じ
たエラーを示す。その後、ステップ58で記録されたそ
のようなエラーの結果としてステップ60がステップ6
6に分かれる(図6)。
【0021】ステップ66においてすべてのアダプタが
ディスエブルとなる。次に一連のステップがビットアッ
プモードにすべてのアダプタを置きそしてそれに関連し
たIDミスマッチの発生または非発生によりそのような
アダプタをエナブルまたはディスエブルにする。非ビデ
オカードについて、ステップ104で対応するSLOT
FLAGビットがマークされたかどうかをチェックす
る。マークされていなければステップ106はそのよう
なカードをディスエブルとしたままでステップ66から
バイパスする。このカードがビデオカードであれば、ス
テップ108で対応するSLOTFLAGビットがマー
クされたかどうかをチェックする。そのようなビットが
マークされていなければステップ110で他のすべての
正しいスロットをエナブルとする。ビデオカードに対応
するSLOTFLAG内のビットがマークされていれ
ば、ステップ108はステップ112に分かれ、そこで
すべての他のカードをオフにする。次にステップ80−
87が行われてシステムを再構成する。すべてのスロッ
トがチェックされた後に、そしてステップ110の完了
により、制御はステップ82に移り、POSTの残りの
ステップが行われて、システムをすべてのアダプタから
完全な機能を得るために再構成されるべきことをユーザ
に示すメッセージをステップ114で出す。ユーザはこ
のときステップ86と87によりシステムを再構成する
か、エナブルとなったアダプタのみを用いてステップ1
16でシステムを動作させるかの選択を行うことが出来
る。ステップ116は上述の従来のシステムでは行うこ
とが出来ない。
【0022】
【発明の効果】要約すると本発明は拡張カードがコンピ
ュータシステムに付加、それから削除またはそこで移動
された場合のシステム動作を促進する。プリンタポート
の付加のような小さい変更としてはシステム機能の損失
は生じない。すべてのこれまでの動作的な拡張カードは
そのように続けられる。本発明以前にはシステムはエラ
ーパスビデオアダプタを除き動作的なカードはなく従っ
て再構成まで使用不能である。
【図面の簡単な説明】
【図1】本発明によるデータ処理システムを示すブロッ
ク図。
【図2】改良されようとする従来の技術の一部のフロー
チャート。
【図3】改良されようとする従来の技術の一部のフロー
チャート。
【図4】改良されようとする従来技術の他の部分のフロ
ーチャート。
【図5】本発明の一部のフローチャート。
【図6】本発明の他の部分のフローチャート。
【符号の説明】
10 パーソナルコンピュータシステム 12 マイクロプロセッサ 15 バスネットワーク 14,16 RAM 17 ROM 18 電池 19 テーブル 20 ビデオアダプタ 22 表示装置 24 拡張機能用アダプタ 28 アダプタエナブル/セットアップレジスタ
フロントページの続き (72)発明者 ケビン、マーシャル、ザイボロスキー アメリカ合衆国ノースカロライナ州、ロー リー、ウッドマナー、ドライブ、1313 (56)参考文献 特開 昭64−76252(JP,A) 特開 昭63−231560(JP,A)

Claims (13)

    【特許請求の範囲】
  1. 【請求項1】種々の要素を相互に接続するためのバスネ
    ットワークと、 このネットワークに接続され、選択的にエナブルまたは
    ディスエブルとしうるアダプタを受けるための複数の拡
    張コネクタと、 このネットワークに接続され、付勢されると前記コネク
    タをスキャンして1個のコネクタにアダプタが付加され
    あるいはそれから除去されたか、あるいは1つのコネク
    タから他のコネクタに動かされたかを決定するように動
    作可能であると共に、一つのアダプタがそのように付
    加、除去あるいは動かされたことが決定されるとそのよ
    うなアダプタをディスエブルとし、そしてすべてのエナ
    ブルとされたアダプタを用いて動作させることが可能な
    テスト手段と、 前記ネットワークに接続され、各アダプタカードについ
    てのプログラム可能なオプションセレクト(POS)情
    報およびどのアダプタがどのコネクタで構成されるかを
    示す、夫々のそのようなカード用の構成アダプタID、
    を記憶するための不揮発性メモリと、 前記ネットワークに接続され、電源接続自己テストルー
    チンを記憶するように動作するメモリシステムと、 前記ネットワークに接続され、前記ルーチンを実行する
    と共に前記不揮発性メモリに記憶された前記構成アダプ
    タIDと、前記コネタクに装着されるアダプタから読取
    られた実際のアダプタIDとを比較することにより前記
    テスト手段の機能を行うためのマイクロプロセッサと、 を備えているデータ処理システム。
  2. 【請求項2】前記不揮発性メモリは、前記POS情報と
    前記構成アダプタIDを、夫々前記コネクタの夫々に対
    応する複数のエントリを有するテーブルの1つのエント
    リとして記憶することを特徴とする請求項1記載のデー
    タ処理システム。
  3. 【請求項3】前記ネットワークに接続され、一つのアダ
    プタが付加、削除または動かされたことの決定に応じた
    前記テスト手段からのメッセージを出力する表示手段を
    備えている請求項2記載のデータ処理システム。
  4. 【請求項4】前記拡張コネクタの内の1個に接続さた前
    記表示装置へ出力し、前記テスト手段によってスキャン
    される、ビデオアダプタカードを備えている請求項3記
    載のデータ処理システム。
  5. 【請求項5】前記メモリシステムは、前記拡張コネクタ
    に対応する複数のエントリを有するフラグを記憶し、 前記テスト手段は、前記アダプタカードが付加、移動ま
    たは削除されたときに前記フラグの前記エントリをセッ
    トするように動作可能である請求項2記載のデータ処理
    システム。
  6. 【請求項6】夫々のカードを固有に識別するアダプタI
    D、カードのエナブリングとディスエブリングを制御す
    るエナブリングビット、およびそのようなカードおよび
    それに接続する装置と共に使用するように割当てられる
    システム資源を指定するプログラム可能オプションセレ
    クト(POS)データを記憶するためのレジスタを有す
    るアダプタカードをオプションとしての拡張可能なデー
    タ処理システムにおいて、 電源接続自己テスト(POST)ルーチンおよびオペレ
    ーティングシステムを記憶するメモリシステムと、 マイクロプロセッサと、 前記メモリシステムと前記マイクロプロセッサを相互に
    接続するバスネットワークと、 このバスネットワークに接続されて前記アダプタカード
    に接続するように適用される複数のコネクタと、 前記バスネットワークに接続され、どのアタプタカード
    がどのコネクタで構成されるかを示す構成IDおよび夫
    々のアダプタカード用の前記POSデータを含むPOS
    情報を記憶するための不揮発性メモリと、 テスト結果フラグを記憶するメモリ手段とを備え、 前記マイクロプロセッサが、 電源接続により、前記不揮発性メモリの各構成IDを対
    応するコネクタに関連する対応アダプタIDと比較し、
    その比較の結果により前記フラグをセットし、 このフラグのセットに応じて、前記比較される二つのI
    Dが同一であるとき前記対応アダプタカードをエナブル
    とし、異なるとき、それをディスエブルとする機能を含
    むPOSTを行うために前記POSTルーチンを実行す
    る、 ことを特徴とするデータ処理システム。
  7. 【請求項7】前記システムに接続され、該システムから
    出力される情報を表示するための表示手段を備え、 前記マイクロプロセッサは、前記比較される二つのID
    が異なるとき前記表示手段にメッセージを出力するよう
    に更に動作する請求項6記載のデータ処理システム。
  8. 【請求項8】前記マイクロプロセッサは更に、 一つのアダプタカードのIDおよび対応する構成IDが
    同一のときそのアダプタカードに前記POSデータをロ
    ードし、 前記比較される二つのID間にIDミスマッチがあれば
    前記オペレーティングシステムをブートさせるように動
    作する請求項6記載のデータ処理システム。
  9. 【請求項9】前記コネクタの1個に接続され、前記表示
    手段が接続されるビデオアダプタカードを備え、 前記マイクロプロセッサは、前記ビデオアダプタカード
    のIDと対応する構成IDとの間にIDミスマッチのあ
    るとき他のすべてのカードをディスエブルとしそして前
    記ビテオアダプタカードを初期化して前記メッセージを
    前記表示手段に出力させうるように動作する請求項7記
    載のデータ処理システム。
  10. 【請求項10】マイクロプロセッサと、メモリシステム
    と、このメモリシステムとマイクロプロセッサを相互に
    接続するバスと、このバスに接続される複数のコネクタ
    と、これらコネクタに接続され夫々が、そのカードを固
    有に識別するアダプタID、そのカードのエナブルとデ
    ィスエブルを制御するエナブリングビット、およびその
    カードと共に使用するようになったシステム資源を指定
    するプログラム可能オプションセレクト(POS)デー
    タを記憶する複数のアダプタカードと、前記バスに接続
    され、どのアダプタカードがどのコネクタで構成される
    かの識別、および各アダプタカードについてのPOSデ
    ータを記憶する不揮発性メモリとを有するデータ処理シ
    ステム(DPS)を動作させる方法において、 各コネクタについて1ビットが割当てられた複数のビッ
    トを含むテスト結果フラグを記憶する段階と、 不揮発性メモリ内の各アダプタIDと対応するコネクタ
    から読み取ったアダプタIDを比較し、その比較に応じ
    て前記フラグ内の対応するビットをこれら比較された二
    つのID間のミスマッチまたはマッチを示すようにセッ
    トし、このフラグに従って前記アダプタカードをエナブ
    ルおよびディスエブルとする電源接続自己テストを行う
    段階と、 を備えている方法。
  11. 【請求項11】前記POSデータをエナブルとされたア
    ダプタカードにロードする段階と、 オペレーティングシステムをブートする段階と、 IDミスマッチが生じても前記データ処理システムを動
    作状態にする段階と、 を備えている請求項10記載の方法。
  12. 【請求項12】前記システムが、更に表示手段を含み、 二つの比較されたID間にミスマッチがあるとき前記表
    示手段にメッセージを出力する段階を更に備えた請求項
    10記載の方法。
  13. 【請求項13】前記アダプタカードの1個は前記表示手
    段に接続するビデオアダプタカードであって、 前記ビデオアダプタカードのIDと対応する構成IDと
    の間にミスマッチがあるとき前記ビデオアダプタカード
    を前記メッセージが表示されうるように初期化する段階
    を更に備えた請求項12記載の方法。
JP3135738A 1990-07-06 1991-05-10 データ処理システム及びデータ処理システムを動作させる方法 Expired - Fee Related JPH0812651B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/549,199 US5237690A (en) 1990-07-06 1990-07-06 System for testing adaptor card upon power up and having disablement, enablement, and reconfiguration options
US549199 1990-07-06

Publications (2)

Publication Number Publication Date
JPH05346900A JPH05346900A (ja) 1993-12-27
JPH0812651B2 true JPH0812651B2 (ja) 1996-02-07

Family

ID=24192038

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3135738A Expired - Fee Related JPH0812651B2 (ja) 1990-07-06 1991-05-10 データ処理システム及びデータ処理システムを動作させる方法

Country Status (4)

Country Link
US (1) US5237690A (ja)
EP (1) EP0464987A3 (ja)
JP (1) JPH0812651B2 (ja)
CA (1) CA2046356C (ja)

Families Citing this family (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5410717A (en) * 1991-03-22 1995-04-25 Allen-Bradley Company, Inc. Removable function card for a programmable controller processor
JPH0715665B2 (ja) * 1991-06-10 1995-02-22 インターナショナル・ビジネス・マシーンズ・コーポレイション パーソナルコンピユータ
US5826075A (en) * 1991-10-16 1998-10-20 International Business Machines Corporation Automated programmable fireware store for a personal computer system
JPH0821015B2 (ja) * 1992-01-20 1996-03-04 インターナショナル・ビジネス・マシーンズ・コーポレイション コンピュータならびにそのシステム再構成化装置および方法
FR2687489A1 (fr) * 1992-02-13 1993-08-20 Hewlett Packard Co Bus de connexion de cartes d'extension a un systeme informatique et procede de test.
US5454078A (en) * 1992-08-07 1995-09-26 International Business Machines Corporation System for sharing name among network adapters by, dynamically linking adapters having same logical name and maintaining linked state of remaining adapters
US5428748A (en) * 1992-09-24 1995-06-27 National Semiconductor Corporation Method and apparatus for automatically configuring a computer peripheral
DE4303094A1 (de) * 1993-02-04 1994-08-11 Sel Alcatel Ag Verfahren zur Konfiguration austauschbarer Moduln eines Netzwerks
US5530895A (en) * 1993-02-25 1996-06-25 Microsoft Corporation System and method for computer interface board identification by serially comparing identification address bits and asserting complementary logic patterns for each match
US5420987A (en) * 1993-07-19 1995-05-30 3 Com Corporation Method and apparatus for configuring a selected adapter unit on a common bus in the presence of other adapter units
CA2126950A1 (en) * 1993-07-30 1995-01-31 Bryan M. Willman Booting a computer system using a last known good set of configuration data
AU1042895A (en) * 1993-08-04 1996-05-15 Trend Micro Devices, Inc. Method and apparatus for controlling network and workstation access prior to workstation boot
US5444850A (en) * 1993-08-04 1995-08-22 Trend Micro Devices Incorporated Method and apparatus for controlling network and workstation access prior to workstation boot
US5594879A (en) * 1993-10-29 1997-01-14 Compaq Computer Corporation Method of and apparatus for arbitrarily disabling under processor control individual slots on a computer bus
US5870609A (en) * 1993-12-17 1999-02-09 Xircom, Inc. Technique for bootstrapping executable code to an adapter
US5446869A (en) * 1993-12-30 1995-08-29 International Business Machines Corporation Configuration and RAM/ROM control of PCI extension card residing on MCA adapter card
US6756965B2 (en) 1994-03-18 2004-06-29 International Business Machines Corporation Input device having two joysticks and touchpad with default template
US5596728A (en) * 1994-05-04 1997-01-21 Compaq Computer Corporation Method and apparatus for resolving resource conflicts after a portable computer has docked to an expansion base unit
US5504905A (en) * 1994-05-17 1996-04-02 International Business Machines Corporation Apparatus for communicating a change in system configuration in an information handling network
JPH0844552A (ja) * 1994-08-01 1996-02-16 Fujitsu Ltd 個人の言語による問題むき補助計算装置のためのプログラム作成システム
US5623610A (en) * 1994-10-31 1997-04-22 Intel Corporation System for assigning geographical addresses in a hierarchical serial bus by enabling upstream port and selectively enabling disabled ports at power on/reset
US5621901A (en) * 1994-10-31 1997-04-15 Intel Corporation Method and apparatus for serial bus elements of an hierarchical serial bus assembly to electrically represent data and control states to each other
US5742847A (en) * 1994-10-31 1998-04-21 Intel Corporation M&A for dynamically generating and maintaining frame based polling schedules for polling isochronous and asynchronous functions that guaranty latencies and bandwidths to the isochronous functions
WO1996013776A1 (en) * 1994-10-31 1996-05-09 Intel Corporation M & a for exchanging data, status, and commands over a hierarchical serial bus assembly using communication packets
US5615404A (en) * 1994-10-31 1997-03-25 Intel Corporation System having independently addressable bus interfaces coupled to serially connected multi-ported signal distributors generating and maintaining frame based polling schedule favoring isochronous peripherals
US5872979A (en) * 1995-01-04 1999-02-16 International Business Machines Corporation Method and system for removing software involving shared files
US5634137A (en) * 1995-01-17 1997-05-27 International Business Machines Corporation Method and apparatus for updating system configuration based on open/closed state of computer housing cover
US5768147A (en) * 1995-03-23 1998-06-16 Intel Corporation Method and apparatus for determining the voltage requirements of a removable system resource
US5940586A (en) * 1995-10-16 1999-08-17 International Business Machines Corporation Method and apparatus for detecting the presence of and disabling defective bus expansion devices or Industry Standard Architecture (ISA) adapters
US5802306A (en) * 1995-10-31 1998-09-01 International Business Machines Corporation Supporting multiple client-server sessions from a protocol stack associated with a single physical adapter through use of a plurality of logical adapters
US5724529A (en) * 1995-11-22 1998-03-03 Cirrus Logic, Inc. Computer system with multiple PC card controllers and a method of controlling I/O transfers in the system
US5655072A (en) * 1996-04-12 1997-08-05 Samsung Information Systems America Method and apparatus for testing a sytem component with test checkpointing
US5909593A (en) * 1996-12-09 1999-06-01 International Business Machines Corporation System for assigning snoop levels to snooper modules and selectively invoking snooper modules having specified relation to a selected snoop level for hardware detection
US5841790A (en) * 1997-04-08 1998-11-24 International Business Machines Corporation Apparatus for testing an adapter card ASIC with reconfigurable logic
US5844917A (en) * 1997-04-08 1998-12-01 International Business Machines Corporation Method for testing adapter card ASIC using reconfigurable logic
KR100216870B1 (ko) 1997-05-28 1999-09-01 윤종용 컴퓨터의 바이오스 공용 장치 및 공용 방법
US5898843A (en) * 1997-10-08 1999-04-27 International Business Machines Corporation System and method for controlling device which is present in media console and system unit of a split computer system
US6094690A (en) * 1997-11-13 2000-07-25 Samsung Electronics Co., Ltd. Computer system with dynamic enabling and disabling function of the internal VGA module
US6141021A (en) * 1997-12-12 2000-10-31 Intel Corporation Method and apparatus for eliminating contention on an accelerated graphics port
US6070214A (en) * 1998-08-06 2000-05-30 Mobility Electronics, Inc. Serially linked bus bridge for expanding access over a first bus to a second bus
US7734852B1 (en) * 1998-08-06 2010-06-08 Ahern Frank W Modular computer system
US6088752A (en) * 1998-08-06 2000-07-11 Mobility Electronics, Inc. Method and apparatus for exchanging information between buses in a portable computer and docking station through a bridge employing a serial link
GB2340970A (en) * 1998-08-22 2000-03-01 Ibm Remote reboot of hung systems in a data processing system
US6507879B1 (en) * 1999-02-11 2003-01-14 Micron Technology, Inc. Apparatus for configuration devices on a communications channel
US6314482B1 (en) * 1999-03-19 2001-11-06 International Business Machines Corporation Method and system for indexing adapters within a data processing system
US6715013B1 (en) * 1999-08-16 2004-03-30 Hewlett-Packard Development Company, L.P. Bus system having improved control process
US6662609B1 (en) * 1999-08-20 2003-12-16 Gateway, Inc. Sequentially unlocking expansion slots
US6578099B1 (en) 2000-01-04 2003-06-10 Dell Usa, L.P. Method and computer system for safely hot-plugging adapter cards
US6594719B1 (en) 2000-04-19 2003-07-15 Mobility Electronics Inc. Extended cardbus/pc card controller with split-bridge ™technology
DE10043841A1 (de) 2000-09-06 2002-03-14 Moeller Gmbh Verfahren zum Anschluss einer Erweiterungsbaugruppe an ein programmierbares elektrisches Schaltgerät
US6754817B2 (en) 2001-01-25 2004-06-22 Dell Products L.P. Apparatus and method for detecting a change in system hardware configuration to reduce the amount of time to execute a post routine
US20040236932A1 (en) * 2003-05-20 2004-11-25 Zhahong Zhang Apparatus and method for firmware upgrade in microprocessor-based processing units
US20060023639A1 (en) * 2004-07-28 2006-02-02 Bohannon Philip L System and method for verifying a description of a network
US20060136710A1 (en) * 2004-12-22 2006-06-22 Kenji Oka Allowing or disallowing firmware upgrade based on comparison of firmware-related bits
US7447899B2 (en) * 2006-03-30 2008-11-04 Inventec Corporation Method for conserving system resources
TW200925870A (en) * 2007-12-03 2009-06-16 Wistron Corp Monitoring method and a monitor apparatus thereof
JP5216336B2 (ja) * 2008-01-23 2013-06-19 株式会社日立製作所 計算機システム、管理サーバ、および、不一致接続構成検知方法
US9235427B2 (en) 2012-02-29 2016-01-12 Red Hat Israel, Ltd. Operating system load device resource selection
US8949587B2 (en) * 2012-05-11 2015-02-03 Red Hat Israel, Ltd. Method for dynamic loading of operating systems on bootable devices
US11914492B2 (en) * 2020-10-13 2024-02-27 Dell Products, L.P. System and method for highly granular power/thermal control in information handling systems

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4321667A (en) * 1979-10-31 1982-03-23 International Business Machines Corp. Add-on programs with code verification and control
US4556953A (en) * 1982-02-24 1985-12-03 Caprio A Ronald Interchangeable interface circuitry arrangements for use with a data processing system
US4398233A (en) * 1982-03-03 1983-08-09 Electronics Corporation Of America Fail-safe device for electronic control circuit
US4622633A (en) * 1983-12-06 1986-11-11 Tri Sigma Corporation Object building method for self configuring computer network
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system
US5038320A (en) * 1987-03-13 1991-08-06 International Business Machines Corp. Computer system with automatic initialization of pluggable option cards
GB2202062B (en) * 1987-03-14 1991-05-01 Plessey Co Plc Apparatus for checking a system configuration
GB8823510D0 (en) * 1988-10-06 1988-11-16 Int Computers Ltd Data processing system

Also Published As

Publication number Publication date
EP0464987A2 (en) 1992-01-08
CA2046356C (en) 1998-12-22
CA2046356A1 (en) 1992-01-07
US5237690A (en) 1993-08-17
JPH05346900A (ja) 1993-12-27
EP0464987A3 (en) 1992-07-22

Similar Documents

Publication Publication Date Title
US5237690A (en) System for testing adaptor card upon power up and having disablement, enablement, and reconfiguration options
US5768568A (en) System and method for initializing an information processing system
US6754817B2 (en) Apparatus and method for detecting a change in system hardware configuration to reduce the amount of time to execute a post routine
RU2155376C2 (ru) Способ и устройство для инициализации системы обработки данных
US5491804A (en) Method and apparatus for automatic initialization of pluggable option cards
US6003130A (en) Apparatus for selecting, detecting and/or reprogramming system bios in a computer system
US7430662B2 (en) Techniques for initializing a device on an expansion card
US5978862A (en) PCMCIA card dynamically configured in first mode to program FPGA controlling application specific circuit and in second mode to operate as an I/O device
US6308265B1 (en) Protection of boot block code while allowing write accesses to the boot block
JP3030342B2 (ja) カード
US6449735B1 (en) Method and apparatus for providing improved diagnostic functions in a computer system
US5628027A (en) Method of determining the configuration of devices installed on a computer bus
US7188235B2 (en) Method for booting computer system with memory card
US6158002A (en) Method and apparatus of boot device switching by a floppy disk
US20050039081A1 (en) Method of backing up BIOS settings
US5329634A (en) Computer system with automatic adapter card setup
US8015448B2 (en) System and method for conducting BIST operations
US5754852A (en) Apparatus for combining cellular telephone ring signals and PSTN ring signals
EP1351144A1 (en) Data processing system and method having an improved device initialisation process
JP2521020B2 (ja) 情報処理システム
US5797032A (en) Bus for connecting extension cards to a data processing system and test method
US6314482B1 (en) Method and system for indexing adapters within a data processing system
JP2002024024A (ja) 異なる操作モードを利用してアダプタ構成ルーチンを実行する方法およびシステム
JP3052385B2 (ja) マイクロコンピュータ
EP0656586A1 (en) Method and system for switching between a processor upgrade card and a planar processor

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees