JPH0795659B2 - Push-pull amplifier - Google Patents

Push-pull amplifier

Info

Publication number
JPH0795659B2
JPH0795659B2 JP15883883A JP15883883A JPH0795659B2 JP H0795659 B2 JPH0795659 B2 JP H0795659B2 JP 15883883 A JP15883883 A JP 15883883A JP 15883883 A JP15883883 A JP 15883883A JP H0795659 B2 JPH0795659 B2 JP H0795659B2
Authority
JP
Japan
Prior art keywords
amplifier
transistors
current
differential
class
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP15883883A
Other languages
Japanese (ja)
Other versions
JPS6051012A (en
Inventor
徹二 中沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP15883883A priority Critical patent/JPH0795659B2/en
Publication of JPS6051012A publication Critical patent/JPS6051012A/en
Publication of JPH0795659B2 publication Critical patent/JPH0795659B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 産業上の利用分野 この発明は、例えば変動する負荷を低電圧駆動する場合
等に用いて好適なプツシユプル増幅器に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a push-pull amplifier suitable for use in, for example, driving a fluctuating load at a low voltage.

背景技術とその問題点 一般に従来の変動する負荷を駆動する低電圧駆動の増幅
器は、負荷電流に応じた電流を出力段に流しておく必要
があるので、負荷が重いとそれだけ大きなアイドリング
電流を流しておく必要があり、従つて消費電流が大きく
なると共に低電圧駆動が困難となり、またバイアス電流
供給回路も複雑になる等の欠点がある。
Background art and its problems Generally, in the conventional low-voltage drive amplifier that drives a fluctuating load, it is necessary to send a current according to the load current to the output stage, so if the load is heavy, a large idling current will flow. Therefore, there are drawbacks that the current consumption increases, low voltage driving becomes difficult, and the bias current supply circuit becomes complicated.

第1図は従来の増幅器の一例を示すもので、同図におい
て、(1)及び(2)は夫々差動入力信号が供給される
入力端子であつて、これ等の入力端子(1)及び(2)
は夫々作動アンプを構成する一対のトランジスタ(3)
及び(4)の各ベースに接続され、トランジスタ(3)
及び(4)の各エミツタは共通接続された後、電流源
(5)を介して負の電源端子−Vccに接続される。また
トランジスタ(3)及び(4)の各コレクタは夫々ダイ
オード接続構成とされたトランジスタ(6)及び(7)
の各コレクタ−エミツタ路を介して正の電源端子+Vcc
に接続される。更にトランジスタ(6)及び(7)の各
ベースは夫々トランジスタ(8)及び(9)の各ベース
に接続され、これらのトランジスタ(8)及び(9)の
各エミツタは正の電源端子+Vccに接続されると共に、
各コレクタは夫々トランジスタ(11)及び(10)の各コ
レクタ−エミツタ路を介して負の電源端子−Vccに接続
される。尚、トランジスタ(10)及び(11)の各ベース
は共通接続され、更にトランジスタ(11)のベースとコ
レクタが相互接続されてトランジスタ(11)は、いわゆ
るダイオード接続構成とされている。そして、これらト
ランジスタ(3)〜(11)によりA級アンプA1を構成し
ている。
FIG. 1 shows an example of a conventional amplifier. In FIG. 1, (1) and (2) are input terminals to which differential input signals are respectively supplied, and these input terminals (1) and (2)
Is a pair of transistors (3) that make up each operational amplifier
And a transistor (3) connected to each base of (4)
The emitters of (4) and (4) are commonly connected and then connected to the negative power supply terminal -Vcc via the current source (5). The collectors of the transistors (3) and (4) are diode-connected transistors (6) and (7), respectively.
Positive collector power supply terminal + Vcc via each collector-emitter path of
Connected to. Further, the bases of the transistors (6) and (7) are connected to the bases of the transistors (8) and (9), respectively, and the emitters of the transistors (8) and (9) are connected to the positive power supply terminal + Vcc. As well as
Each collector is connected to the negative power supply terminal -Vcc through the collector-emitter path of each of the transistors (11) and (10). The bases of the transistors (10) and (11) are commonly connected, and the base and collector of the transistor (11) are interconnected so that the transistor (11) has a so-called diode connection configuration. The transistors (3) to (11) form a class A amplifier A1.

更に、このA級アンプA1の出力、即ちトランジスタ
(9)及び(10)の各コレクタの接続点がB級アンプA2
を構成するトランジスタ(12)及び(13)の各エミツタ
の接続点に接続される。またこれらトランジスタ(12)
及び(13)に対応してダイオード接続構成とされたトラ
ンジスタ(14)及び(15)が設けられ、トランジスタ
(14)及び(15)の各ベースが夫々トランジスタ(12)
及び(13)の各ベースと相互接続され、更にトランジス
タ(14)及び(15)の各エミツタが共通接続されると共
にトランジスタ(14)のコレクタが電流源(16)を介し
て正の電源端子+Vccに接続されると共にトランジスタ
(15)のコレクタが電流源(17)を介して負の電源端子
−Vccに接続される。
Further, the output of the class A amplifier A1, that is, the connection point of the collectors of the transistors (9) and (10) is the class B amplifier A2.
Are connected to the connection points of the respective emitters of the transistors (12) and (13). Also these transistors (12)
And (13) are provided with transistors (14) and (15) having a diode connection configuration, and the bases of the transistors (14) and (15) are respectively the transistors (12).
And (13) are connected to each other, and further, the emitters of the transistors (14) and (15) are commonly connected, and the collector of the transistor (14) is connected to the positive power supply terminal + Vcc via the current source (16). And the collector of the transistor (15) is connected to the negative power supply terminal -Vcc via the current source (17).

更にトランジスタ(12)のコレクタ側がダイオード接続
構成のトランジスタ(18)のコレクタ−エミツタ路を介
して正の電源端子+Vccに接続されると共にトランジス
タ(13)のコレクタがダイオード接続構成のトランジス
タ(19)のコレクタ−エミツタ路を介した負の電源端子
−Vccに接続される。そしてトランジスタ(18)及び(1
9)の各ベースが夫々トランジスタ(20)及び(21)の
各ベースに相互接続される。トランジスタ(20)のエミ
ツタは正の電源端子+Vccに接続され、コレクタはトラ
ンジスタ(21)のコレクタと相互接続され、このトラン
ジスタ(21)のエミツタが負の電源端子−Vccに接続さ
れる。そしてトランジスタ(20)及び(21)の各コレク
タの接続点より出力端子(22)が取り出される。
Further, the collector side of the transistor (12) is connected to the positive power supply terminal + Vcc via the collector-emitter path of the diode-connected transistor (18), and the collector of the transistor (13) is connected to the diode-connected transistor (19). Connected to the negative power supply terminal -Vcc through the collector-emitter path. And transistors (18) and (1
Each base of 9) is interconnected with each base of transistors (20) and (21) respectively. The emitter of the transistor (20) is connected to the positive power supply terminal + Vcc, the collector is interconnected with the collector of the transistor (21), and the emitter of the transistor (21) is connected to the negative power supply terminal -Vcc. The output terminal (22) is taken out from the connection point of the collectors of the transistors (20) and (21).

またこのB級アンプA2の出力側即ちトランジスタ(20)
及び(21)の各コレクタの接続点が分圧抵抗器(23)及
び(24)を介して接地され、抵抗器(23)及び(24)の
接続点がトランジスタ(14)及び(15)の各エミツタの
接続点に接続される。またB級アンプA2の出力側が抵抗
器(25)を介して入力端子(2)側に接続され、更に抵
抗器(26)及びコンデンサ(27)を介して接地される。
The output side of this class B amplifier A2, that is, the transistor (20)
The connection point of the collectors of (21) and (21) is grounded via the voltage dividing resistors (23) and (24), and the connection point of the resistors (23) and (24) is connected to the transistors (14) and (15). It is connected to the connection point of each emitter. The output side of the class B amplifier A2 is connected to the input terminal (2) side via the resistor (25), and is further grounded via the resistor (26) and the capacitor (27).

今、入力端子(1)及びGNDより差動入力信号が供給さ
れると、これに対応してトランジスタ(3)及び(4)
が交互に作動し、これに伴なつてトランジスタ(6)、
(8)、(10)及びトランジスタ(7)、(9)、(1
1)が交互に作動し、トランジスタ(9)及び(10)の
コレクタ側にA級アンプA1の出力信号が得られる。この
出力信号はB級アンプA2のトランジスタ(12)及び(1
3)のエミツタ側に供給される。そして、このB級アン
プA2では、出力が上昇する時はトランジスタ(20)側が
動作し、出力が降下する時はトランジスタ(21)側が動
作し、いずれもカツトオフ状態まで変化し、出力端子
(22)にB級アンプA2の出力信号が取り出される。
When a differential input signal is supplied from the input terminal (1) and GND, the transistors (3) and (4) are correspondingly supplied.
Alternately operate, and accordingly, the transistor (6),
(8), (10) and transistors (7), (9), (1
1) operates alternately, and the output signal of the class A amplifier A1 is obtained on the collector side of the transistors (9) and (10). This output signal is applied to the transistors (12) and (1
It is supplied to the emitter side of 3). In this class B amplifier A2, the transistor (20) side operates when the output rises, and the transistor (21) side operates when the output falls, both of which change to the cut-off state, and the output terminal (22) The output signal of the class B amplifier A2 is taken out.

斯る回路において、A級アンプA1の電流源(5)の電流
設定は、トランジスタ(8)及び(10)のコレクタ側よ
り出力段であるB級アンプA2側に流れ込む負荷電流の約
2倍の電流に設定される。つまり、電流源(5)の電流
設定によつて、出力電流(負荷電流)の最大値が決定さ
れる。従つて、常時負荷電流の倍位を流しておく必要が
あり、アイドリング電流は極めて大きいものとなる。
In such a circuit, the current setting of the current source (5) of the class A amplifier A1 is about twice the load current flowing from the collector side of the transistors (8) and (10) to the class B amplifier A2 side which is the output stage. Set to current. That is, the maximum value of the output current (load current) is determined by the current setting of the current source (5). Therefore, it is necessary to keep the load current twice as high, and the idling current becomes extremely large.

また、ここで動作電圧範囲を検討すると、電流源(16)
及び(17)での降下電圧を夫々0.3V及びトランジスタ
(14)及び(15)のベース−エミツタ間電圧を夫々0.6V
とすると、全部で1.8Vが必要であり、従つて例えば1.2V
位の低電圧で駆動することは不可能である。またこの場
合のバイアス電流供給回路は複雑であり、好ましくな
い。
Also, considering the operating voltage range here, the current source (16)
And the voltage drop at (17) is 0.3V respectively, and the base-emitter voltage of transistors (14) and (15) is 0.6V respectively.
Then, 1.8V is required in total, so 1.2V is required.
It is impossible to drive at a low voltage. Further, the bias current supply circuit in this case is complicated and not preferable.

発明の目的 この発明は斯る点に鑑み、構成簡単にして消費電流を大
幅に低減できると共に低電圧駆動が可能なプツシユプル
増幅器を提供するものである。
SUMMARY OF THE INVENTION In view of the above-mentioned problems, the present invention provides a push-pull amplifier which has a simple structure and can drastically reduce current consumption and can be driven at a low voltage.

発明の概要 この発明では、例えば、第2図に示すように、正及び負
の電源端子の間に接続されて差動入力信号が供給される
とともに、第1の電流源(35)によりバイアスされる第
1の差動アンプA10と、上記正及び負の電源端子の間に
第1の差動アンプと並列に接続されて従来差動入力信号
が供給されるとともに、上記第1の電流源より電流値の
大なる第2の電流源(40)によりバイアスされる第2の
差動アンプA11と、出力端子(51)が接続されるととも
に上記第1及び第2の差動アンプの出力側にこれらと並
列に接続され、第1の差動アンプの出力信号により駆動
されるB級プッシュプルアンプA13とを備え、上記差動
入力信号が所定値未満の電圧差を有するとき(電圧差=
0の無信号時も含まれる)には上記B級プッシュプルア
ンプがカットオフ状態にされ、上記差動入力信号が所定
値以上の電圧差を有するときには、上記B級プッシュプ
ルアンプが能動状態にされて、上記出力端子に増幅信号
が得られるようにしている。
SUMMARY OF THE INVENTION In the present invention, for example, as shown in FIG. 2, a differential input signal is supplied by being connected between a positive power source terminal and a negative power source terminal and biased by a first current source (35). The first differential amplifier A 10 is connected in parallel with the first differential amplifier between the positive and negative power supply terminals to supply a conventional differential input signal, and the first current source is also provided. The second differential amplifier A 11 biased by the second current source (40) having a larger current value and the output terminal (51) are connected, and the outputs of the first and second differential amplifiers are connected. And a class B push-pull amplifier A 13 that is connected in parallel with these and is driven by the output signal of the first differential amplifier, and when the differential input signal has a voltage difference of less than a predetermined value (voltage Difference =
When the differential input signal has a voltage difference of a predetermined value or more, the class B push-pull amplifier is activated. The amplified signal is obtained at the output terminal.

実施例 以下、この発明の諸実施例を第2図に基づいて詳しく説
明する。
Embodiments Embodiments of the present invention will be described in detail below with reference to FIG.

第2図はこの発明の一実施例を示すもので、同図におい
て、(31)及び(32)は差動入力信号が供給される入力
端子であつて、これ等の入力端子(31)及び(32)は夫
々第1の差動アンプA10を構成する一対のトランジスタ
(33)及び(34)の各ベースに接続され、これらのトラ
ンジスタ(33)及び(34)の各エミツタは共通接続され
た後、電流源(35)を介して負の電源端子−Vccに接続
される。またトランジスタ(33)及び(34)の各コレク
タは夫々トランジスタ(36)及び(37)のコレクタ−エ
ミツタ路を介して正の電源端子+Vccに接続される。
FIG. 2 shows an embodiment of the present invention. In FIG. 2, (31) and (32) are input terminals to which a differential input signal is supplied, and these input terminals (31) and (32) is connected to the bases of a pair of transistors (33) and (34) that form the first differential amplifier A10, and the emitters of these transistors (33) and (34) are commonly connected. After that, it is connected to the negative power supply terminal -Vcc through the current source (35). The collectors of the transistors (33) and (34) are connected to the positive power supply terminal + Vcc through the collector-emitter paths of the transistors (36) and (37), respectively.

またこの第1の差動アンプA10と並列関係に一対のトラ
ンジスタ(38)及び(39)から成る第2の差動アンプA1
1が設けられ、これらトランジスタ(38)及び(39)の
各ベースは夫々入力端子(32)及び(31)に接続され、
各エミツタは共通接続された後、電流源(40)を介して
負の電源端子−Vccに接続される。ここで、電流源(4
0)の電流値Io2は作動アンプA10の電流源(35)の電流
値Io1より大きくなるように設定されている。
A second differential amplifier A1 including a pair of transistors (38) and (39) in parallel with the first differential amplifier A10.
1 is provided, and the bases of these transistors (38) and (39) are connected to the input terminals (32) and (31), respectively,
Each emitter is connected in common and then connected to the negative power supply terminal -Vcc via the current source (40). Where the current source (4
The current value Io 2 of 0) is set to be larger than the current value Io 1 of the current source (35) of the operational amplifier A10.

また、トランジスタ(38)及び(39)の各コレクタは夫
々ダイオード接続構成のトランジスタ(41)及び(42)
の各コレクタ−エミツタ路を介して正の電源端子+Vcc
に接続され、トランジスタ(41)及び(42)の各ベース
は夫々トランジスタ(36)及び(37)の各ベースと相互
接続される。つまり、トランジスタ(36)と(41)及び
トランジスタ(37)と(42)は、夫々いわゆるカレント
ミラー回路を構成している。そして、これ等の接続によ
り、トランジスタ(33)及び(34)のコレクタ側には、
互いに逆方向の差動電流が得られる。
The collectors of the transistors (38) and (39) are diode-connected transistors (41) and (42), respectively.
Positive collector power supply terminal + Vcc via each collector-emitter path of
And the bases of transistors (41) and (42) are interconnected with the bases of transistors (36) and (37), respectively. That is, the transistors (36) and (41) and the transistors (37) and (42) respectively form so-called current mirror circuits. With these connections, the collector side of the transistors (33) and (34)
Differential currents in opposite directions are obtained.

また、差動アンプA10及び差動アンプA11の出力側に並列
関係に配されたA級アンプA12及びB級アンプA13が設け
られる。A級アンプA12はトランジスタ(43)、(4
4)、(45)及び(46)から成り、トランジスタ(43)
及び(44)の各ベースは夫々トランジスタ(41)及び
(42)の各ベースに接続され、これによつて、またトラ
ンジスタ(41)と(43)及びトランジスタ(42)と(4
4)はカレンミラー回路を構成し、従つてトランジスタ
(43)及び(44)には、夫々トランジスタ(41)及び
(42)と同じ電流が流れることになる。また、トランジ
スタ(43)及び(44)の各エミツタは正の電源端子+Vc
cに接続され、各コレクタは夫々トランジスタ(45)及
び(46)の各コレクタ−エミツタ路を介して負の電源端
子−Vccに接続されている。そして、トランジスタ(4
5)はそのコレクタとベースを相互接続してダイオード
接続構成とされると共に、そのベースがトランジスタ
(46)のベースと相互接続される。従つて、トランジス
タ(43)及び(44)を流れる電流はトランジスタ(45)
及び(46)により反転され、A級アンプA12の出力とし
て取り出される。
Further, a class A amplifier A12 and a class B amplifier A13 arranged in parallel are provided on the output side of the differential amplifier A10 and the differential amplifier A11. Class A amplifier A12 has transistors (43), (4
Transistor (43) consisting of 4), (45) and (46)
The bases of (44) and (44) are connected to the bases of transistors (41) and (42), respectively, which also results in transistors (41) and (43) and transistors (42) and (4).
4) constitutes a Karen mirror circuit, so that the same currents as the transistors (41) and (42) flow through the transistors (43) and (44), respectively. Also, each emitter of the transistors (43) and (44) has a positive power supply terminal + Vc.
Each collector is connected to the negative power supply terminal -Vcc through the collector-emitter path of each of the transistors (45) and (46). Then, the transistor (4
In 5), the collector and the base are interconnected to form a diode connection configuration, and the base is interconnected to the base of the transistor (46). Therefore, the current flowing through the transistors (43) and (44) is
And (46) to invert and take out as the output of the class A amplifier A12.

一方、B級アンプA13は、トランジスタ(47)、(48)
(49)及び(50)から成り、トランジスタ(47)及び
(48)の各ベースは夫々トランジスタ(33)及び(34)
の各コレクタ側に接続される。従つて、トランジスタ
(33)及び(34)のコレクタ側の差動電流がトランジス
タ(47)及び(48)でその電流増幅率(hfe)倍だけ増
幅され、出力端子(51)にB級アンプA13の出力として
取り出される。更にトランジスタ(47)及び(48)の各
エミツタは夫々正の電源端子+Vccに接続され、各コレ
クタはトランジスタ(49)及び(50)の各コレクタ−エ
ミツタ路を介して負の電源端子−Vccに接続される。そ
してトランジスタ(50)はそのコレクタとベースを相互
接続してダイオード接続構成とされると共に、そのベー
スがトランジスタ(49)のベースと相互接続される。な
お、電流源(35)及び(40)の電流設定(Io2≧Io1
は、例えば、トランジスタ(41)、(42)に対して夫々
トランジスタ(43)(44)のエミツタ面積を大きくすれ
ばよく、これによつて、A級アンプA12のアンドリング
電流を負荷すなわちB級アンプA13と無関係に設定でき
る。
On the other hand, the class B amplifier A13 has transistors (47) and (48).
(49) and (50), and the bases of the transistors (47) and (48) are transistors (33) and (34), respectively.
Connected to each collector side. Therefore, the differential current on the collector side of the transistors (33) and (34) is amplified by the current amplification factor (h fe ) times by the transistors (47) and (48), and the output terminal (51) has a class B amplifier. It is taken out as the output of A13. Further, each emitter of the transistors (47) and (48) is connected to the positive power supply terminal + Vcc, and each collector is connected to the negative power supply terminal -Vcc through each collector-emitter path of the transistors (49) and (50). Connected. The collector (50) of the transistor (50) is interconnected to form a diode connection, and the base of the transistor (50) is interconnected to the base of the transistor (49). The current setting of the current sources (35) and (40) (Io 2 ≧ Io 1 )
For example, the emitter areas of the transistors (43) and (44) may be made larger than those of the transistors (41) and (42), respectively, whereby the AND ring current of the class A amplifier A12 is loaded, that is, class B. Can be set independently of amplifier A13.

次にこの回路動作を説明する。今、差動アンプA10のト
ランジスタ(33)、(34)及び差動アンプA11のトラン
ジスタ(38)、(39)の電流がバランスしているとき
は、トランジスタ(33)及び(34)のコレクタ側に得ら
れる差動出力信号(電流差)は略0である。これは、
今、例えば電流源(40)を流れる電流を110μA、電流
源(35)を流れる電流を100μAとすれば、トランジス
タ(33)及び(34)には夫々50μA、トランジスタ(3
8)、(39)には夫々55μAの電流が流れ、この時例え
ばトランジスタ(36)が流し出そうとする電流Iは、ト
ランジスタ(36)、(41)及び(43)の各ベース電流を
IB、各電流増幅率をhfeとすれば、 で表わされ、hfeを100とすれば、I=53.35μAとな
り、この結果、トランジスタ(36)から53.35μAの電
流を流すと、トランジスタ(33)を流れる電流は電流源
(35)で50μAと抑えられているので、その差3.35μA
分だけ余分となり、これによつて、トランジスタ(36)
が飽和するようになるからである。またトランジスタ
(37)側についても同様である。従つて、このときトラ
ンジスタ(33)及び(34)のコレクタ側に発生する電流
の差は略0で、これによつてB級アンプA13側のトラン
ジスタ(47)、(48)、(49)及び(50)もカツトオフ
状態になる。
Next, the operation of this circuit will be described. Now, when the currents of the transistors (33) and (34) of the differential amplifier A10 and the transistors (38) and (39) of the differential amplifier A11 are balanced, the collector side of the transistors (33) and (34) The differential output signal (current difference) obtained at 1 is approximately zero. this is,
Now, for example, if the current flowing through the current source (40) is 110 μA and the current flowing through the current source (35) is 100 μA, then the transistors (33) and (34) are respectively 50 μA and the transistor (3
A current of 55 μA flows in each of 8) and (39). At this time, for example, the current I which the transistor (36) tries to flow out is the base current of each of the transistors (36), (41) and (43).
If I B and each current amplification factor are h fe , Is expressed as follows, and if h fe is 100, then I = 53.35 μA. As a result, when a current of 53.35 μA flows from the transistor (36), the current flowing through the transistor (33) is 50 μA at the current source (35). The difference is 3.35μA
It becomes extra by this, and by this, the transistor (36)
Is saturated. The same applies to the transistor (37) side. Therefore, at this time, the difference between the currents generated on the collector side of the transistors (33) and (34) is substantially zero, which causes the transistors (47), (48), (49) and (50) is also cut off.

一方、これ等差動アンプA10及びA11の電流がバランスし
ている状態では、A級アンプA12は動作状態にあり、従
つて、この時出力端子(51)に得られる出力はアンプA1
2のトランジスタ(43)〜(46)によつて決定され、A
級動作出力が得られる。
On the other hand, when the currents of the differential amplifiers A10 and A11 are balanced, the class A amplifier A12 is in the operating state, and therefore the output obtained at the output terminal (51) at this time is the amplifier A1.
2 transistors (43) to (46) determine A
Class operation output is obtained.

次に差動アンプA10及びA11の電流がアンバランスとなり
差動出力信号が得られると、つまり出力端子(51)側に
接続される負荷が重くなると、トランジスタ(36)及び
(37)が動作状態となり、トランジスタ(33)及び(3
4)のコレクタ側から差電流がB級アンプA13のトランジ
スタ(47)及び(48)のベースに流れ、こゝで、その電
流増幅率だけ増幅されて、出力端子(51)にB級動作出
力として取り出される。
Next, when the currents of the differential amplifiers A10 and A11 become unbalanced and a differential output signal is obtained, that is, when the load connected to the output terminal (51) side becomes heavy, the transistors (36) and (37) are in the operating state. And the transistors (33) and (3
A differential current flows from the collector side of 4) to the bases of the transistors (47) and (48) of the class B amplifier A13, and is amplified by the current amplification factor, and the class B operation output is output to the output terminal (51). Is taken out as.

また、この時の動作電圧範囲は例えば電流源(35)での
降下電圧を0.3V、トランジスタ(33)のコレクタ−エミ
ツタ間電圧を0.3V及びトランジスタ(47)のベース−エ
ミツタ間電圧を0.6Vとすると、全体で1.2Vとなり、低電
圧駆動が可能となる。
The operating voltage range at this time is, for example, 0.3V for the voltage drop in the current source (35), 0.3V for the collector-emitter voltage of the transistor (33) and 0.6V for the base-emitter voltage of the transistor (47). Then, it becomes 1.2V as a whole, and low voltage driving becomes possible.

このように本実施例では簡単な構成で低電圧駆動が可能
となる。この第2図例では、入力端子(31)(32)間に
供給される差動入力信号が所定値未満の電圧差を有する
いわゆる小振幅動作のときには、トランジスタ(36)
(37)が飽和状態にあるので、トランジスタ(47)(4
8)がカットオフ状態にされ、B級プッシュプルアンプA
13がカットオフ状態にされる。この状態においては、差
動アンプA10とA級アンプA12がA級のいわゆる小振幅増
幅動作を行って出力端子51に増幅信号が現れる。
As described above, in this embodiment, low voltage driving can be performed with a simple structure. In the example of FIG. 2, when the differential input signal supplied between the input terminals (31) and (32) has a voltage difference of less than a predetermined value during so-called small amplitude operation, the transistor (36)
Since (37) is saturated, the transistors (47) (4
8) is cut off, Class B push-pull amplifier A
13 is cut off. In this state, the differential amplifier A 10 and the class A amplifier A 12 perform a class A so-called small amplitude amplification operation, and an amplified signal appears at the output terminal 51.

一方、差動信号出力が所定値以上の電圧差を有するいわ
ゆる大振幅動作のときには、トランジスタ(36)(37)
のいずれか一方が能動状態となり、例えばトランジスタ
(36)が能動状態になったときには、トランジスタ(3
3)のコレクタ電流の一部がトランジスタ(47)のベー
ス電流になり、それがトランジスタ(47)でhfe倍され
て出力端子51に接続されている負荷(図示していない)
コレクタ電流として供給される。すなわち、B級アンプ
A13が能動状態にされる。
On the other hand, in the so-called large-amplitude operation in which the differential signal output has a voltage difference of a predetermined value or more, the transistors (36) (37)
When either one of the two becomes active, for example when the transistor (36) becomes active, the transistor (3
Part of the collector current in 3) becomes the base current of the transistor (47), which is multiplied by hfe in the transistor (47) and connected to the output terminal 51 (not shown).
Supplied as collector current. That is, class B amplifier
A 13 is activated.

このように、第2図例のプツシユプル増幅器は差動入力
信号が小さいときにはA級動作を行い、それが大きくな
ったときにはB級動作を行うことになり、実質的にAB級
動作をすることになる。
As described above, the push-pull amplifier of the example of FIG. 2 performs class A operation when the differential input signal is small, and performs class B operation when the differential input signal becomes large, and substantially performs class AB operation. Become.

そして、出力側がB級アンプA13になっているので、ト
ランジスタ(47)(48)のコレクタ電流であるアイドリ
ング電流は、負荷に関係なくほぼゼロ値にできる。した
がって、出力段がA級アンプである従来例に比較して消
費電流を大幅に低減することができる。
Since the output side is the class B amplifier A 13 , the idling current which is the collector current of the transistors (47) and (48) can be set to almost zero value regardless of the load. Therefore, the current consumption can be significantly reduced as compared with the conventional example in which the output stage is a class A amplifier.

発明の効果 上述のようにこの発明によれば、第1及び第2の差動ア
ンプの出力側に第1の差動アンプにより駆動されるB級
プッシュプルアンプを接続する構成にしている。
As described above, according to the present invention, the class B push-pull amplifier driven by the first differential amplifier is connected to the output sides of the first and second differential amplifiers.

このため、出力側がB級プッシュプルアンプになってい
るので、アイドリング電流、すなわち、バイアス電流を
ほぼゼロ値に設定でき消費電力を大幅に低減することが
できるという効果を達成できる。
For this reason, since the output side is the class B push-pull amplifier, it is possible to set the idling current, that is, the bias current to a substantially zero value, and it is possible to significantly reduce the power consumption.

また、例えば、補聴器等低電圧駆動の回路に適用すれ
ば、その電源としての電池の寿命を大幅に延ばすことが
できるという派生的な効果が得られる。
In addition, for example, when it is applied to a low-voltage drive circuit such as a hearing aid, a derivative effect that the life of a battery as its power source can be significantly extended is obtained.

【図面の簡単な説明】[Brief description of drawings]

第1図は従来回路の一例を示す接続図、第2図はこの発
明の一実施例を示す接続図である。 A10は第1の差動アンプ、A11は第2の差動アンプ、A12
はA級アンプ、A13はB級アンプ、(35)は第1の電流
源、(40)は第2の電流源である。
FIG. 1 is a connection diagram showing an example of a conventional circuit, and FIG. 2 is a connection diagram showing an embodiment of the present invention. A10 is the first differential amplifier, A11 is the second differential amplifier, A12
Is a class A amplifier, A13 is a class B amplifier, (35) is a first current source, and (40) is a second current source.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】差動入力信号が供給されるとともに、正及
び負の電源端子の間に接続され、第1の定電流源により
バイアスされる1対のスイッチング素子を備えた第1の
差動アンプと、 上記差動入力信号が供給されるとともに、上記正及び負
の電源端子の間に上記1対のスイッチング素子に並列に
接続され、上記第1の定電流源より電流値が大なる第2
の定電流源によりバイアスされる1対のスイッチング素
子とを備えた第2の差動アンプと、 上記第1の差動アンプの1対のスイッチング素子と他方
と正の電源端子間に接続され、上記第1の差動アンプの
1対のスイッチング素子の他方に流れる電流を写影する
第1のカレントミラー部と、 上記第2の差動アンプの1対のスイッチング素子の一方
と正の電源端子間に接続され、上記第2の差動アンプの
1対のスイッチング素子の一方に流れる電流を写影する
第2のカレントミラー部と、 上記正の電源と負の電源間に接続され、上記第1の差動
アンプの1対のスイッチング素子の一方に流れる電流で
駆動される第1のスイッチング素子と、 上記正の電源と負の電源間に接続され、上記第1の差動
アンプの1対のスイッチング素子の他方に流れる電流で
駆動される第2のスイッチング素子とから成るB級プッ
シュプルアンプとを備え、 上記差動入力信号が所定値未満の電圧差を有するときに
は上記B級プッシュプルアンプがカットオフ状態に制御
され、 上記差動入力信号が所定値以上の電圧差を有するときに
は上記B級プッシュプルアンプが能動状態に制御され
て、上記出力端子に増幅信号が得られるようにしたこと
を特徴とするプッシュプル増幅器。
1. A first differential having a pair of switching elements which are supplied with a differential input signal and which are connected between positive and negative power supply terminals and biased by a first constant current source. An amplifier is supplied with the differential input signal and is connected in parallel to the pair of switching elements between the positive and negative power supply terminals, and has a larger current value than the first constant current source. Two
A second differential amplifier having a pair of switching elements biased by a constant current source of, and a pair of switching elements of the first differential amplifier and the other side, and connected between the positive power supply terminal, A first current mirror unit that maps a current flowing through the other of the pair of switching elements of the first differential amplifier, one of the pair of switching elements of the second differential amplifier, and a positive power supply terminal A second current mirror unit connected between the positive and negative power sources and a second current mirror unit for mapping a current flowing through one of the pair of switching elements of the second differential amplifier; A first switching element driven by a current flowing through one of the pair of switching elements of the first differential amplifier; and a pair of the first differential amplifier connected between the positive power source and the negative power source. Flows to the other switching element A class B push-pull amplifier including a second switching element driven by a current is provided, and the class B push-pull amplifier is controlled to a cutoff state when the differential input signal has a voltage difference less than a predetermined value. When the differential input signal has a voltage difference of a predetermined value or more, the class B push-pull amplifier is controlled in an active state so that an amplified signal can be obtained at the output terminal. .
JP15883883A 1983-08-30 1983-08-30 Push-pull amplifier Expired - Lifetime JPH0795659B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15883883A JPH0795659B2 (en) 1983-08-30 1983-08-30 Push-pull amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15883883A JPH0795659B2 (en) 1983-08-30 1983-08-30 Push-pull amplifier

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP7139930A Division JP2805725B2 (en) 1995-05-15 1995-05-15 Push-pull amplifier

Publications (2)

Publication Number Publication Date
JPS6051012A JPS6051012A (en) 1985-03-22
JPH0795659B2 true JPH0795659B2 (en) 1995-10-11

Family

ID=15680500

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15883883A Expired - Lifetime JPH0795659B2 (en) 1983-08-30 1983-08-30 Push-pull amplifier

Country Status (1)

Country Link
JP (1) JPH0795659B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5459157B2 (en) * 2010-09-16 2014-04-02 富士電機株式会社 Multiplier element circuit and multiplier

Also Published As

Publication number Publication date
JPS6051012A (en) 1985-03-22

Similar Documents

Publication Publication Date Title
JPS61230411A (en) Electric circuit
JPH0452645B2 (en)
JPS6212692B2 (en)
JPS6212691B2 (en)
JP2733962B2 (en) Gain control amplifier
JPH04227104A (en) Amplifier circuit
JPH0452649B2 (en)
US4215318A (en) Push-pull amplifier
JPH0626287B2 (en) Amplifier
JPH0795659B2 (en) Push-pull amplifier
JPH0732329B2 (en) Output stage of power amplifier
JPH0321927B2 (en)
JPS6154286B2 (en)
JP2805725B2 (en) Push-pull amplifier
JPH0434567Y2 (en)
US6037839A (en) BTL amplifying circuit
JPH06276037A (en) Audio power amplifier
JP2623954B2 (en) Variable gain amplifier
JPS6119547Y2 (en)
JPS5827539Y2 (en) audio amplifier
JPS63314904A (en) Wide band amplifier circuit for multiplication detector
KR830001980B1 (en) Power amplification circuit
KR830001979B1 (en) Power amplification circuit
JP3283981B2 (en) Differential amplifier
JPH04369012A (en) Bias circuit