JPH0779564A - 同期整流回路 - Google Patents

同期整流回路

Info

Publication number
JPH0779564A
JPH0779564A JP22308193A JP22308193A JPH0779564A JP H0779564 A JPH0779564 A JP H0779564A JP 22308193 A JP22308193 A JP 22308193A JP 22308193 A JP22308193 A JP 22308193A JP H0779564 A JPH0779564 A JP H0779564A
Authority
JP
Japan
Prior art keywords
mosfet
voltage
circuit
mosfets
depletion type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP22308193A
Other languages
English (en)
Other versions
JP3199922B2 (ja
Inventor
Mitsuzo Sakamoto
光造 坂本
Isao Yoshida
功 吉田
Masatoshi Morikawa
正敏 森川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP22308193A priority Critical patent/JP3199922B2/ja
Publication of JPH0779564A publication Critical patent/JPH0779564A/ja
Application granted granted Critical
Publication of JP3199922B2 publication Critical patent/JP3199922B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Rectifiers (AREA)
  • Dc-Dc Converters (AREA)

Abstract

(57)【要約】 【目的】 損失が小さく、遅延が小さい同期整流回路を
提供すること。 【構成】 同期整流回路のスイッチ用素子のMOSFE
T4、5をブプレッション型MOSFETとし、基板バ
イアス回路101から発生される負電圧VBによってM
OSFET4、5のソース・ボディ間を逆バイアスす
る。MOSFET4、5の温度変化によるしきい電圧変
化を補正するために、基板バイアス回路101にもMO
SFET11を設ける。 【効果】 回路効率が高く高周波化に適した同期整流回
路が得られる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は同期整流回路に係り、特
に、電圧変換装置に用いるのに適した同期整流回路用に
関する。
【0002】
【従来の技術】DC−DCコンバータ等の電圧変換装置
において、整流ダイオードをMOSFETに置き換えた
同期整流回路は、導通状態での電圧降下が低減できるた
め回路の効率を向上できるという利点がある。たとえ
ば、特開昭55−109173号公報にはソースとボデ
ィを接続したエンハンスメント型MOSFETを2つ使
用し、この2つエンハンスメント型MOSFETを交互
に導通させることにより整流を行う同期整流回路の提案
がある。この回路ではエンハンスメント型MOSFET
を電流導通モードにするためにはゲート電圧を印加し、
ソース(ボディと同電位)からドレインに電流を流す。
また、電流遮断モードにするためにはゲート電圧をゼロ
にする。
【0003】また、特開昭55−9444号公報ではM
OSFETのドレイン・ボディ間(またはソース・ボデ
ィ間)の寄生ダイオードが順バイアスされることを防止
するため、ボディをスイッチ回路を用いてソースまたは
ドレインに接続する方法が述べられている。
【0004】
【発明が解決しようとする課題】前記第1の従来回路で
は、オン抵抗の高いMOSFETを用いた場合やゲート
駆動の遅延がある場合に上記エンハンスメント型MOS
FETのドレイン・ボディ間に存在する寄生ダイオード
が順バイアスされ可能性があった。寄生ダイオードが順
バイアスされると、PN接合部で少数キャリヤの注入が
行われ、これがスイッチング応答速度の遅延や、消費電
力の増加になるという問題があった。
【0005】また、前記第2の従来回路ではボディの電
位を制御するため、高周波駆動では消費電力が増加する
こと、また、駆動のタイミングのずれや雑音に対して
も、寄生ダイオードが順バイアスされることを防止する
マージンが小さいという問題があった。
【0006】従って、本発明の目的とするところは、ス
イッチング速度が早く損失の小さい同期整流回路を提供
することにある。
【0007】
【課題を解決するための手段】上記の目的を達成するた
めに、本発明の一実施形態によれば、整流素子としてデ
プレッション型MOSFET4、5を用い、ソース・ボ
ディ間を逆バイアスするために、GND電位より低い電
圧VBを前記デプレッション型MOSFET4、5に印
加したすることを特徴とするものである。さらに、デプ
レッション型MOSFET4、5の温度変化によるしき
い電圧変化を補正するため、温度特性の小さい抵抗10
と温度特性がデプレッション型MOSFET4、5に近
いMOSFET11とオペアンプ12を用いてデプレッ
ション型MOSFET4、5の基板電圧VBを制御する
ことを特徴とするものである。さらに、前記デプレッシ
ョン型MOSFETのボディ端子とドレイン端子の間に
ショットキーダイオード7、8を接続することを特徴と
するものである(図1参照)。
【0008】
【作用】上記の構成の同期整流回路によれば、整流用の
MOSFET4、5の寄生ダイオードは常に1V〜10
V程度逆バイアスされているため、たとえ小さい雑音が
入力しても寄生ダイオードが順バイアスされて、少数キ
ャリアの注入される事態を防止できる。このためスイッ
チング応答速度の遅延や、消費電力の増加を防止でき
る。また、基板バイアスを印加したことによるしきい電
圧の増加、オン抵抗の増加を補正するため、前記整流用
MOSFETはデプレッション型を用いた。これによ
り、基板バイアスが印加された時にしきい電圧が最適値
(2.5Vから0.3V程度)になるように設定でき
る。また、基板バイアスVBの値は整流用のMOSFE
T4、5のしきい電圧の温度特性を補正するように基板
バイアス発生回路101を設計することにより、整流用
のMOSFETの性能を常に損なうこと無く、前記寄生
ダイオードの動作による問題点を解決できる。さらに、
前記整流用MOSFETのボディ端子とドレイン端子の
間にショットキーダイオード7、8を接続することによ
り、大きい雑音が入力した最悪の条件の場合にも前記寄
生ダイオードが順バイアスされることによるスイッチン
グ動作の遅延や消費電力増加やMOSFETの素子破壊
を防止できる。しきい電圧制御が正確に行なえない時代
に性能の悪いデプレッション型素子をエンハンスメント
型素子に変えるために基板バイアスを印加させることは
公知である。一方、本発明では基板バイアスを印加する
目的がMOSFETの寄生ダイオード対策であり、また
MOSFETのオン抵抗低減のために本発明ではデプレ
ッション型に最適設計することが特徴である。また、M
OSFETはソース拡散層とチャネル拡散層(ボディ領
域)がゲート電極に対して自己整合的に形成したVDM
OS(Vertical Double diffised MOSFET)構造を用い
るとオン抵抗低減に有利である。
【0009】
【実施例】以下、本発明の実施例を図面により詳細に説
明する。
【0010】図1は本発明の実施例の同期整流回路であ
る。1は1次側の直流電源、3はこれを交流化するため
のMOSFET、2a、2b、2cはインダクタで変圧
器を構成している。4と5は同期整流用のMOSFET
でダイオードの置き換えである。インダクタ6とキャパ
シタ9は平滑回路を構成している。本回路の動作を以下
に述べる。MOSFET3のゲートにパルス信号INを
印加すると、1次側のインダクタ2aに交流電圧が発生
し、これが2次側インダクタ2bに変換される。MOS
FET5のドレインが高電位、MOSFET4のドレイ
ンが低電位の時には、MOSFET5は遮断状態、MO
SFET4は導通状態になる。このとき2次側電流はM
OSFET4とインダクタ6を流れ、2次側出力OUT
に直流電圧を発生する。また、MOSFET4のドレイ
ンが高電位、MOSFET5のドレインが低電位の時に
は、MOSFET4は遮断状態、MOSFET5は導通
状態になる。このとき2次側電流はMOSFET5とイ
ンダクタ6を流れ、2次側出力OUTに直流電圧を発生
する。2次側出力電圧はMOSFET3のデューティに
より調整できる。特開昭55−109173号公報で述
べられた従来回路では同期整流用MOSFET4と5の
ボディはソース(本実施例ではGND)に接続し、エン
ハンスメント型素子を用いていた。このため、整流用M
OSFET4、5のスイッチングがずれるとドレイン電
圧がソース電圧(GND電圧)より1V以上下がり、ド
レイン・ボディ間に存在する寄生ダイオードが順バイア
スされるという問題があった。この場合PN接合部で少
数キャリアの注入が起こり、このキャリアの移動が損失
となる。また、一度注入された少数キャリヤはすぐには
消滅しないため、MOSFETの遮断速度を遅延させる
原因となる。また、このスイッチングの遅延がMOSF
ET4と5を同時にオンさせる原因となり、これも電力
損失となる。なお、整流用MOSFETとしては、従来
はソース拡散層とチャネル拡散層(ボディ領域)がゲー
ト電極に対して自己整合的に形成したエンハンス型のV
DMOSを用いることによりオン抵抗の低減を図ってい
た。図1の本実施例では、整流用MOSFET4と5の
ソース・ボディ間を0.5Vから10V程度逆バイアス
し、従来に比べ、整流用MOSFETのドレイン・ボデ
ィ間が順バイアスされにくくなるようにした。また、基
板バイアスを印加することにより整流用MOSFETの
しきい電圧は増加し、オン抵抗が増加するという問題が
ある。この対策として、本実施例では整流用MOSFE
T4、5にデプレッション型のVDMOSを使用した。
これにより、基板バイアスが印加された時にしきい電圧
が2.5Vから0.3V程度の最適値となるようにチャ
ネル拡散条件の選択を行った。または、チャネル部表面
にチャネル拡散層を打ち消すようにイオン打ち込みを行
いしきい電圧の調整を行った。また、基板バイアスVB
の値は整流用のMOSFET4、5のしきい電圧の温度
特性を補正するように基板バイアス発生回路101を設
計し、整流用のMOSFETの性能を常に損なうこと無
く、前記寄生ダイオードの動作による問題点を解決する
ことが可能である。本実施例ではこの基板バイアス発生
回路101が、温度特性の小さい抵抗10と温度特性が
デプレッション型MOSFET4、5に近いMOSFE
T11の分圧で決まる電圧に基板電圧VBを設定する場
合を示す。抵抗10とMOSFET11との分圧電圧は
オペアンプ12の反転入力端子に印加され、オペアンプ
12の非反転入力端子には電源14が接続され、オペア
ンプ12の出力端子は反転入力端子に接続されている。
温度上昇によりMOSFET4、5のしきい電圧は低下
するが、抵抗10とMOSFET11の分圧で決まる基
板電圧VBも低下するため、MOSFET4、5の実効
的しきい電圧の変化を抑えることが可能である。MOS
FET11の代わりに負の温度特性を有するダイオード
を使用することも可能である。また、本実施例では負電
圧SUBを発生するためにショットキダイオード15、
16、17、18とキャパシタ13からなる整流回路1
00を設けた。勿論、チャージポンプ回路により2次側
電源から負電圧を発生し基板バイアスに使用することも
できる。さらに、本実施例では前記デプレッション型M
OSFETのボディ端子とドレイン端子の間にショット
キーダイオード7、8を接続した。雑音にたいし、基板
電圧VBは低いほど上述の寄生ダイオードは順バイアス
しにくくなる。しかし、この場合、整流用MOSFET
のオン抵抗が高くなるという欠点がある。そこで、VB
の電圧設定では通常の動作だけを考慮して決定し、特に
大きい異常事態における雑音に対してはショットキダイ
オード7、8で寄生ダイオードが順バイアスするのを防
止するようにした。本実施例では整流用MOSFET
4、5のゲート電圧をインダクタ2bの両端の電圧で自
動的に制御する場合の実施例で示したが、ゲート制御回
路を設けて、整流用MOSFET4、5のゲート駆動回
路をOUTとGND間の信号電圧またはOUTとSUB
間の信号電圧を発生して独立に駆動してもよい。特に、
OUTとSUB間の信号電圧を用いた場合にはインダク
タ2bの両端の電圧が負電圧に大きく振られた場合に
も、整流用MOSFET4、5を完全に遮断できるとい
う利点がある。
【0011】
【発明の効果】本発明の回路によれば、整流用のMOS
FET4、5の寄生ダイオードは常に1V〜10V程度
逆バイアスされているため、たとえ小さい雑音が入力し
ても寄生ダイオードが順バイアスされて、少数キャリア
の注入される事態を防止できる。このためスイッチング
応答速度の遅延や、消費電力の増加を防止できるという
効果がある。また、基板バイアスを印加したことによる
しきい電圧の増加、オン抵抗の増加を補正するため、前
記整流用MOSFETはデプレッション型を用いた。こ
れにより、基板バイアスが印加された時にしきい電圧が
最適値(2.5Vから0.3V程度)になるように設定
できるという効果がある。また、基板バイアスVBの値
は整流用のMOSFET4、5のしきい電圧の温度特性
を補正するように基板バイアス発生回路101を設計す
ることにより、整流用のMOSFETの性能を常に損な
うこと無く、前記寄生ダイオードの動作による問題点を
解決できるという効果がある。さらに、前記整流用MO
SFETのボディ端子とドレイン端子の間にショットキ
ーダイオード7、8を接続することにより、大きい雑音
が入力した最悪の条件の場合にも前記寄生ダイオードが
順バイアスされることによるスイッチング動作の遅延や
消費電力増加やMOSFETの素子破壊を防止できると
いう効果がある。
【図面の簡単な説明】
【図1】本発明の実施例の同期整流回路を示す回路図で
ある。
【符号の説明】
1…直流電源、2a、2b、2c…変圧器を構成するイ
ンダクタ、3、11…MOSFET、4、5…デプレッ
ション型MOSFET 6…インダクタ、7、8、15、16、17、18…シ
ョットキダイオード、9、13…キャパシタ、10…抵
抗、12…オペアンプ、14…電源、100…二次側整
流回路、101…基板バイアス回路

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】スイッチ用素子としてデプレッション型の
    MOSFETを使用して、該MOSFETのソース・ボ
    ディ間を逆バイアスすることを特徴とする同期整流回
    路。
  2. 【請求項2】前記デプレッション型のMOSFETの温
    度変化によるしきい電圧変化を補正するようにソース・
    ボディ間電圧を変化させることを特徴とする請求項1に
    記載の同期整流回路。
  3. 【請求項3】前記デプレッション型のMOSFETのボ
    ディ端子とドレイン端子の間にショットキーダイオード
    を接続したことを特徴とする請求項1または請求項2に
    記載の同期整流回路。
  4. 【請求項4】前記デプレッション型のMOSFETにそ
    のソースとドレインより負のゲート電圧を印加して駆動
    することを特徴とする請求項1から請求項3までのいず
    れかに記載の同期整流回路。
  5. 【請求項5】請求項1から請求項4までのいずれかに記
    載の同期整流回路を用いた電圧変換装置。
JP22308193A 1993-09-08 1993-09-08 同期整流回路 Expired - Lifetime JP3199922B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22308193A JP3199922B2 (ja) 1993-09-08 1993-09-08 同期整流回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22308193A JP3199922B2 (ja) 1993-09-08 1993-09-08 同期整流回路

Publications (2)

Publication Number Publication Date
JPH0779564A true JPH0779564A (ja) 1995-03-20
JP3199922B2 JP3199922B2 (ja) 2001-08-20

Family

ID=16792548

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22308193A Expired - Lifetime JP3199922B2 (ja) 1993-09-08 1993-09-08 同期整流回路

Country Status (1)

Country Link
JP (1) JP3199922B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07194105A (ja) * 1993-12-28 1995-07-28 Nec Corp 同期整流回路
US6639388B2 (en) 2000-04-13 2003-10-28 Infineon Technologies Ag Free wheeling buck regulator with floating body zone switch
JP2008277804A (ja) * 2007-04-04 2008-11-13 Semiconductor Energy Lab Co Ltd 半導体装置
WO2021140889A1 (ja) * 2020-01-06 2021-07-15 国立研究開発法人産業技術総合研究所 同期整流回路、電源装置、及び電子機器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07194105A (ja) * 1993-12-28 1995-07-28 Nec Corp 同期整流回路
US6639388B2 (en) 2000-04-13 2003-10-28 Infineon Technologies Ag Free wheeling buck regulator with floating body zone switch
JP2008277804A (ja) * 2007-04-04 2008-11-13 Semiconductor Energy Lab Co Ltd 半導体装置
WO2021140889A1 (ja) * 2020-01-06 2021-07-15 国立研究開発法人産業技術総合研究所 同期整流回路、電源装置、及び電子機器

Also Published As

Publication number Publication date
JP3199922B2 (ja) 2001-08-20

Similar Documents

Publication Publication Date Title
US5477175A (en) Off-line bootstrap startup circuit
JP4600180B2 (ja) 電界効果型パワー半導体素子を用いた半導体回路
US8664927B2 (en) Voltage regulator
US20070170897A1 (en) High-Frequency Power MESFET Buck Switching Power Supply
US20080186004A1 (en) High-Frequency Power MESFET Boost Switching Power Supply
US7948220B2 (en) Method and apparatus to reduce dynamic Rdson in a power switching circuit having a III-nitride device
US20080068868A1 (en) Power MESFET Rectifier
US7564704B2 (en) Method of forming a power supply controller and structure therefor
US10644601B2 (en) Dead-time conduction loss reduction for buck power converters
US20190051648A1 (en) Diode and semiconductor device
US8017996B2 (en) Semiconductor device, and energy transmission device using the same
KR20050107460A (ko) 온 칩 전원
JPH10261791A (ja) 半導体整流装置
US6441654B1 (en) Inductive load driving circuit
US7071516B2 (en) Semiconductor device and driving circuit for semiconductor device
JP3199922B2 (ja) 同期整流回路
JPH0698540A (ja) 同期整流回路
US6639388B2 (en) Free wheeling buck regulator with floating body zone switch
JPS6322149B2 (ja)
US11489521B2 (en) Power transistor module and controlling method thereof
JP3090132U (ja) Mos型トランジスタおよびスイッチング電源
JPH03218264A (ja) 整流装置
JP2010088272A (ja) 接合型電界効果トランジスタの駆動装置および駆動方法
JP2002044940A (ja) Mosスイッチング回路
JPH07194105A (ja) 同期整流回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20080615

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20080615

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 8

Free format text: PAYMENT UNTIL: 20090615

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100615

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20110615

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20110615

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110615

Year of fee payment: 10

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120615

Year of fee payment: 11

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20120615

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20130615

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20130615

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 13

Free format text: PAYMENT UNTIL: 20140615