JPH077511A - Atmネットワークの性能パラメータの測定方法及びその実施装置 - Google Patents

Atmネットワークの性能パラメータの測定方法及びその実施装置

Info

Publication number
JPH077511A
JPH077511A JP6041868A JP4186894A JPH077511A JP H077511 A JPH077511 A JP H077511A JP 6041868 A JP6041868 A JP 6041868A JP 4186894 A JP4186894 A JP 4186894A JP H077511 A JPH077511 A JP H077511A
Authority
JP
Japan
Prior art keywords
cell
cells
measurement
received
sequence number
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP6041868A
Other languages
English (en)
Inventor
Jean-Yves Tremel
トルメル ジャン−イヴ
Rene Garandel
グランデル ルネ
Yves Jan
ジャン イヴ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Orange SA
France Telecom R&D SA
Original Assignee
France Telecom SA
Centre National dEtudes des Telecommunications CNET
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by France Telecom SA, Centre National dEtudes des Telecommunications CNET filed Critical France Telecom SA
Publication of JPH077511A publication Critical patent/JPH077511A/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5628Testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【目的】 ATMネットワークの性能パラメータ測定方
法及びその方法の実施装置を開示する。 【構成】 本発明の方法は、伝送順序番号を備える識別
可能な測定セルを生成し、それらをATMチャネルによ
って伝送される入力情報の流れに挿入し、ATMチャネ
ルからそのセルの流れを受信し、受信したセルをカウン
トし、流れのセルの中から測定セルを検出し、それらを
カウントし、識別された測定セルの内容を予想した内容
と比較し、伝送エラーを検出し、データ要素が生成され
た時受信したセルの総数のための第1のフィールド、こ
の時受信した測定セルの数のための第2のフィールド、
この時受信した測定セルの内容のための第3のフィール
ド及び測定セルの内容の中で明らかになったエラー数の
ための第4のフィールドを備えるデータ要素を記憶する
方法からなる。 【効果】 ATMネットワークに使用できる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ATM(非同期伝送モ
ード)ネットワークの性能パラメータの測定方法及びそ
の方法を実施するための装置に関するものである。
【0002】
【従来の技術】ATMネットワークによって、極めて高
くすることができるビット伝送速度でのデジタル情報の
伝送が可能である。実際、これらのビット速度は、 155
メガビット/秒にまでなることがある。ATM規格によ
る伝送は、固定長の情報ブロック(短パケット)の伝送
によって実施される。伝送される情報の基本量は、48バ
イトである。ATMで伝送されるブロックはセルと呼ば
れ、ヘッダと称される5バイトのラベルによって識別さ
れる。従って、セルの全体の長さは、53バイトである。
【0003】
【発明が解決しようとする課題】そのようなネットワー
クの性能パラメータの測定を可能にし、特に、エラーセ
ル率、挿入セル率及び喪失セル率を知ることができる装
置は、現在の所存在しない。本発明は、この課題を解決
することを目的とする。
【0004】
【課題を解決するための手段】本発明によるならば、A
TM型伝送ネットワークの性能パラメータの測定方法で
あって、主に、識別可能な測定セルを生成し、上記測定
セルを、ATMチャネルによって伝送される入力情報の
流れに挿入し、上記ATMチャネルからセルの流れを受
信し、受信したセルをカウントし、セルの流れの中の測
定セルを検出してそれらをカウントし、識別された測定
セルの内容を予想した内容と比較して伝送エラーを検出
し、所定の数のセルを受信するごとに、受信したセルの
総数と受信した測定セルの数を含むカウント情報要素を
生成して記憶し、受信した測定セルの内容が予想した内
容と一致しないときには、受信したときに、受信したセ
ルの総数と受信した測定セルの数に加えて、測定セルの
内容及び明白になったエラーの数を含む情報要素を生成
し、記憶することからなることを特徴とする方法が提供
される。
【0005】本発明の別の特徴によると、生成され、記
憶された情報要素は、4つのフィールドを備えるデータ
要素である。その4つのフィールドとは、データ要素が
記憶される時にまでに受信したセルの総数のための第1
のフィールドX1と、受信した測定セルの数のための第
2のフィールドX2と、この時に受信した測定のセルの
内容のための第3のフィールドX3と、測定セルの内容
で明らかにされたエラー数のための第4のフィールドX
4とであり、この最後のフィールドは、記憶されたデー
タ要素がカウント情報要素に一致するときには、“0”
の値を有する。カウント情報要素の記録中、フィールド
X2及びX3は各々受信した最新のセルの順序番号とこ
の時に受信した測定セルの内容を含む。
【0006】本発明のまた別の特徴によると、その方法
は、送信時に、ヘッダと伝送順序番号を含む測定セルを
生成することからなる。従って、第2のフィールドにお
いて、情報要素は、予想された順序番号を含み、第3の
フィールドにおいて、情報要素は、受信した順序番号を
含む。
【0007】本発明の更に別の特徴によると、その方法
は、受信した時、受信したセルのヘッダを所定の、前も
って記録されたヘッダと比較して測定セルを識別し、測
定セルが識別された時その順序番号を予想した順序番号
と比較することからなる。予想された順序番号は、この
数が正常な到着順序番号にはない時でも、先行する測定
セルの順序番号を1順序番号単位分インクリメントする
ことによって得られる。
【0008】本発明のさらにまた別の特徴によると、セ
ルの順序番号と予想された順序番号とが異なる時、現在
のセル及び先行するセルのために記録された第2及び第
3のフィールドとの間のリアルタイム比較を実行し、比
較の結果に基づいて現在のセルがエラーであるかエラー
でないかを明らかにする。
【0009】更に、本発明によるならば、ATMネット
ワークの伝送規格に対応するフォーマットとビット速度
を有するセルの流れの伝送のための伝送手段と、伝送さ
れたセルの流れを受信するための受信手段とを備えるA
TMネットワークの性能パラメータの測定装置であっ
て、主に、A)上記伝送手段は、測定セル生成手段と、
上記測定セルを入力情報の流れに挿入する手段、を備
え、B)上記受信手段は、受信したセルをカウントする
手段と、測定セルを検出してカウントする手段と、識別
された測定セルの内容を予想された内容と比較し、伝送
エラーを検出するための手段と、受信したセルの数と関
係する測定セル内のエラーの数との関数である、カウン
ト情報要素または受信情報要素を記憶する手段と情報要
素を処理して、セルの日付と伝送エラー率を得るための
手段とを備えることを特徴とする装置に関する。
【0010】別の特徴によると、上記測定セル生成手段
は、測定セルを識別するために使用できるヘッダジェネ
レータと、順序番号を生成できる測定セルの情報フィー
ルドジェネレータと、生成された各ヘッダと各順序番号
を受けるマルチプレクサとを備える。
【0011】また別の特徴によると、ヘッダジェネレー
タは、1つまたは複数のあらかじめ決定されたヘッダが
記録されるプログラム可能なメモリと、測定期間の間、
上記メモリからの所定のヘッダの読出をアクティブにす
ることができるアクティブ化手段とを備える。さらに別
の特徴によると、測定セルの情報フィールドのジェネレ
ータは、各インクリメント時に、生成したセルの順序番
号を与えることができるN1ビットカウンタを備える。
この順序番号は、セルの情報フィールドを構成してい
る。
【0012】さらにまた別の特徴によると、受信したセ
ルをカウントする手段は、受信したセルの流れによって
与えられる測定セルクロック信号HMによってアクティ
ブにされるN2ビットカウンタを備える。別の特徴によ
ると、測定セルの上記カウント手段は、測定セル検出手
段によって与えられる測定セルクロック信号HMによっ
てアクティブにされるN3ビットカウンタを備える。ま
た別の特徴によると、比較手段は、N1ビット加算器/
レジスタとN1ビットコンパレータとを備える。さらに
別の特徴によると、記憶手段は、処理手段がメモリ内に
カウントデータ要素と受信データ要素とを同時に書込み
及び読出しを行うことができる、これらのデータが記憶
されるデュアルアクセスメモリを備える。
【0013】また別の特徴によると、処理手段は、エラ
ーセル率と、挿入セル率と喪失セル率とを決定すること
ができる中央処理装置を備え、記憶されたデータ要素に
基づいてセルに日付をつけることができる。さらにまた
別の特徴によると、処理手段は、処理動作を後で実施す
るために、リアルタイムでデータ要素を記憶するための
記憶手段を備える。本発明の他の特徴及び利点は、添付
図面を参照して行う下記の実施例の説明から明らかにな
ろう。但し、これらの実施例は、本発明を何ら限定する
ものではない。
【0014】
【実施例】ATMフォーマットによって伝送されるデー
タ要素の流れは、53バイトの長さを有するデジタル情報
のセルの形態を取り、その伝送は非同期モードで実施さ
れる。本発明は、もちろん、この型のいずれの伝送にも
適用できる。ATMモードでの伝送エラーは、エラーセ
ル、喪失セルまたはセル挿入という欠陥を生じる。エラ
ーセルは、受信した内容が伝送された内容と一致しない
セルである。喪失セルは、伝送されたが、宛先の受信端
末に到達しないセルである。挿入セルは、その宛先がそ
れを受信する端末ではないセルである。
【0015】本発明の目的である性能パラメータの測定
の方法によると、数時間の伝送、更に数日間に及ぶこと
さえある伝送に対して測定を実施した後、伝送エラー率
を得ることができる。実際、その測定は、測定中に観察
されたエラーセルの数、喪失したセルの数及び挿入され
たセル数を決定するために使用される。この方法による
と、「測定」セルと称するセルが生成される。測定セル
は、第1に、その内容によって受信側でそれらを識別す
ることができ、第2に、それらが伝送された順序を知る
ことができるセルである。
【0016】従って、図1に示したように、測定セルを
生成して、受信端末300 に向けてATMネットワーク20
0 に測定セルを送り出すことができる測定セルジェネレ
ータ100 が備えられている。ネットワークに伝送される
前に、測定セルは、受信端末に向けて送られた入力情報
の流れに挿入される。この入力情報の流れは、入力情報
の流れ生成部として知られている送信端末400 によって
得られる。挿入は、マルチプレクサ110 によってなさ
れ、そのマルチプレクサ110 は、中央処理装置120 によ
り制御されて送信端末において出力されるコマンドCに
よって与えられる所望の速度で多重化信号を生成する。
【0017】図2は、測定セルジェネレータの実際の例
を図示している。測定セルジェネレータは、RAM型の
プログラム可能なメモリMEMに対するデータの読出及
び書込(R/W)動作を制御する制御装置CPUを備え
る。この制御装置は、制御信号COMを生成する。メモ
リは、異なるヘッダに対応する5バイトデータ要素を含
む。ヘッダは、測定の期間全体に対して選択される。ヘ
ッダは、他の一連の測定を実施するためには変更するこ
とができる。
【0018】測定セルジェネレータは、また、クロック
HCによってアクティブにされるカウンタCPN1を備
える。このカウンタは、クロックHCの速度でカウント
値VN1を出力する。これらのカウント値は、〔(48×
8)/N1〕回繰り返されるN1ビットのデータ要素で
ある。送信速度は、送信端末のキーボード(不図示)に
よって処理装置による信号Cの生成を制御するユーザに
よって選択される。
【0019】制御装置CPU 120によって出力される制
御信号COMによって、セルの情報フィールドからヘッ
ダを区分し、従って、マルチプレクサMUXの出力を制
御し、測定セルの流れを得ることができる。この測定セ
ルの流れは、メモリMEMで読み出されたヘッドと各セ
ルごとに1単位インクリメントされるカウント値VN1
を含む情報フィールドとを各々備える複数の測定セルに
よって形成される。従って、生成されたセルは、それら
のヘッダによって識別され、それらの情報フィールドは
伝送順序番号を含む。
【0020】図3は、本発明による方法を実施するため
に使用できる受信処理装置の1実施例を図示したもので
ある。本発明に関連する手段だけを図示したが、受信端
末の他の要素はそれ自体規格のものである。受信した情
報の流れの中のセルを検出するための検出器DET1
は、セルのヘッダと到着と同期した信号COMを生成す
ることができる。この信号COMは、第2の検出器DE
T2に入力される。第2の検出器DET2は、受信した
セルの中から、測定セルであるセルを識別することがで
きるこのため、検出器は、受信したセルのヘッダを測定
セルの識別ヘッダと比較する。そのために、検出器は、
コンパレータとレジスタ(図示せず)を有する。レジス
タは、測定の伝送時に選択された識別ヘッダを含む。
【0021】検出器DET2による測定セルの検出によ
って、検出器DET2は、測定セルクロック信号HMを
生成することができる。測定セルの情報フィールドは、
N1ビットコンパレータCMN1に入力され、そのN1
ビットコンパレータCMN1は、受信した情報フィール
ドと予想したフィールドとの比較を実施する。その予想
情報フィールドは、加算器/レジスタRADDによって
与えられる。このために、加算器/レジスタは、コンパ
レータCMN1によって与えられるロード値を受ける。
この値は、それが誤った値であるかどうかにかかわら
ず、コンパレータが最新の受信値である。従って、予想
値は、加算器/レジスタにロードされた最新の値を
“1”だけインクリメントした値に対応する。
【0022】測定セルの情報フィールド、すなわち、48
バイトは、レジスタによって与えられた48バイトと比較
される。相違がある時、現在のセルで得られたエラー数
を加算器ADによって加算して、各セルごとのエラービ
ットの総数がわかるようにしている。加算器ADによっ
て得られる数は、クロック信号HMによって制御され
る。使用できるセルカウンタが更に存在する。実際、N
2ビットカウンタCPN2が、クロックHCに基づい
て、受信したセルの数をカウントすることができる。N
3ビットカウンタCPN3が、クロックHMに基づい
て、受信した測定セルの数をカウントすることができ
る。
【0023】4つのフィールドX1、X2、X3及びX
4によって構成されるデータ要素は、カウンタCNP2
とCNP3の出力、コンパレータCMN1の出力及び加
算器ADの出力を有するように形成される。記憶するた
めにこのデータ要素を形成されている時、フィールドX
1は、カウンタCPN2のカウント値、すなわち、受信
したセル数からなる。フィールドX2は、カウンタCN
P3のカウント値、すなわち、受信した測定セルの数か
らなる。フィールドX3は、受信した測定セルの情報フ
ィールドに含まれる(Y×N1)データビットからな
る。
【0024】フィールドX4は、受信した測定セルの情
報フィールドでカウントされたエラーの数からなる。こ
の方法によると、このようにして得られたデータ要素は
RAM型メモリMEにリアルタイムに記憶される。好ま
しくは、このメモリは、標準的な方法においてデュアル
アクセスができ、データ要素についてリアルタイム処理
動作を実行するために同時に読出及び書込が可能である
ように構成される。大容量メモリSは、処理及び分析動
作が遅れる場合に、データ要素を周期的に格納するよう
に設計される。
【0025】処理装置は、メモリME及び/または大容
量メモリSでデータを読み出すまたは書き込むための動
作を制御することができる。受信したセル数が所定の
値、すなわち、実際には、2N2に達すると、カウント
データ要素はメモリME内に書き込まれる。カウントデ
ータ要素は、0であるそのフィールドX4を有する。こ
れらのデータ要素は、時間基準を得るために使用され、
処理装置が時間照会を得るために、従って、セルに日付
をつけることができるように使用される。
【0026】受信データ要素は、測定セルの予想された
内容と受信した内容との間に相違がある時、この相違が
エラーセルか、セルの喪失またはセルの挿入によるもの
であるかどうかに関係なく、メモリME内に書き込まれ
る。従って、コンパレータCMN1は、受信した測定セ
ルの情報フィールドから来るN1ビットの値と加算器/
レジスタRADDから来るN1ビットの値を比較する。
この加算器/レジスタは、先行するセルのN1ビットの
値を“1”だけインクリメントした値を含む。この値
は、通常、予想値である。各比較の結果は、加算器に送
られる。
【0027】測定セルの情報フィールドのN1ビット
は、次に受信するセルをテストするために、自動的に、
レジスタにロードされる。セルのエラーの数は、〔 (48
×8)/N1〕回の比較の後に得られる。
【0028】エラー数が0ではないならば、その時は下
記の受信データ要素をデュアルアクセスメモリに書き込
む。 N2ビットの、セルのカウンタCPN2の値 N3ビットの、測定セルのカウンタCPN3の値 受信したセルの情報フィールド内に含まれるN1ビット
の順序番号の最新のY値の値 N3ビットの、現在のセルのエラーの数の値 この書込み動作は更に、カウンタCPN2のオーバーフ
ローの際に実行され、この場合に書き込まれたデータ要
素は、受信した最新のセルの状態を示している。
【0029】メモリMEは、上記のように、メモリアド
レスの値の検索が可能な装置Uによって読出モードでの
アクセスが可能なレジスタを備えるデュアルアクセスモ
ードで管理されている循環式メモリである。装置Uは、
データ要素を読み出し、リアルタイムで処理して、それ
から性能パラメータを算出することができる。この装置
Uは、必要ならば圧縮後それらの性能パラメータを大容
量メモリSに記憶する。その場合、これらのデータ要素
は、後で処理することもできる。
【0030】フィールドX4の内容は、現在のセルの状
態を示す。受信したセルの順序番号は、フィールドX3
によって得られる。フィールドX4は、このセルがエラ
ーであるかどうかを示す。先行するセルの履歴及び次の
セルの履歴によって、このセルがエラーであるか挿入さ
れているが、または、喪失セルが存在するかを決定する
ことができる。このイベントの正確な日付は、フィール
ドX1に組み合わされたセルの絶対値カウンタによって
得られる。
【0031】ここで、現在のセルBは、フィールドX1
B、フィールドX2B、フィールドX3B及びフィール
ドX4Bを有するものとする。先行するセルは、フィー
ルドX1A、フィールドX2A、フィールドX3A及び
フィールドX4Aを有するものとする。次のセルは、フ
ィールドX1C、フィールドX2C、フィールドX3C
及びフィールドX4Cを有するものとする。
【0032】フィールドX4の状態は知られている。こ
のフィールドが0である時、実行すべき処理はない。そ
うでない時は、下記の処理が実施される。現在のセルの
順序番号は、フィールドX3Bによって知られている。
前に受信した測定セルの順序番号は、フィールドX2
A、フィールドX3A及びフィールドX2Bから多数決
によって得られる。次の測定セルの順序番号は、フィー
ルドX2C、フィールドX3C及びフィールドX2Bに
よって得られる。フィールドX1A、X1B及びX1C
によって、セルの時間的な相対的位置を確かめ、従っ
て、日付をつけることができる。
【0033】セルの流れの歴史の履歴を知ることによ
り、エラーであるまたは挿入されたまたは喪失したセル
の数を知ることができる。これらのイベントは、セルの
時間基準の精度で日付を決定される。従って、所定の時
間間隔の間セル数を知ることが可能である。エラーセル
の数、挿入セルの数又は喪失セルの数は、N1の法で得
られる。セルの情報フィールドのエラーの数は、N4の
法で得られる。
【図面の簡単な説明】
【図1】 本発明の原理を示す図面である。
【図2】 本発明による伝送手段の実施例を示す図面で
ある。
【図3】 本発明による受信及び処理手段の実施例を示
す図面である。
【符号の説明】
100 測定セルジェネレータ 110 マルチプレクサ 120 中央処理装置 200 ATMネットワーク 300 受信端末 400 送信端末 MEM、ME メモリ CMN1 コンパレータ CPN1、CPN2、CPN3 カウンタ DET1、DET2 検出器 AD 加算器 RADD 加算器/レジスタ S 大容量メモリ X1〜X4 フィールド
───────────────────────────────────────────────────── フロントページの続き (72)発明者 イヴ ジャン フランス国 22300 ロスペ クル ユエ ル (番地なし)

Claims (16)

    【特許請求の範囲】
  1. 【請求項1】 ATM型伝送ネットワークの性能パラメ
    ータの測定方法であって、 識別可能な測定セルを生成し、それら測定セルをATM
    チャネルに送信し、 ATMチャネルからセルの流れを受信し、 受信したセルをカウントし、 セルの流れの中の測定セルを検出し、それら測定セルを
    カウントし、 識別された測定セルの内容を予想した内容と比較して伝
    送エラーを検出し、 所定の数のセルを受信するごとに、受信したセルの総数
    を含むカウント情報要素を生成して、記憶し、 測定セルの内容が予想した内容と一致しないときには、
    受信した時に、受信したセルの総数と受信した測定セル
    の数に加えて、測定セルの内容及び明白になったエラー
    の数を含む情報要素を生成し、記憶することを特徴とす
    る性能パラメータ測定方法。
  2. 【請求項2】 上記情報要素は、4つのフィールドを備
    えるデータ要素であり、その4つのフィールドとは、デ
    ータ要素が記憶される時までに受信したセルの総数のた
    めの第1のフィールドX1と、受信した測定セルの数の
    ための第2のフィールドX2と、この時に受信した測定
    のセルの内容のための第3のフィールドX3と、測定セ
    ルの内容で明らかにされたエラー数のための第4のフィ
    ールドX4とであり、この最後のフィールドは、記憶さ
    れたデータ要素がカウント情報要素に一致するときに
    は、“0”の値を有することを特徴とする請求項1に記
    載の性能パラメータ測定方法。
  3. 【請求項3】 送信時、ヘッダと伝送順序番号を含む測
    定セルを生成することからなることを特徴とする請求項
    2に記載の性能パラメータ測定方法。
  4. 【請求項4】 受信時、受信したセルのヘッダを所定の
    前もって記録されたヘッダと比較することによって測定
    セルを識別し、その測定セルが識別されると、その順序
    番号を予想した順序番号と比較することからなることを
    特徴とする請求項2に記載の性能パラメータ測定方法。
  5. 【請求項5】 上記の予想した順序番号は、先行する測
    定セルの順序番号を1順序番号単位分インクリメントす
    ることによって得られることを特徴とする請求項4に記
    載の性能ウパラメータ測定方法。
  6. 【請求項6】 上記セルの順序番号と予想された順序番
    号が異なる時、現在のセル及び先行するセルのために記
    録された第2及び第3のフィールドとの間のリアルタイ
    ム比較を実行し、比較の結果に基づいて現在のセルがエ
    ラーであるかエラーでないかを明らかにし、または、セ
    ル喪失またはセル挿入があるかどうかを明らかにするこ
    とを特徴とする請求項5に記載の性能パラメータ測定方
    法。
  7. 【請求項7】 ATMネットワークの伝送規格に対応す
    るフォーマットとビット速度を有するセルの流れの伝送
    のための伝送手段と、伝送されたセルの流れを受信する
    ための受信手段とを備えるATMネットワークの性能パ
    ラメータの測定装置であって、 A)上記伝送手段は、 測定セル生成手段と、 上記測定セルを入力情報の流れに挿入する手段、 を備え、 B)上記受信手段は、 受信したセルをカウントする手段と、 測定セルを検出してカウントする手段と、 識別された測定セルの内容を予想された内容と比較し、
    伝送エラーを検出するための手段と、 受信したセルの数と関係する測定セル内のエラーの数と
    の関数である、 カウント情報要素または受信情報要素を記憶する手段と 情報要素を処理して、セルの日付と伝送エラー率を得る
    ための手段とを備えることを特徴とする装置。
  8. 【請求項8】 上記測定セル生成手段は、 測定セルを識別するために使用できるヘッダジェネレー
    タと、 順序番号を生成できる測定セルの情報フィールドジェネ
    レータと、 生成された各ヘッダと各順序番号を受けるマルチプレク
    サとを備えることを特徴とする請求項7に記載のパラメ
    ータ測定装置。
  9. 【請求項9】 上記ヘッダジェネレータは、1つまたは
    複数の所定のヘッダが記録されたプログラム可能なメモ
    リと、当該メモリからの測定期間中の所定のヘッダの読
    出をアクティブにする手段とを有することを特徴とする
    請求項8に記載のパラメータ測定装置。
  10. 【請求項10】 上記測定セルの情報フィールドのジェ
    ネレータは、インクリメントの度に、生成されたセルの
    順序番号を与えることができるN1ビットカウンタを備
    え、この順序番号がセルの情報フィールドを構成してい
    ることを特徴とする請求項8に記載のパラメータ測定装
    置。
  11. 【請求項11】 受信したセルをカウントする上記手段
    は、受信したセルの流れによって与えられるセルクロッ
    ク信号HCによってアクティブにされるN2ビットカウ
    ンタを備えることを特徴とする請求項7〜10のいずれか
    1項に記載のパラメータ測定装置。
  12. 【請求項12】 測定セルの上記カウント手段は、測定
    セル検出手段によって与えられる測定セルクロック信号
    HMによってアクティブにされるN3ビットカウンタを
    備えることを特徴とする請求項7〜11のいずれか1項に
    記載のパラメータ測定装置。
  13. 【請求項13】 上記比較手段は、N1ビット加算器/
    レジスタとN1ビットコンパレータとを備えることを特
    徴とする請求項7〜12のいずれか1項に記載の性能パラ
    メータ測定装置。
  14. 【請求項14】 上記記憶手段は、デュアルアクセスメ
    モリを備えることを特徴とする請求項7〜13のいずれか
    1項に記載の装置。
  15. 【請求項15】 上記処理手段は、エラーセル率、挿入
    セル率及び喪失セル率を決定し、記憶されたデータ要素
    に基づいてセルに日付をつけることができる中央処理装
    置を備えることを特徴とする請求項7〜14のいずれか1
    項に記載の性能パラメータ測定装置。
  16. 【請求項16】 上記処理手段はさらに、処理動作を後
    で実施するために、リアルタイムでデータ要素を記憶す
    るための記憶手段を備えることを特徴とする請求項15に
    記載の性能パラメータ測定装置。
JP6041868A 1993-02-16 1994-02-16 Atmネットワークの性能パラメータの測定方法及びその実施装置 Withdrawn JPH077511A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9301736A FR2701618B1 (fr) 1993-02-16 1993-02-16 Procede de mesure de parametres de performance d'un reseau atm et dispositif de mise en oeuvre.
FR9301736 1993-12-16

Publications (1)

Publication Number Publication Date
JPH077511A true JPH077511A (ja) 1995-01-10

Family

ID=9444109

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6041868A Withdrawn JPH077511A (ja) 1993-02-16 1994-02-16 Atmネットワークの性能パラメータの測定方法及びその実施装置

Country Status (5)

Country Link
US (1) US5491697A (ja)
EP (1) EP0667694B1 (ja)
JP (1) JPH077511A (ja)
DE (1) DE69400057T2 (ja)
FR (1) FR2701618B1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0837527A (ja) * 1994-07-25 1996-02-06 Fujitsu Ltd Atm交換機における集中試験装置
US6333932B1 (en) 1994-08-22 2001-12-25 Fujitsu Limited Connectionless communications system, its test method, and intra-station control system
US5859837A (en) * 1995-06-07 1999-01-12 Advanced Micro Devices Inc. Flow control method and apparatus for ethernet packet switched hub
US5805571A (en) * 1996-03-19 1998-09-08 Zwan; Bryan J. Dynamic communication line analyzer apparatus and method
US6069876A (en) * 1997-02-13 2000-05-30 Nortel Networks Corporation Performance monitoring of an ATM Network
US6188674B1 (en) * 1998-02-17 2001-02-13 Xiaoqiang Chen Method and apparatus for packet loss measurement in packet networks
JP2000076899A (ja) * 1998-08-26 2000-03-14 Oki Micro Design:Kk 半導体記憶装置
US6321350B1 (en) * 1999-02-22 2001-11-20 International Business Machines Corporation Method and apparatus for error detection using a queued direct Input-Output device
CA2308643A1 (en) * 1999-10-14 2001-04-14 Alcatel Networks Corporation Societe Par Actions De Regime Federal De Re Seaux Alcatel Method and apparatus for providing integral cell payload integrity verification and detecting defective modules in telecommunication devices
US6639899B1 (en) 1999-10-14 2003-10-28 Alcatel Canada Inc. Method and apparatus for providing integral cell payload integrity verification in ATM Telecommunication devices
US6763024B1 (en) 1999-10-14 2004-07-13 Alcatel Canada Inc. Method and devices for cell loss detection in ATM telecommunication devices
DE102006048379B4 (de) * 2006-10-12 2008-11-06 Infineon Technologies Ag Verfahren zur Durchsatzsteuerung einer elektronischen Schaltung sowie entsprechende Durchsatzsteuerung und zugehörige Halbleiterschaltung

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US1913496A (en) * 1930-12-18 1933-06-13 American Telephone & Telegraph Automatic recordfr for transmission efficiency
US3036290A (en) * 1959-11-12 1962-05-22 Bell Telephone Labor Inc Error rate alarm circuit
US4059729A (en) * 1976-06-09 1977-11-22 Martin Marietta Aerospace Method and system for selectively accessing multiplexed data transmission network for monitoring and testing of the network
US4684980A (en) * 1984-05-31 1987-08-04 American Television & Communications Corporation System for controlling communications on a cable television network
US4729126A (en) * 1984-08-29 1988-03-01 Tii Computer Systems, Inc. Method and apparatus for supervising the accessing and testing of communication systems
DE3772808D1 (de) * 1986-04-11 1991-10-17 Siemens Ag Ueberwachungsvorrichtung zur ueberwachung des betriebzustandes von uebertragungseinrichtungen der nachrichtenuebertragungstechnik.
US4769761A (en) * 1986-10-09 1988-09-06 International Business Machines Corporation Apparatus and method for isolating and predicting errors in a local area network
DE69015165T2 (de) * 1990-05-15 1995-05-24 Bell Telephone Mfg Einrichtung zur Bewertung der Übertragungsqualität.
CA2049910C (en) * 1990-08-27 1999-02-09 Yoshihiro Uchida Apparatus for testing atm channels
BE1004959A3 (nl) * 1991-06-28 1993-03-02 Bell Telephone Mfg Werkwijze en inrichtingen voor het testen van atm-verbindingen.

Also Published As

Publication number Publication date
DE69400057T2 (de) 1996-05-30
DE69400057D1 (de) 1996-02-22
FR2701618B1 (fr) 1995-06-23
EP0667694B1 (fr) 1996-01-10
US5491697A (en) 1996-02-13
FR2701618A1 (fr) 1994-08-19
EP0667694A1 (fr) 1995-08-16

Similar Documents

Publication Publication Date Title
US6925062B2 (en) ATM test equipment operable as source and responder for conducting multiple tests
JPH077511A (ja) Atmネットワークの性能パラメータの測定方法及びその実施装置
US5301193A (en) Delay distortion suppressing system for ATM communication system
US6041043A (en) SONET path/ATM physical layer transmit/receive processor
US7852839B2 (en) Method and device for the provision, in an order according to ATM channels, of ATM cells at an interface arranged between a first and a second node of a transmission system
US5369634A (en) Transmission quality assessment arrangement
US20030012139A1 (en) Network monitor system, data amount counting method and program for use in the system
US5535196A (en) Police system of ATM exchange
US5724354A (en) Method for the insertion of cells into an ATM type flow and implementation device
US5642347A (en) Approach to direct performing asynchronous transfer mode (ATM) adaptation layer 5 reassembly
US20020054600A1 (en) Dynamic virtual channel management apparatus
US6611930B1 (en) Linked lists diagnostics
CN101740138B (zh) 一种测试存储器访问时延的方法及系统
JPH05110585A (ja) ポリシング機能モニタ方式
JP2683283B2 (ja) Atm交換方式の通話路におけるバッファメモリ負荷管理方式
JP3008905B2 (ja) Abrシェーパのレート制御方式
JPH05136806A (ja) 時刻管理方式
JPH04281644A (ja) トラヒック観測回路
JP3060377B2 (ja) Atmセル試験信号発生装置
JP3887747B2 (ja) 信号断検出装置及び信号断検出方法
JP3106756B2 (ja) 警報状態制御装置
JP2937750B2 (ja) ポインタ挿入装置
JP2738639B2 (ja) セル数計数方法およびその回路
JPH04329733A (ja) Atm伝送網の監視方式
JP3805881B2 (ja) Atmスイッチ

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20010508