JPH0743883B2 - Disc player - Google Patents

Disc player

Info

Publication number
JPH0743883B2
JPH0743883B2 JP63032213A JP3221388A JPH0743883B2 JP H0743883 B2 JPH0743883 B2 JP H0743883B2 JP 63032213 A JP63032213 A JP 63032213A JP 3221388 A JP3221388 A JP 3221388A JP H0743883 B2 JPH0743883 B2 JP H0743883B2
Authority
JP
Japan
Prior art keywords
circuit
digital data
control signal
disc
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63032213A
Other languages
Japanese (ja)
Other versions
JPH01208768A (en
Inventor
智文 渡辺
眞一郎 富澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP63032213A priority Critical patent/JPH0743883B2/en
Publication of JPH01208768A publication Critical patent/JPH01208768A/en
Publication of JPH0743883B2 publication Critical patent/JPH0743883B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、ディスク媒体からの反射光に基いて、該ディ
スク媒体に記録されたディジタルデータを再生するディ
スク再生装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION (a) Field of Industrial Application The present invention relates to a disc reproducing apparatus for reproducing digital data recorded on a disc medium based on reflected light from the disc medium.

(ロ)従来の技術 近年、ディジタルデータに対応するビットを記録ビーム
によってディスク媒体の一方の面に形成する、即ちディ
ジタルデータをディスク媒体に記録するディスク技術
は、音楽分野のみならずコンピュータ分野にまで急速に
発展している。
(B) Conventional Technology In recent years, disk technology for forming bits corresponding to digital data on one side of a disk medium by a recording beam, that is, recording digital data on the disk medium has been applied not only to the music field but also to the computer field. It is developing rapidly.

まず音楽分野において、音楽用ディジタルデータの記録
されたディスク媒体をCD−DA(Compact Disk−Digital
Audio)と称すが、音楽用ディジタルデータは、一段の
誤り訂正対策で充分なことから、スクランブル処理され
ずにディスク媒体に記録されている。従ってCD−DAに記
録された音楽用ディジタルデータは、ディスクランブル
処理機能を持たない音楽用ディスク再生装置で再生され
ていた。次にコンピュータ分野において、音楽用以外の
コンピュータ用ディジタルデータの記録されたディスク
媒体をCD−ROM(Compact Disk−Read Only Memory)、C
D−I(Compact Disk−Interactive)と称すが、コンピ
ュータ用ディジタルデータは、二段の誤り訂正対策を要
することから、スクランブル処理されてディスク媒体に
記録されている。従ってCD−ROM、CD−Iに記録された
コンピュータ用ディジタルデータは、ディスクランブル
処理機能を持つコンピュータ用ディスク再生装置で再生
されていた。
First, in the music field, a disc medium on which digital data for music is recorded is recorded on a CD-DA (Compact Disk-Digital).
Audio), digital music data is recorded on the disk medium without being scrambled because a single step of error correction is sufficient. Therefore, the music digital data recorded on the CD-DA has been reproduced by a music disk reproducing device having no descrambling processing function. Next, in the computer field, a disk medium on which digital data for a computer other than music is recorded is a CD-ROM (Compact Disk-Read Only Memory), C
Although referred to as DI (Compact Disk-Interactive), computer digital data is scrambled and recorded on a disk medium because it requires two steps of error correction measures. Therefore, the computer digital data recorded on the CD-ROM or CD-I has been reproduced by the computer disk reproducing apparatus having the descrambling processing function.

(ハ)発明が解決しようとする課題 しかしながら前記(ロ)項記載の従来の技術の場合、音
楽用ディスク再生装置とコンピュータ用ディスク再生装
置は共用されずに各々独立している。従ってCD−ROM、C
D−I等を音楽用ディスク再生装置に装着して再生操作
すると、スクランブル処理されたコンピュータ用ディジ
タルデータがディスクランブル処理されないことから、
本来のコンピュータ用ディジタルデータは再生されず、
また誤ってCD−DAをコンピュータ用ディスク再生装置に
装着して再生操作すると、スクランブル処理されていな
い音楽用ディジタルデータがディスクランブル処理され
ることから、本来の音楽用ディジタルデータは再生され
ず、これより使用者は、誤って再生されたディジタルデ
ータに不快感を覚えると共に、CD−DA、CD−ROM、CD−
I等の取扱いに注意を払わなければならない等の問題点
があった。
(C) Problem to be Solved by the Invention However, in the case of the conventional technique described in the item (B), the music disk reproducing apparatus and the computer disk reproducing apparatus are not shared but are independent of each other. Therefore, CD-ROM, C
When the D-I or the like is mounted on a music disc reproducing apparatus and a reproducing operation is performed, the scrambled computer digital data is not descrambled.
Original digital data for computer is not reproduced,
If the CD-DA is accidentally attached to the computer disc reproducing device and the reproducing operation is performed, the unscrambled music digital data is descrambled, so that the original music digital data is not reproduced. Therefore, the user feels uncomfortable with the digital data that is reproduced by mistake, and the CD-DA, CD-ROM, CD-
There were problems such as having to pay attention to the handling of I and the like.

(ニ)課題を解決するための手段 本発明は前記問題点を解決するディスク再生装置であっ
て、ディスク媒体からの反射光に基いて、該ディスク媒
体に記録されたディジタルデータを再生するディスク再
生装置において、前記ディスク媒体から読み出されたデ
ィジタルデータがスクランブル処理されているか否かを
判別し、判別結果に基いて判別信号を出力する判別回路
と、前記判別信号に基いて制御信号を出力する制御回路
と、前記制御信号に基いて、前記ディスク媒体から読み
出されたディジタルデータがスクランブル処理されてい
る時に該ディジタルデータをディスクランブル処理して
出力するディスクランブル処理回路より構成される。
(D) Means for Solving the Problem The present invention is a disc reproducing apparatus for solving the above-mentioned problems, and disc reproducing for reproducing digital data recorded on the disc medium based on reflected light from the disc medium. In the device, it is determined whether or not the digital data read from the disk medium is scrambled, and a determination circuit that outputs a determination signal based on the determination result, and a control signal based on the determination signal are output. The control circuit includes a control circuit and a descramble processing circuit that descrambles the digital data read from the disk medium based on the control signal and outputs the digital data when the digital data is scrambled.

(ホ)作用 前記(ニ)項記載の本発明によれば、ディスク媒体をデ
ィスク再生装置に装着して再生操作すると、ディスク媒
体から読み出されたディジタルデータがスクランブル処
理されているか否かが判別回路によって判別され、判別
結果に基いて判別信号が判別回路から出力され、更に判
別信号に基いて制御信号が制御回路から出力される。そ
してディスク媒体から読み出されたディジタルデータが
スクランブル処理されている時、制御信号に基いたディ
スクランブル処理回路によってディジタルデータはディ
スクランブル処理されて出力される。
(E) Operation According to the present invention described in the item (D), when the disc medium is mounted on the disc reproducing apparatus and the reproducing operation is performed, it is determined whether the digital data read from the disc medium is scrambled. The circuit discriminates, a discrimination signal is output from the discrimination circuit based on the discrimination result, and a control signal is further output from the control circuit based on the discrimination signal. When the digital data read from the disk medium is scrambled, the digital data is descrambled by the descramble processing circuit based on the control signal and output.

(ヘ)実施例 本発明の詳細を図示の実施例により具体的に説明する。(F) Example The details of the present invention will be specifically described with reference to the illustrated example.

第1図は本発明のディスク再生装置を示すブロック図、
第2図は第1図を構成するディスクランブル処理回路を
示す回路図、第3図は第2図を構成するビットスクラン
ブルデータ発生回路を示す回路図である。第3図につい
て符号及び構成を説明すると、(1)はクロック信号CL
1が入力される入力端子、(2)(3)(4)(5)
(6)(7)(8)(9)(10)(11(12)(13)(1
4)(15)(16)(17)はシリアル接続され、且つ各ク
ロック端子が前記入力端子(1)と共通接続され、前記
クロック信号CL1の立上り(又は立下り)でラッチされ
たデータを直後の前記クロック信号CL1の立下り(又は
立上り)で出力するD形フリップフロップ(以下D−FF
と称す)であって、前記D−FF(2)(3)(4)
(5)(6)(7)(8)(9)(10)(11)(12)
(13)(14)(15)(16)(17)は16ビットのシフトレ
ジスタを構成し、(18)は前記D−FF(17)の出力端子
と接続された出力端子、(19)は、一方の入力端子が前
記D−FF(17)のデータ端子と接続されると共に他方の
入力端子が前記D−FF(17)の出力端子と接続され、且
つ出力端子が前記D−FF(2)のデータ端子と接続され
たEXOR回路であって、前記D−FF(2)(3)(4)
(5)(6)(7)(8)(9)(10)(11)(12)
(13)(14)(15)(16)(17)及びEXOR回路(19)は
閉ループを形成し、二点鎖線の(20)はビットスクラン
ブルデータ発生回路(第1の論理回路)であり、第2図
について符号及び構成を説明すると、(21)はクロック
信号CL2が入力される入力端子、(22)は、前記入力端
子(21)と接続されたC(クロック)端子、D(デー
タ)端子、及びQ(出力)端子を有するD−FF(第2の
論理回路)、(23)は、一方の入力端子が前記出力端子
(18)と接続されると共に他方の入力端子が前記D−FF
(2)のQ端子と接続されたNAND回路(第3の論理回
路)、(24)は、一方の入力端子が前記NAND回路(23)
の出力端子と接続されたEXOR回路(第4の論理回路)、
一点鎖線の(25)はディスクランブル処理回路であり、
第1図について符号及び構成を説明すると、(26)はデ
ィジタルデータが記録されたディスク媒体、(27)は判
別回路、(28)は前記ディスクランブル回路(25)を有
する訂正回路、(29)はディスク再生装置(図示せず)
の内部制御回路、(30)はパーソナルコンピュータ(図
示せず)の制御回路、(31)はD/Aコンバータ、(32)
はスピーカである。
FIG. 1 is a block diagram showing a disc reproducing apparatus of the present invention,
FIG. 2 is a circuit diagram showing a descrambling processing circuit constituting FIG. 1, and FIG. 3 is a circuit diagram showing a bit scramble data generating circuit constituting FIG. Describing the symbols and the configuration of FIG. 3, (1) shows the clock signal CL.
Input terminal to which 1 is input, (2) (3) (4) (5)
(6) (7) (8) (9) (10) (11 (12) (13) (1
4) (15) (16) (17) are serially connected, each clock terminal is commonly connected to the input terminal (1), and the data latched at the rising edge (or falling edge) of the clock signal CL 1 Immediately after, the D-type flip-flop (hereinafter referred to as D-FF) which outputs at the fall (or rise) of the clock signal CL 1
The above-mentioned D-FF (2) (3) (4)
(5) (6) (7) (8) (9) (10) (11) (12)
(13), (14), (15), (16) and (17) form a 16-bit shift register, (18) is an output terminal connected to the output terminal of the D-FF (17), and (19) is , One input terminal is connected to the data terminal of the D-FF (17), the other input terminal is connected to the output terminal of the D-FF (17), and the output terminal is the D-FF (2). ), The EXOR circuit connected to the data terminal of D), the D-FF (2) (3) (4)
(5) (6) (7) (8) (9) (10) (11) (12)
(13) (14) (15) (16) (17) and the EXOR circuit (19) form a closed loop, and the chain double-dashed line (20) is a bit scramble data generation circuit (first logic circuit), Describing the reference numerals and the configuration of FIG. 2, (21) is an input terminal to which the clock signal CL 2 is input, (22) is a C (clock) terminal connected to the input terminal (21), and D (data). ) Terminal and a D-FF (second logic circuit) having a Q (output) terminal, one input terminal is connected to the output terminal (18) and the other input terminal is the D-FF (second logic circuit). -FF
In the NAND circuit (third logic circuit), (24) connected to the Q terminal of (2), one input terminal is the NAND circuit (23).
EXOR circuit (fourth logic circuit) connected to the output terminal of
The dashed line (25) is the descramble processing circuit,
Describing the symbols and the configuration of FIG. 1, (26) is a disc medium on which digital data is recorded, (27) is a discriminating circuit, (28) is a correcting circuit having the descramble circuit (25), and (29). Is a disc player (not shown)
Internal control circuit, (30) control circuit for personal computer (not shown), (31) D / A converter, (32)
Is a speaker.

第3図においてビットスクランブル発生回路を説明する
と、初期値としてシリアルデータ「0」「0」「0」
「0」「0」「0」「0」「0」「0」「0」「0」
「0」「0」「0」「0」「1」がD−FF(2)(3)
(4)(5)(6)(7)(8)(9)(10)(11)
(12)(13)(14)(15)(16)(17)に予め格納され
ており、クロック信号CL1に基いて、D−FF(2)
(3)(4)(5)(6)(7)(8)(9)(10)
(11)(12)(13)(14)(15)から出力された各デー
タがD−FF(3)(4)(5)(6)(7)(8)
(9)(10)(11)(12)(13)(14)(15)(16)に
格納され、D−FF(16)から出力されたデータがEXOR回
路(19)の一方の入力端子に入力されると共にD−FF
(17)に格納され、D−FF(17)から出力されたデータ
がEXOR回路(19)の他方の入力端子に入力されると共に
ビットスクランブルデータとして出力端子(18)から出
力され、更にEXOR回路(19)から出力されたデータがD
−FF(2)に格納される。即ちビットスクランブルデー
タ発生回路(20)内の閉ループによって、ビットスクラ
ンブルデータがシリアルに出力端子(18)から出力され
ることになる。
The bit scramble generation circuit will be described with reference to FIG. 3. The serial data “0” “0” “0” is set as the initial value.
"0""0""0""0""0""0""0""0"
"0""0""0""0""1" is D-FF (2) (3)
(4) (5) (6) (7) (8) (9) (10) (11)
Pre-stored in (12), (13), (14), (15), (16) and (17), and based on the clock signal CL 1 , D-FF (2)
(3) (4) (5) (6) (7) (8) (9) (10)
Each data output from (11) (12) (13) (14) (15) is D-FF (3) (4) (5) (6) (7) (8)
The data stored in (9), (10), (11), (12), (13), (14), (15), and (16) and output from the D-FF (16) is one input terminal of the EXOR circuit (19). Is input to D-FF
The data stored in (17) and output from the D-FF (17) is input to the other input terminal of the EXOR circuit (19) and also output as bit scrambled data from the output terminal (18), and further to the EXOR circuit. The data output from (19) is D
-Stored in FF (2). That is, the bit scramble data is serially output from the output terminal (18) by the closed loop in the bit scramble data generation circuit (20).

ここでコンピュータ用ディジタルデータは、二段の誤り
訂正対策を要することから、スクランブル処理されてデ
ィスク媒体に記録されなければならない。そこでコンピ
ュータ用ディジタルデータ及びビットスクランブルデー
タはEXOR回路(図示せず)に入力され、コンピュータ用
ディジタルデータをスクランブル処理したディジタルデ
ータ(以下マスクデータと称す)が前記EXOR回路から出
力され、このマスクデータがコンピュータ用ディジタル
データに代わってディスク媒体(26)に記録される。
Here, since the digital data for computer requires two steps of error correction measures, it must be scrambled and recorded on the disk medium. Therefore, the computer digital data and the bit scramble data are input to an EXOR circuit (not shown), digital data scrambled for the computer digital data (hereinafter referred to as mask data) is output from the EXOR circuit, and the mask data is It is recorded on a disk medium (26) instead of computer digital data.

まず第1図において、コンピュータ用ディジタルデータ
をスクランブル処理したディジタルデータ、即ちマスク
データの記録されたディスク媒体(26)としてCD−RO
M、CD−Iをディスク再生装置に装着して再生操作する
と、CD−ROM、CD−Iにマスクコードと共に記録された
サブコードが判別回路(27)によって判別されて、サブ
データに基いて判別信号が判別回路(27)から出力さ
れ、種々の要因によて一部誤ったマスクデータは、高能
力でランダムエラーを訂正するリード・ソロモン符号と
インターリーブでバーストエラーをランダムエラーに変
換する手段とを組み合わせた誤り訂正符号CIRC(Cross
Interleave Reed−Solomon Code)によって誤り訂正さ
れて判別回路(27)から出力される。またパーソナルコ
ンピュータをCD−ROM、CD−Iに対応して操作すると、C
D−ROM、CD−Iに対応した制御信号αが制御回路(30)
から出力される。内部制御回路(29)は判別信号及び制
御信号αによって制御され、判別信号及び制御信号αに
基いて内部制御信号「1」が特定のタイミングで内部制
御回路(29)から出力される。ディスクランブル処理回
路(25)は内部制御信号「1」によって制御される。
First, in FIG. 1, a CD-RO is used as a disc medium (26) on which digital data for computer, scrambled digital data, that is, mask data is recorded.
When M and CD-I are mounted on the disc player and played back, the subcode recorded with the mask code on the CD-ROM and CD-I is discriminated by the discriminating circuit (27) and discriminated based on the subdata. A signal is output from the discriminating circuit (27), and mask data partially erroneous due to various factors is used as a means for converting a burst error into a random error by Reed-Solomon code and interleaving that corrects the random error with high capability. Error correction code CIRC (Cross
The error is corrected by the Interleave Reed-Solomon Code) and output from the discrimination circuit (27). If the personal computer is operated in correspondence with CD-ROM and CD-I, C
Control signal α corresponding to D-ROM and CD-I is control circuit (30)
Is output from. The internal control circuit (29) is controlled by the determination signal and the control signal α, and the internal control signal “1” is output from the internal control circuit (29) at a specific timing based on the determination signal and the control signal α. The descramble processing circuit (25) is controlled by the internal control signal "1".

第2図においてディスクランブル処理回路(25)を説明
すると、ビットスクランブルデータ発生回路(20)から
発生したビットスクランブルデータがAND回路(23)の
一方の入力端子に入力され、制御信号「1」が、D−FF
(22)のD端子に入力された後、クロック信号CL2に基
いてQ端子から出力されてAND回路(23)の他方の入力
端子に入力され、ゆえにAND回路(23)の他方の入力端
子が常に「1」に保持されることから、ビットスクラン
ブルデータがそのままAND回路(23)から出力される。
そしてAND回路(23)から出力されたビットスクランブ
ルデータがEXOR回路(24)の一方の入力端子に入力さ
れ、判別回路(27)から出力されたマスクデータがEXOR
回路(24)の他方の入力端子に入力され、マスクデータ
をディスクランブル処理したディジタルデータ、即ちコ
ンピュータ用ディジタルデータがEXOR回路(24)から出
力される。
Explaining the descramble processing circuit (25) in FIG. 2, the bit scramble data generated from the bit scramble data generation circuit (20) is input to one input terminal of the AND circuit (23), and the control signal "1" is sent. , D-FF
After being input to the D terminal of (22), it is output from the Q terminal based on the clock signal CL 2 and input to the other input terminal of the AND circuit (23), and therefore the other input terminal of the AND circuit (23). Is always held at "1", the bit scrambled data is directly output from the AND circuit (23).
Then, the bit scramble data output from the AND circuit (23) is input to one input terminal of the EXOR circuit (24), and the mask data output from the determination circuit (27) is EXOR.
The digital data inputted to the other input terminal of the circuit (24) and descrambled from the mask data, that is, computer digital data is outputted from the EXOR circuit (24).

更にディスクランブル処理回路(25)と同様に、訂正回
路(28)も内部制御信号「1」によって制御され、誤り
訂正符号CIRCによって誤り訂正しきれなかったコンピュ
ータ用ディジタルデータは、32ビットの巡回符号を用い
た誤り検出符号EDC(Error Detection Code)によて誤
り検出された後、距離3の2系列のリード・ソロモン符
号を用いた誤り訂正符号ECC(Error Correction Code)
によって誤り訂正され、訂正回路(28)から出力され
る。D/Aコンバータ(31)は制御信号αによって制御さ
れ、不動作状態とされる。これよりコンピュータ用ディ
ジタルデータは制御回路(30)を介してパーソナルコン
ピュータの各種動作に利用されることになる。
Further, like the descrambling processing circuit (25), the correction circuit (28) is also controlled by the internal control signal "1", and the digital data for computer that cannot be completely corrected by the error correction code CIRC is a 32-bit cyclic code. Error detection code using EDC (Error Detection Code), then error correction code ECC (Error Correction Code) using two-series Reed-Solomon code with distance 3
The error is corrected by and is output from the correction circuit (28). The D / A converter (31) is controlled by the control signal α and is in the inoperative state. As a result, the computer digital data is used for various operations of the personal computer via the control circuit (30).

次に第1図において、音楽用ディジタルデータの記録さ
れたディスク媒体(26)としてCD−DAをディスク再生装
置に装着して再生操作すると、CD−DAに音楽用ディジタ
ルデータと共に記録されたサブコードが判別回路(27)
によって判別されて、サブコードに基いて判別信号が判
別回路(27)から出力され、種々の要因によって一部誤
った音楽用ディジタルデータは誤り訂正符号CIRCによっ
て誤り訂正されて判別回路(27)から出力される。また
パーソナルコンピュータをCD−DAに対応して操作する
と、CD−DAに対応した制御信号βが制御回路(30)から
出力される。内部制御回路(29)は判別信号及び制御信
号βによって制御され、判別信号及び制御信号βに基い
て内部制御信号「0」が特定のタイミングで内部制御回
路(29)から出力される。ディスクランブル処理回路
(25)は内部制御信号「0」によって制御される。
Next, in FIG. 1, when a CD-DA is mounted as a disc medium (26) on which music digital data is recorded in a disc reproducing apparatus and a reproducing operation is performed, the subcode recorded together with the digital music data is recorded on the CD-DA. Is a discrimination circuit (27)
The discrimination signal is output from the discrimination circuit (27) based on the subcode, and the digital data for music, which is partially erroneous due to various factors, is error-corrected by the error correction code CIRC, and then is discriminated from the discrimination circuit (27). Is output. When the personal computer is operated corresponding to the CD-DA, the control signal β corresponding to the CD-DA is output from the control circuit (30). The internal control circuit (29) is controlled by the determination signal and the control signal β, and the internal control signal “0” is output from the internal control circuit (29) at a specific timing based on the determination signal and the control signal β. The descramble processing circuit (25) is controlled by the internal control signal "0".

第2図においてディスクランブル処理回路(25)を説明
すると、ビットスクランブルデータがAND回路(23)の
一方の入力端子に入力され、制御信号「0」が、D−FF
(22)のD端子に入力された後、クロック信号CL2に基
いてQ端子から出力されてAND回路(23)の他方の入力
端子に入力され、ゆえにAND回路(23)の他方の入力端
子が常に「0」に保持されることから、ビットスクラン
ブルデータに拘らず「0」がAND回路(23)から出力さ
れる。そしてAND回路(23)から出力された「0」がEXO
R回路(24)の一方の入力端子に入力され、判別回路(2
7)から出力された音楽用ディジタルデータがEXOR回路
(24)の他方の入力端子に入力され、音楽用ディジタル
データがディスクランブル処理されることなくそのまま
EXOR回路(24)から出力される。
The descramble processing circuit (25) will be described with reference to FIG. 2. Bit scramble data is input to one input terminal of the AND circuit (23), and the control signal “0” changes to D-FF.
After being input to the D terminal of (22), it is output from the Q terminal based on the clock signal CL 2 and input to the other input terminal of the AND circuit (23), and therefore the other input terminal of the AND circuit (23). Is always held at "0", so "0" is output from the AND circuit (23) regardless of the bit scrambled data. And "0" output from the AND circuit (23) is EXO
It is input to one input terminal of the R circuit (24), and the discrimination circuit (2
The music digital data output from 7) is input to the other input terminal of the EXOR circuit (24), and the music digital data is directly processed without descrambling.
It is output from the EXOR circuit (24).

更に訂正回路(28)も内部制御信号「0」によって制御
され、誤り訂正符号CIRCによって誤り訂正しきれなかっ
た音楽用ディジタルデータは、誤り検出符号EDCによっ
て誤り検出されず、誤り訂正符号ECCによっても誤り訂
正されず、訂正回路(28)から出力される。D/Aコンバ
ータ(31)は制御信号βによって制御され、動作状態と
される。これにより音楽用ディジタルデータは、D/Aコ
ンバータ(31)によってアナログデータに変換されてス
ピーカ(32)から放音されることになる。尚、音声用デ
ィジタルデータを制御回路(30)によって特殊な音楽用
ディジタルデータに補正することも可能である。
Further, the correction circuit (28) is also controlled by the internal control signal "0", and the digital data for music that has not been error-corrected by the error correction code CIRC is not error-detected by the error detection code EDC, and is also error-corrected by the error correction code ECC. The error is not corrected and is output from the correction circuit (28). The D / A converter (31) is controlled by the control signal β to be in the operating state. As a result, the music digital data is converted into analog data by the D / A converter (31) and is emitted from the speaker (32). The voice digital data can be corrected to special music digital data by the control circuit (30).

以上より本発明のディスク再生装置は、CD−DA、CD−RO
M、CD−I等のディスク媒体に共用されることになる。
From the above, the disc reproducing apparatus of the present invention is a CD-DA, CD-RO
It will be shared with disk media such as M and CD-I.

(ト)発明の効果 本発明によれば、ディスク媒体に記録されたディジタル
データは、スクランブル処理されているか否かに拘らず
同一のディスク再生装置で誤ることなく確実に再生され
ることになり、これより使用者は、再生されたディジタ
ルデータに不快感を覚えずに済むと共に、ディスク媒体
の取扱いに注意を払わなくて済む等の利点が得られる。
(G) Effect of the Invention According to the present invention, digital data recorded on a disk medium can be reliably reproduced without error in the same disk reproducing apparatus regardless of whether scramble processing is performed, As a result, the user does not have to feel uncomfortable with the reproduced digital data, and there is an advantage that the user does not have to pay attention to the handling of the disk medium.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明のディスク再生装置を示すブロック図、
第2図は第1図を構成するディスクランブル処理回路を
示す回路図、第3図は第2図を構成するビットスクラン
ブルデータ発生回路を示す回路図である。 (20)……ビットスクランブルデータ発生回路、(22)
……D−FF、(23)……AND回路、(24)……EXOR回
路、(25)……ディスクランブル回路、(26)……ディ
スク媒体、(27)……判別回路、(29)……内部制御回
路。
FIG. 1 is a block diagram showing a disc reproducing apparatus of the present invention,
FIG. 2 is a circuit diagram showing the descrambling processing circuit constituting FIG. 1, and FIG. 3 is a circuit diagram showing the bit scramble data generating circuit constituting FIG. (20) …… bit scramble data generation circuit, (22)
...... D-FF, (23) …… AND circuit, (24) …… EXOR circuit, (25) …… descramble circuit, (26) …… disc medium, (27) …… discrimination circuit, (29) ...... Internal control circuit.

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】ディスク媒体からの反射光に基いて、該デ
ィスク媒体に記録されたディジタルデータを再生するデ
ィスク再生装置において、前記ディスク媒体から読み出
されたディジタルデータがスクランブル処理されている
か否かを判別し、判別結果に基いて判別信号を出力する
判別回路と、前記ディスク媒体の種別を指定する制御信
号がスクランブル処理されたディジタルデータを記録し
たディスク媒体を指定すると同時に前記判別信号がスク
ランプル処理されているディジタルデータの読み出しを
示すとき第1の状態を成し、前記制御信号がスクランブ
ル処理されないディジタルデータを記録したディスク媒
体を指定すると同時に前記判別信号がスクランブル処理
されていないディジタルデータの読み出しを示すとき第
2の状態を成す内部制御信号を生成して出力する内部制
御回路と、前記内部制御信号が第1の状態の時に前記デ
ィジタルデータをディスクランブル処理して出力し、前
記内部制御信号が第2の状態の時に前記ディジタルデー
タをそのまま出力するディスクランブル処理回路を設け
たことを特徴とするディスク再生装置。
1. A disc reproducing apparatus for reproducing digital data recorded on a disc medium based on reflected light from the disc medium, whether or not the digital data read from the disc medium is scrambled. And a discriminating circuit for outputting a discriminating signal based on the discriminating result, and a disc signal recording a scrambled digital data by a control signal for designating the type of the disc medium. In the first state when indicating the reading of processed digital data, the control signal designates the disk medium on which the unscrambled digital data is recorded, and at the same time, the discrimination signal reads the unscrambled digital data. Within the second state when showing An internal control circuit for generating and outputting a control signal, and descrambles and outputs the digital data when the internal control signal is in the first state, and outputs the digital data when the internal control signal is in the second state A disc reproducing device characterized by being provided with a descrambling processing circuit for outputting as it is.
【請求項2】前記ディスクランブル処理回路は複数の論
理回路より構成されることを特徴とする請求項(1)記
載のディスク再生装置。
2. The disc reproducing apparatus according to claim 1, wherein the descrambling processing circuit is composed of a plurality of logic circuits.
【請求項3】前記ディスクランブル処理回路は、ビット
スクランブルデータを発生する第1の論理回路と、前記
内部制御信号をラッチして出力する第2の論理回路と、
前記ビットスクランブルデータが入力され、前記第2の
論理回路から出力された内部制御信号に基いてその出力
状態が制御される第3の論理回路と、前記ディスク媒体
から読み出されたディジタルデータが入力され、前記第
3の論理回路の出力状態に基いてその出力状態が制御さ
れる第4の論理回路より構成されることを特徴とする請
求項(1)記載のディスク再生装置。
3. The descrambling circuit includes a first logic circuit for generating bit scrambled data, and a second logic circuit for latching and outputting the internal control signal.
A third logic circuit, to which the bit scramble data is input and whose output state is controlled based on an internal control signal output from the second logic circuit, and digital data read from the disk medium are input. The disc reproducing apparatus according to claim 1, further comprising a fourth logic circuit whose output state is controlled based on the output state of the third logic circuit.
JP63032213A 1988-02-15 1988-02-15 Disc player Expired - Lifetime JPH0743883B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63032213A JPH0743883B2 (en) 1988-02-15 1988-02-15 Disc player

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63032213A JPH0743883B2 (en) 1988-02-15 1988-02-15 Disc player

Publications (2)

Publication Number Publication Date
JPH01208768A JPH01208768A (en) 1989-08-22
JPH0743883B2 true JPH0743883B2 (en) 1995-05-15

Family

ID=12352643

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63032213A Expired - Lifetime JPH0743883B2 (en) 1988-02-15 1988-02-15 Disc player

Country Status (1)

Country Link
JP (1) JPH0743883B2 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58224412A (en) * 1982-06-22 1983-12-26 Victor Co Of Japan Ltd Method for recording digital information signal
JPS62140274A (en) * 1985-12-13 1987-06-23 Alps Electric Co Ltd Data interface device for cd player
JP2569478B2 (en) * 1986-02-19 1997-01-08 ソニー株式会社 Data recording device

Also Published As

Publication number Publication date
JPH01208768A (en) 1989-08-22

Similar Documents

Publication Publication Date Title
US6445795B1 (en) Data recording method and apparatus, data record medium and data reproducing method and apparatus
JP3279471B2 (en) Error correction method and apparatus in optical disk system
US6425098B1 (en) Prevention of disk piracy
EP0755055B1 (en) Transmitting recording and reproducing data
KR910000349B1 (en) Interleaving circuit
US4608692A (en) Error correction circuit
US5453964A (en) Data processing circuit for disc player
JP3996350B2 (en) Safe compact disc and player
US6826137B1 (en) Apparatus and method for authentication/copy protection of optical storage medium and the optical storage medium
JPH0743883B2 (en) Disc player
US20040199855A1 (en) Copy-protected digital audio compact disc, and method and system for producing same
US7203141B2 (en) Recording medium, recording method, recording device, and reproduction method and reproducer
JP2656915B2 (en) Error correction device
JP3259359B2 (en) Data reproducing apparatus and method
JPH02131625A (en) Error correction device
US7356142B1 (en) Secure compact disk and player
US20040184611A1 (en) Copy protection of digital data
KR940002472B1 (en) Buffer-memory address generating apparatus and method therefor
JPS61182334A (en) Code error control circuit
JPH07121998A (en) Scramble reproducer
JPH04232663A (en) Data decoding device
JPS6055734A (en) Error correcting circuit
JPS6055732A (en) Error correcting circuit
JPS6055563A (en) Error correcting circuit
JPS62262278A (en) Error position detection circuit

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080515

Year of fee payment: 13