JPH0740412B2 - Magnetic recording device - Google Patents

Magnetic recording device

Info

Publication number
JPH0740412B2
JPH0740412B2 JP61315226A JP31522686A JPH0740412B2 JP H0740412 B2 JPH0740412 B2 JP H0740412B2 JP 61315226 A JP61315226 A JP 61315226A JP 31522686 A JP31522686 A JP 31522686A JP H0740412 B2 JPH0740412 B2 JP H0740412B2
Authority
JP
Japan
Prior art keywords
data
recording mode
blocks
stored
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61315226A
Other languages
Japanese (ja)
Other versions
JPS63167482A (en
Inventor
進一 涌村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Corp filed Critical Pioneer Corp
Priority to JP61315226A priority Critical patent/JPH0740412B2/en
Priority to US07/138,124 priority patent/US4872171A/en
Publication of JPS63167482A publication Critical patent/JPS63167482A/en
Publication of JPH0740412B2 publication Critical patent/JPH0740412B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はR−DATに代表される磁気記録装置に関する。The present invention relates to a magnetic recording device represented by R-DAT.

〔発明の概要〕[Outline of Invention]

本発明においては、良好なデータを多重書きする状態
と、すべてのデータをそのまま記録する状態とが選択可
能とされる。
In the present invention, it is possible to select a state in which good data is multiple-written and a state in which all data is recorded as they are.

〔従来の技術〕[Conventional technology]

R−DATにおいてはPCMオーディオデータとともにサブコ
ードデータが記録される。サブコードデータは1トラッ
クの2つの領域(SUB−1、SUB−2)に記録される。各
領域のサブコードデータは8ブロックのデータからな
り、1ブロックは32シンボル(1シンボルは8ビット)
のデータにより構成されている。各ブロックには0乃至
F(16進数)のアドレスが付され、偶数アドレスのブロ
ックとそれより1だけ大きい奇数アドレスのブロックの
2ブロックの中の奇数シンボルの集合と偶数シンボルの
集合を各々1つの単位として誤り訂正が行なわれるよう
になされている。奇数シンボルの方を誤り訂正Aブロッ
ク、偶数シンボルの方を誤り訂正Bブロックとすると、
2ブロックの中に誤り訂正A、Bの2ブロックが存在す
ることになる。各々の誤り訂正ブロックは32シンボルか
らなり、28シンボルがデータ、4シンボルがパリティと
される。
In R-DAT, subcode data is recorded together with PCM audio data. The subcode data is recorded in two areas (SUB-1, SUB-2) of one track. The subcode data of each area consists of 8 blocks of data, one block is 32 symbols (1 symbol is 8 bits)
It is composed of the data of. Addresses from 0 to F (hexadecimal number) are assigned to each block, and one set of odd symbols and one set of even symbols in two blocks of even-numbered blocks and blocks of odd-numbered addresses that are larger by 1 Error correction is performed as a unit. If the odd symbol is the error correction A block and the even symbol is the error correction B block,
There are two blocks of error correction A and B in the two blocks. Each error correction block consists of 32 symbols, 28 symbols are data, and 4 symbols are parity.

このサブコードデータには、プログラム時間、絶対時
間、TOC情報等をパック(PACK)として記録することが
可能である。ヘッドアジマスが異なり、連続する2トラ
ックからなる1フレームの中ではサブコードは更新され
ない。例えばその2つのトラックには同一時刻のタイム
コードが記録される。各パックは4ビットのアイテム
(ITEM)と60ビットのデータ及びパリティからなり、ア
イテムはそのデータの内容(項目)を表わしている。例
えばアイテム(0001)はプログラム時間、(0010)は絶
対時間を各々表わし、(0000)は無情報(データが全て
0)を表わしている。
Program time, absolute time, TOC information, etc. can be recorded as a pack in this subcode data. The head azimuth is different, and the subcode is not updated in one frame composed of two consecutive tracks. For example, the time code of the same time is recorded on the two tracks. Each pack consists of 4-bit item (ITEM), 60-bit data and parity, and the item represents the content (item) of the data. For example, item (0001) represents program time, (0010) represents absolute time, and (0000) represents no information (all data is 0).

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

例えば第1の装置により再生した信号を第2の装置によ
り記録するような場合、第2装置に記録される信号とし
て入力されたデータの誤りが訂正不能であったとして
も、従来の装置はそのサブコードデータをそのまま記録
するようにしていた。その結果新たに記録された誤った
データに基づいて装置が誤動作する(誤った処理を行な
う)おそれがあった。
For example, when the signal reproduced by the first device is recorded by the second device, even if the error of the data input as the signal recorded in the second device cannot be corrected, the conventional device is The subcode data was recorded as it was. As a result, the device may malfunction (perform erroneous processing) based on newly recorded erroneous data.

〔問題点を解決するための手段〕[Means for solving problems]

本発明は、誤り状態を示すフラグが付加されて入力され
た情報を磁気記録媒体上にブロック単位で記録する磁気
記録装置において、前記フラグにより前記入力情報の誤
り状態を判定する判定回路と、第1の記録モードと、第
2の記録モードとを設定するための記録モード設定手段
と、前記第1の記録モードの場合には入力された情報を
そのまま記憶し、前記第2の記録モードの場合には前記
判定回路によって良好であると判定された情報を記憶す
る記憶回路と、前記第1の記録モードの場合には前記記
憶回路に記憶されている情報を前記磁気記録媒体上に順
次記録し、前記第2の記録モードの場合には前記記憶回
路に記憶されている情報を前記磁気記録媒体上の複数の
ブロックに多重記録する処理回路と、を備えていること
を特徴としている。
The present invention, in a magnetic recording device for recording information input with a flag indicating an error state on a magnetic recording medium in block units, a determination circuit for determining an error state of the input information by the flag, A recording mode setting means for setting the first recording mode and the second recording mode, and the input information is stored as it is in the case of the first recording mode, and in the case of the second recording mode In the first recording mode, the information stored in the storage circuit is sequentially recorded on the magnetic recording medium, and the storage circuit stores information determined to be good by the determination circuit. In the case of the second recording mode, a processing circuit that multiplex-records information stored in the storage circuit in a plurality of blocks on the magnetic recording medium is provided.

〔作用〕[Action]

上記本発明の構成によれば、記録モード設定手段によ
り、多重記録を行わない第1の記録モードと、多重記録
を行う第2の記録モードとが選択的に設定される。
According to the above configuration of the present invention, the recording mode setting unit selectively sets the first recording mode in which the multiple recording is not performed and the second recording mode in which the multiple recording is performed.

記録モード設定手段により第2の記録モードが設定され
た場合には、判定回路によって良好であると判定された
情報が記録回路に記憶させ、当該記憶された情報が処理
回路によって磁気記録媒体上の複数のブロックに多重記
録される。この様にして、訂正不能の情報が記録され
て、これを再生する装置が誤動作することを防止するこ
とができる。
When the second recording mode is set by the recording mode setting means, the information determined to be good by the determination circuit is stored in the recording circuit, and the stored information is recorded on the magnetic recording medium by the processing circuit. Multiple recording is performed on multiple blocks. In this way, it is possible to prevent uncorrectable information from being recorded and a device that reproduces this information from malfunctioning.

〔実施例〕〔Example〕

第1図は本発明の磁気記録装置をR−DATに応用した場
合のブロック図である。同図において1はPLL回路であ
り、入力されるディジタル信号からクロック成分を分
離、抽出する。抽出されたクロックは抽出回路2に供給
される。抽出回路2はこのクロックを利用して入力信号
からサブコードデータとPCMオーディオデータとを分
離、抽出する。PCMオーディオデータは信号処理回路8
に入力され、処理された後、メモリ(外部RAM)9の所
定のアドレス(PCMデータ領域)に記憶される。
FIG. 1 is a block diagram when the magnetic recording apparatus of the present invention is applied to an R-DAT. In the figure, 1 is a PLL circuit, which separates and extracts a clock component from an input digital signal. The extracted clock is supplied to the extraction circuit 2. The extraction circuit 2 uses this clock to separate and extract subcode data and PCM audio data from the input signal. Signal processing circuit 8 for PCM audio data
After being input to the memory, processed, and stored in a predetermined address (PCM data area) of the memory (external RAM) 9.

いま入力手段5を操作することにより第1のモードが設
定、入力されているとすると、マイクロコンピュータ等
よりなる制御回路4は信号処理回路8を制御し、抽出回
路2より入力されるサブコードデータを処理させ、その
ままメモリ9の所定のアドレス(サブコードデータ領
域)に記憶させる。
Assuming that the first mode is set and input by operating the input means 5, the control circuit 4 including a microcomputer controls the signal processing circuit 8 and the subcode data input from the extraction circuit 2 is input. Are processed and stored as they are in a predetermined address (subcode data area) of the memory 9.

一方入力手段5により第2のモードが設定、入力されて
いるとき、判定回路3は抽出回路2が出力するサブコー
ド信号から誤り訂正状況を示すフラグを判定する。
On the other hand, when the second mode is set and input by the input means 5, the determination circuit 3 determines the flag indicating the error correction status from the subcode signal output by the extraction circuit 2.

すなわち入力されるサブコードデータは例えば第4図に
示すように構成される。すなわち磁気テープ上において
は、第0及び第1ブロックに示すように、偶数ブロック
の32シンボルと奇数ブロックの第23シンボルまでの24シ
ンボルの合計56シンボルがデータとされ、奇数ブロック
の第24シンボルから第31シンボルまでの8シンボルは、
その偶数シンボルが誤り訂正ブロックAのパリティPa、
その奇数シンボルが誤り訂正ブロックBのパリティPaと
して記録されているのに対し、入力される(伝送され
る)データは、第2及び第3ブロックに示すように構成
される。偶数ブロックの32シンボルと奇数ブロックの24
シンボルの合計56シンボルがデータとされることは同様
であるが、パリティPa、Pbは入力(伝送)されず、その
代わりに誤り訂正状況を示すC1訂正フラグFa、Fbが入力
(伝送)される。フラグFa、Fbは各々誤り訂正ブロック
A、Bのフラグである。
That is, the input subcode data is configured as shown in FIG. 4, for example. That is, on the magnetic tape, as shown in the 0th and 1st blocks, a total of 56 symbols of 32 symbols in the even block and 24 symbols up to the 23rd symbol in the odd block are used as data, and the 24th symbol in the odd block The 8 symbols up to the 31st symbol are
The even symbol is the parity Pa of the error correction block A,
The odd symbol is recorded as the parity Pa of the error correction block B, whereas the input (transmitted) data is configured as shown in the second and third blocks. 32 symbols in even blocks and 24 in odd blocks
It is similar that a total of 56 symbols are used as data, but parity Pa and Pb are not input (transmitted), and C1 correction flags Fa and Fb indicating the error correction status are input (transmitted) instead. . Flags Fa and Fb are flags of error correction blocks A and B, respectively.

判定回路3は、信号処理回路8を介してメモリ9に記憶
された2ブロック分のサブコードデータに関するフラグ
を判定する。制御回路4はこのフラグが良好なものであ
る(例えば訂正可能である)とき、次の2ブロック分の
データを信号処理回路8を介してメモリ9に記憶され
る。またフラグが良好なものでない(例えば訂正不能で
ある)とき、制御回路4は信号処理回路8を介してメモ
リ9を制御し、記憶されている2ブロック分のサブコー
ドデータを実質的に無情報のデータに変換する(例えば
全てのデータを0とする)。
The determination circuit 3 determines a flag regarding the sub-code data for two blocks stored in the memory 9 via the signal processing circuit 8. When the flag is good (for example, correctable), the control circuit 4 stores the next two blocks of data in the memory 9 via the signal processing circuit 8. Further, when the flag is not good (for example, uncorrectable), the control circuit 4 controls the memory 9 via the signal processing circuit 8 and the stored sub-code data of two blocks is substantially non-information. Data (for example, all data is set to 0).

以上の処理が1フレーム分のデータ、すなわちフレーム
シンク検出後32ブロックのデータについて行なわれる。
この動作をフローチャートに表わすと第2図に示すよう
になる。
The above processing is performed for one frame of data, that is, for 32 blocks of data after the detection of the frame sync.
This operation is shown in a flow chart in FIG.

メモリ9に記憶されたサブコードデータが必要に応じて
順次読み出され、図示せぬ磁気テープ上に記録される。
従ってこれにより訂正不能のサブコードデータが記録さ
れ、それを再生する装置が誤動作することが防止され
る。
The subcode data stored in the memory 9 is sequentially read as needed and recorded on a magnetic tape (not shown).
Therefore, this prevents uncorrectable subcode data from being recorded and prevents a device that reproduces it from malfunctioning.

次に入力手段5により第3のモードが設定、入力されて
いる場合、例えば第3図に示すフローチャートのような
動作が行なわれる。すなわち信号処理回路8を介してメ
モリ9に2ブロック分のサブコードデータが記憶された
とき、判定回路3は対応するフラグを判定する。
Next, when the third mode is set and input by the input means 5, the operation shown in the flowchart of FIG. 3 is performed. That is, when two blocks of subcode data are stored in the memory 9 via the signal processing circuit 8, the determination circuit 3 determines the corresponding flag.

フラグが所定の判定基準に較べ、より良好なもの(例え
ば判定基準は2ブロック当りの誤りの数が2以下である
とき良とするのに対して、今回の2ブロックの誤りの数
が1)であるとき、制御回路4は入力されたデータか
ら、例えばそのパックデータのアイテム(ITEM)を読み
取る。そのアイテムが無情報を意味するとき(0000であ
るとき)、制御回路4は次の2ブロック分のサブコード
データをメモリ9に記憶させ、同様の処理を繰り返させ
る。
The flag is better than a predetermined criterion (for example, the criterion is good when the number of errors per 2 blocks is 2 or less, whereas the number of errors of 2 blocks this time is 1) If, the control circuit 4 reads, for example, the item (ITEM) of the pack data from the input data. When the item means no information (when it is 0000), the control circuit 4 stores the next two blocks of subcode data in the memory 9 and repeats the same processing.

アイテムが無情報以外を意味するとき(0000でないと
き)、制御回路4はメモリ(2ブロックバッファ)6に
2ブロック分のデータを記憶させた後、前述した動作を
繰り返させる。
When the item means other than non-information (when it is not 0000), the control circuit 4 stores the data of two blocks in the memory (two block buffer) 6 and then repeats the above operation.

またフラグがより良好なものでないとき、制御回路4は
そのブロックのアドレスを例えばレジスタ等よりなるメ
モリ7に記憶させた後、前述した動作を繰り返させる。
When the flag is not better, the control circuit 4 stores the address of the block in the memory 7 such as a register and then repeats the above-described operation.

以上の動作が1フレーム分のデータについて行なわれた
とき、制御回路4はメモリ7に記憶されているブロック
アドレスを読み出し、メモリ9に記憶されているそのブ
ロックアドレスのサブコードデータを、メモリ6に記憶
されているデータに書き代えさせる。メモリ6には意味
のある情報を持ち、誤り訂正可能であるブロックのデー
タが、またメモリ7にはデータに信頼がおけないブロッ
クのブロックアドレスが、各々記憶されているので、結
局良好でないブロックのデータが、良好な2ブロックの
データに置き代えられる。メモリ9に記憶されたサブコ
ードデータが必要に応じて順次読み出され、磁気テープ
上に記録されるので、1トラックに同一のサブコードデ
ータが最大8重書き(1フレームに16重書き)されるこ
とになる。これにより訂正不能のサブコードデータが記
録され、それを再生する装置が誤動作することが防止さ
れる。
When the above operation is performed for one frame of data, the control circuit 4 reads the block address stored in the memory 7, and the subcode data of the block address stored in the memory 9 is stored in the memory 6. Rewrite the stored data. Since the memory 6 stores the data of a block that has meaningful information and can be error-corrected, and the memory 7 stores the block address of a block in which the data is not reliable, the block of an unsatisfactory block is eventually stored. The data is replaced by two good blocks of data. The subcode data stored in the memory 9 is sequentially read out as needed and recorded on the magnetic tape, so that the same subcode data is written in a maximum of eight times in one track (16 times in one frame). Will be. This prevents uncorrectable subcode data from being recorded, and prevents a device that reproduces the subcode data from malfunctioning.

2ブロック中に記録できる最大のパック数は7であるか
ら、例えばパックの数が7以上である磁気テープは1フ
レーム16重書きすると失われるパックが生じる。そこで
制御回路4はサブコードデータを読み取り、表示手段10
に所定の表示を行なわせる(例えばパック数を表示させ
る)。使用者はこの表示を見て入力手段5を操作し、前
述した所望のモードを選択、入力することができる。
Since the maximum number of packs that can be recorded in two blocks is seven, for example, if a magnetic tape having seven or more packs is written 16 times in one frame, some packs are lost. Therefore, the control circuit 4 reads the subcode data and displays it on the display unit 10.
To display a predetermined display (for example, display the number of packs). The user can operate the input means 5 while viewing this display to select and input the desired mode described above.

〔効果〕〔effect〕

上記本発明の構成によれば、記録モード設定手段を設け
ているので、多重記録を行わない記録モードと、多重記
録を行う記録モードとを選択的に設定することができ
る。
According to the above configuration of the present invention, since the recording mode setting means is provided, it is possible to selectively set the recording mode in which the multiple recording is not performed and the recording mode in which the multiple recording is performed.

さらに、多重記録を行う記録モードが設定された場合に
は、判定回路によって良好であると判定された情報(サ
ブコードデータ)を磁気記録媒体上に複数のブロックに
多重記録するので、訂正不能のサブコードデータが記録
されて、これを再生する装置が誤動作するのを防止する
ことができる。
Further, when the recording mode for performing the multiple recording is set, the information (subcode data) determined to be good by the determination circuit is multiple-recorded on a plurality of blocks on the magnetic recording medium, so that it cannot be corrected. It is possible to prevent malfunction of a device that records subcode data and reproduces it.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の磁気記録装置のブロック図、第2図及
び第3図はそのフローチャート、第4図はそのサブコー
ドデータの説明図である。 1……PLL回路 2……抽出回路 3……判定回路 4……制御回路 5……入力手段 6,7……メモリ 8……信号処理回路 9……メモリ 10……表示手段
FIG. 1 is a block diagram of a magnetic recording apparatus of the present invention, FIGS. 2 and 3 are flowcharts thereof, and FIG. 4 is an explanatory diagram of its subcode data. 1 ... PLL circuit 2 ... extraction circuit 3 ... judgment circuit 4 ... control circuit 5 ... input means 6,7 ... memory 8 ... signal processing circuit 9 ... memory 10 ... display means

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】誤り状態を示すフラグが付加されて入力さ
れた情報を磁気記録媒体上にブロック単位で記録する磁
気記録装置において、 前記フラグにより前記入力情報の誤り状態を判定する判
定回路と、 第1の記録モードと、第2の記録モードとを設定するた
めの記録モード設定手段と、 前記第1の記録モードの場合には入力された情報をその
まま記憶し、前記第2の記録モードの場合には前記判定
回路によって良好であると判定された情報を記憶する記
憶回路と、 前記第1の記録モードの場合には前記記憶回路に記憶さ
れている情報を前記磁気記録媒体上に順次記録し、前記
第2の記録モードの場合には前記記憶回路に記憶されて
いる情報を前記磁気記録媒体上の複数のブロックに多重
記録する処理回路と、 を備えていることを特徴とする磁気記録装置。
1. A magnetic recording device for recording information inputted with a flag indicating an error state on a magnetic recording medium in block units, a determination circuit for determining an error state of the input information by the flag, Recording mode setting means for setting the first recording mode and the second recording mode; and in the case of the first recording mode, the input information is stored as it is, and the second recording mode of the second recording mode is stored. In this case, a storage circuit that stores information determined to be good by the determination circuit, and in the case of the first recording mode, the information stored in the storage circuit is sequentially recorded on the magnetic recording medium. In the case of the second recording mode, a processing circuit that multiplex-records information stored in the storage circuit in a plurality of blocks on the magnetic recording medium is provided. Magnetic recording apparatus.
JP61315226A 1986-12-27 1986-12-27 Magnetic recording device Expired - Lifetime JPH0740412B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP61315226A JPH0740412B2 (en) 1986-12-27 1986-12-27 Magnetic recording device
US07/138,124 US4872171A (en) 1986-12-27 1987-12-28 Method for recording digital data so as to avoid operational error on reproduction

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61315226A JPH0740412B2 (en) 1986-12-27 1986-12-27 Magnetic recording device

Publications (2)

Publication Number Publication Date
JPS63167482A JPS63167482A (en) 1988-07-11
JPH0740412B2 true JPH0740412B2 (en) 1995-05-01

Family

ID=18062910

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61315226A Expired - Lifetime JPH0740412B2 (en) 1986-12-27 1986-12-27 Magnetic recording device

Country Status (1)

Country Link
JP (1) JPH0740412B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100742315B1 (en) * 2007-01-25 2007-07-24 (주)두성엔티 A breakaway preventing apparatus for a door of elevator

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6044738A (en) * 1983-08-19 1985-03-09 Kajima Corp Energy saving type glass window
JPS60226074A (en) * 1984-04-25 1985-11-11 Sony Corp Time code correcting circuit

Also Published As

Publication number Publication date
JPS63167482A (en) 1988-07-11

Similar Documents

Publication Publication Date Title
JP2854391B2 (en) Method for assembling data groups on DAT tape
JP2730024B2 (en) Method and apparatus for recording / reproducing digital information
EP0471672A1 (en) Tape storage device.
US4872171A (en) Method for recording digital data so as to avoid operational error on reproduction
JPH0740412B2 (en) Magnetic recording device
JPH0679419B2 (en) Magnetic recording device
US5430741A (en) Repeated decoding of product code during successive tape head rotation periods
JPH0831258B2 (en) Magnetic recording device
JP3326636B2 (en) Digital video / audio signal recording / playback device
JP2637727B2 (en) Playback signal processing method
JP3520156B2 (en) Digital signal reproducing method and digital signal reproducing apparatus
JPS6338897B2 (en)
JPH0650870Y2 (en) Information recording / reproducing device
JP2661067B2 (en) Data recorder
JP2517222B2 (en) Information disk recording / playback method
JP2702674B2 (en) Data recording method
JP2615716B2 (en) Digital signal reproduction device
JPS62232768A (en) Digital signal processor
JPH0379890B2 (en)
KR940005000Y1 (en) Circuit for generating address signal of buffer memory in digital audio tape recorder
JPS63117368A (en) Information recording and reproducing device
JPS60185262A (en) Recording and reproducing system of video format signal
JP3257291B2 (en) Digital signal recording method and apparatus
JPS63104268A (en) Fixed head system pcm sound recording and reproducing device
JPH0563860B2 (en)