JPH0730338A - 入力信号切換回路 - Google Patents

入力信号切換回路

Info

Publication number
JPH0730338A
JPH0730338A JP5167652A JP16765293A JPH0730338A JP H0730338 A JPH0730338 A JP H0730338A JP 5167652 A JP5167652 A JP 5167652A JP 16765293 A JP16765293 A JP 16765293A JP H0730338 A JPH0730338 A JP H0730338A
Authority
JP
Japan
Prior art keywords
input
signal
voltage
level
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5167652A
Other languages
English (en)
Inventor
Toshiro Yasunaga
敏郎 安永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP5167652A priority Critical patent/JPH0730338A/ja
Publication of JPH0730338A publication Critical patent/JPH0730338A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)
  • Radio Transmission System (AREA)

Abstract

(57)【要約】 【目的】 SD切換回路において、入力レベルが広範囲
に変動しても、装置を再設定することなく、最適な切換
動作を行えるようにする。 【構成】 3個のオペアンプ7〜9を使用してヒステリ
シス回路を構成(レベル差判定回路13)し、その出力
電圧によりシュミットトリガ回路4を動作させ、高速切
換スイッチ5a,5bにて、常に高い入力レベルを選択
するように構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は入力信号切換回路に関
し、特にTV中継放送機等で使用されるSD(スペース
・ダイバシティ)受信切換方式に関するものである。
【0002】
【従来の技術】図4は従来の入力信号切換回路であるS
D切換回路を示すブロック図である。図において、1
a,1bは方向性結合器、2a,2bはRF信号を電圧
レベルにかえる検波回路、3は各々の入力レベルを比較
し増幅する差動増幅回路、4は入力のスイッチングレベ
ルにヒステリシスをもったシュミットトリガ回路、5
a,5bは高速切換スイッチである。なお、6は差動増
幅回路3の利得調整用帰還抵抗、7は切換レベルの動作
点を設定するボリュームである。
【0003】次に動作について説明する。方向性結合器
1a,1bによって信号NO1,NO2 の各々入力レベル
を検出し、検波回路2a,2bでDC電圧レベルに変換
される。この電圧を差動増幅器3にて、電圧比較し、そ
の比較結果に応じて差動増幅器3の出力レベルが変わ
る。そしてヒステリシスをもったシュミットトリガ回路
4にこの電圧を供給することにより、高速切換スイッチ
5a,5bを動作させ、上記信号NO1,NO2 のうち入
力レベルの高い方へ常に切り換えを行うようにしてい
る。
【0004】例えば、信号NO1 入力として、図5に示
すように、入力レベルがA1 で検波電圧V1 の電圧が差
動増幅器3に入力されていると、信号NO2 の入力電圧
が(V1 +Δv/2)となった時、シュミットトリガ回
路4の出力が反転することにより高速切換スイッチ5
a,5bが制御されて信号NO2 入力を出力するように
切り換えが行われる。
【0005】また、この状態から差動増幅器3で検出さ
れる電圧が(V1 −Δv/2)となった時、シュミット
トリガ回路4の出力が再び反転して上記信号NO2 入力
から信号NO1 入力に切り換えが行われる。以上のよう
にこの電圧差Δvがシュミットトリガ回路4のヒステリ
シスとなるため、入力レベルA2 及びA3 の時でも、基
準となる電圧V2 ,V3 よりも±Δv/2となれば、シ
ュミットトリガ回路4は信号NO1,NO2 のいずれかを
選択するように高速切換スイッチ5a,5bを制御する
が、そのヒステリシスは検波電圧の特性曲線より決定さ
れることとなる。
【0006】
【発明が解決しようとする課題】従来の入力信号切換回
路は以上のように構成されているので、図5に示すよう
な検波電圧曲線では、入力レベルが異なれば、レベル差
によって、シュミットトリガ回路の動作する点が異なり
(a1 >a2 >a3 )、入力レベルによって切り換え時
のヒステリシス特性が異なってくるため、差動増幅器前
段のボリュームによって切り換えレベルの動作点を再設
定せねばならないという問題点があった。
【0007】この発明は上記のような問題点を解消する
ためになされたもので、入力レベルによって、レベル差
による検波電圧が異なっていても、ほぼ同じヒステリシ
ス特性にて信号の切り換えができ、切り換えレベルの再
設定が不要な入力信号切換回路を得ることを目的とす
る。
【0008】
【課題を解決するための手段】この発明に係る入力信号
切換器は、第1及び第2の信号の入力レベル差が所定の
レベル差となったことを判定してレベル判定信号を出力
するレベル差判定回路を設け、該回路出力によってシュ
ミットトリガ回路を動作させるようにしたものである。
【0009】
【作用】この発明においては、レベル差判定回路を設
け、一方の入力が他方の入力より高くなった場合に切り
換える設定と、一方の入力が他方の入力よりも低くなっ
た場合に切り換える設定とを別々にすることにより、レ
ベル差による検波電圧が異なっていてもほぼ同一のヒス
テリシス特性にて信号切換動作が可能となる。
【0010】
【実施例】実施例1.以下、この発明の実施例によるS
D切換回路を図について説明する。図1において、図4
と同一符号は同一または相当部分を示し、7,8は設定
したレベル差が生じた時反転するコンパレータ回路、9
はコンパレータ回路7,8の出力によってHighかL
owかを比較するコンパレータである。なお、10,1
1は分圧抵抗であるが、これによって希望するヒステリ
シスに設定するようにしている。また、13は上記各要
素7〜12によって構成されたレベル差判定回路を示
す。
【0011】図2は上記レベル差判定回路13のみを詳
細に示す図であり、以下、動作について説明する。コン
パレータ7は信号NO2 入力を基準入力とした場合、信
号NO1 の入力電圧が基準入力電圧より低くなった時に
切り換えを行うための回路であり、また、コンパレータ
8は信号NO1 入力電圧が上記信号NO2 の入力電圧よ
りも高くなった時、切り換えを行うための回路である。
なお、信号NO1 入力を基準入力とした時は上記コンパ
レータの役割は逆のものとなる。
【0012】例えば、信号NO2 入力の電圧が、図3に
示すV1 の電圧であるとした時、信号NO1入力の電圧
が信号NO2の入力電圧と同じV1 の電圧であると、コ
ンパレータ8では分圧抵抗11のある入力側(+)は電
圧V1 よりも低い電圧のため、出力はLow電圧とな
る。一方、コンパレータ7では分圧抵抗10のある入力
側(−)よりもこれがない側の入力(+)の電圧が高い
ため、その出力はHigh電圧となる。この時、コンパ
レータ9の出力は基準電圧設定ボリューム12によりH
igh電圧となるよう設定していたとする。またこの
時、シュミットトリガ回路4は信号NO2 入力を選択し
ていたとする。
【0013】以上のような状態から、信号NO1 入力の
電圧が(V1 +Δv1 )となった時、コンパレータ8の
入力の電圧がともにV1 となるよう分圧抵抗11を調整
(Δv1 =V1 ×R1 /R2 )していたならば、このコ
ンパレータ8の出力はLow電圧からHigh電圧とな
り、これに伴ってコンパレータ9の出力はHigh電圧
からLow電圧となるため、シュミットトリガ回路4
は、信号NO1 入力が出力されるように切り換えが行わ
れるよう高速切換スイッチ5a,5bに指示をする。
【0014】一方、コンパレータ7における基準入力で
ある信号NO2 の入力電圧は〔V1−(V1 ×R3 /R4
)〕となっているため、信号NO1 入力の電圧が、
(V1−Δv1 )となれば、コンパレータ7の出力はL
ow電圧となり、これに伴いコンパレータ9の出力はH
igh電圧となり、シュミットトリガ回路4は再びNO
2 入力を選択して出力するよう高速切換スイッチ5a,
5bを指示する。
【0015】このように、コンパレータ7,8はそれぞ
れの片側に分圧抵抗10あるいは11を介することによ
り、この電圧比を設定することで、図3のような検波電
圧特性に準じたログアンプ(Log amplifier )的な動作
をすることになる。従って、入力レベルがA1 ,A2 ,
A3 の点においてもシュミットトリガ回路4の動作点は
Δa1 ≒Δa2 ≒Δa3 となる。
【0016】このように本実施例によれば、信号NO2
入力を基準入力とするコンパレータ7,8と、これらコ
ンパレータ7,8の出力の合成値を受けるコンパレータ
9とを設け、信号NO1 入力と信号NO2 入力とのレベ
ル差を検出し、コンパレータ9の出力によってシュミッ
トトリガ回路4を動作させるようにしたので、入力レベ
ルによってレベル差による検波電圧が異なっていても、
ほぼ同じヒステリシスにて信号NO1 入力と信号NO2
入力との切り換えを行うことができ、回路を再設定する
必要がない。
【0017】
【発明の効果】以上のように、この発明に係る入力信号
切換回路によれば、オペアンプ3個と分圧抵抗でレベル
差判定回路を構成し、一方の入力が他方の入力より高く
なった場合に切り換える設定と、一方の入力が他方の入
力よりも低くなった場合に切り換える設定とを別々にす
ることにより、同一のヒステリシスでシュミットトリガ
を動作させることができるようになり、装置を安価にで
き、また精度の高いものが得られるという効果がある。
【図面の簡単な説明】
【図1】この発明の一実施例によるSD切換回路のブロ
ック図である。
【図2】上記SD切換回路のレベル差判定回路を抜粋し
て示す図である。
【図3】上記SD切換回路における検波電圧特性の例を
説明するための図である。
【図4】従来のSD切換回路のブロック図である。
【図5】従来のSD切換回路における検波電圧特性の例
を説明するための図である。
【符号の説明】
1a,1b 方向性結合器 2a,2b 検波回路 3 差動増幅器 4 シュミットトリガ回路 5a,5b 高速切換スイッチ 6 利得調整ボリューム 7 コンパレータ 8 コンパレータ 9 コンパレータ 10 分圧抵抗 11 分圧抵抗 12 基準電圧設定ボリューム 13 レベル判定回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 第1の信号及び第2の信号をその入力と
    し、これら信号のうち入力レベルの高い方の信号を選択
    してこれを出力する入力信号切換回路において、 上記第1の信号あるいは第2の信号のいずれか一方を選
    択してこれを出力するスイッチ回路と、 上記第1及び第2の信号の電圧レベルを検出する検波回
    路と、 上記第1及び第2の信号の電圧レベルを比較し、これら
    信号の電圧レベル差が所定の値となった時にレベル判定
    信号を出力するレベル差判定回路と、 上記レベル判定信号を入力とし、これに基づいて上記第
    1の信号あるいは第2の信号のうち入力レベルの高い方
    の信号を選択して出力するよう上記スイッチ回路を制御
    するシュミットトリガ回路とを備えたことを特徴とする
    入力信号切換回路。
  2. 【請求項2】 請求項1記載の入力信号切換回路におい
    て、 上記レベル差判定回路は、 上記第1の信号あるいは第2の信号のいずれか一方の電
    圧レベルをその基準入力とするとともに、他方の信号の
    入力レベルを抵抗分圧してこれを比較入力とする第1コ
    ンパレータと、 上記第1のコンパレータの基準入力となる上記第1の信
    号あるいは第2の信号の電圧レベルを抵抗分圧してその
    基準入力とするとともに、上記他方の信号の入力レベル
    を比較入力とする第2のコンパレータと、 上記第1及び第2のコンパレータの出力の合成値を基準
    値と比較し、その比較結果に応じて、上記シュミットト
    リガ回路を動作させるレベル判定信号を出力する第3の
    コンパレータとから構成されていることを特徴とする入
    力信号切換回路。
JP5167652A 1993-07-07 1993-07-07 入力信号切換回路 Pending JPH0730338A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5167652A JPH0730338A (ja) 1993-07-07 1993-07-07 入力信号切換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5167652A JPH0730338A (ja) 1993-07-07 1993-07-07 入力信号切換回路

Publications (1)

Publication Number Publication Date
JPH0730338A true JPH0730338A (ja) 1995-01-31

Family

ID=15853735

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5167652A Pending JPH0730338A (ja) 1993-07-07 1993-07-07 入力信号切換回路

Country Status (1)

Country Link
JP (1) JPH0730338A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008150147A1 (en) * 2007-06-08 2008-12-11 Lg Innotek Co., Ltd Tag device, reader device, and rfid system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008150147A1 (en) * 2007-06-08 2008-12-11 Lg Innotek Co., Ltd Tag device, reader device, and rfid system
US8292175B2 (en) 2007-06-08 2012-10-23 Lg Innotek Co., Ltd. Tag device, reader device, and RFID system

Similar Documents

Publication Publication Date Title
US4494077A (en) Amplifier system switchable between two amplifying operations
EP0772292B1 (en) RF power amplifiers
US5075633A (en) Instrumentation amplifier with single supply capacity and simplified gain equation
JPH0683127B2 (ja) ダイバーシチ受信無線機
USH965H (en) Differential amplifier with digitally controlled gain
JPH09116354A (ja) 信号増幅器
JPH0730338A (ja) 入力信号切換回路
EP0638997B1 (en) Servo circuit
EP0499800B1 (en) Comparator device for space diversity receiver
JP4299416B2 (ja) ピーク検波式agc回路
US6512554B1 (en) Automatic gain control circuit
JPH024507Y2 (ja)
JPH1041769A (ja) 送信機用自動利得制御回路
KR910004422B1 (ko) 출력처리회로
US20020030498A1 (en) Detector provided with plural input means for obtaining output by changes in resistance values
JPH06237133A (ja) 自動利得制御回路
JP2822914B2 (ja) 同相合成装置
JPH10224195A (ja) 最大値検出回路及びこれを用いた共通agc回路
JPS6255323B2 (ja)
JPH11215039A (ja) アンテナダイバーシティ受信機
JPH06225529A (ja) スイッチング電源装置
JP2793094B2 (ja) コンパレータ回路
GB2371430A (en) High speed signal window detection circuit
US5374855A (en) Apparatus and a method for detecting the coincidence of two signal levels
JPH02143731A (ja) 光受信回路