JPH07255007A - 撮像装置 - Google Patents

撮像装置

Info

Publication number
JPH07255007A
JPH07255007A JP6043753A JP4375394A JPH07255007A JP H07255007 A JPH07255007 A JP H07255007A JP 6043753 A JP6043753 A JP 6043753A JP 4375394 A JP4375394 A JP 4375394A JP H07255007 A JPH07255007 A JP H07255007A
Authority
JP
Japan
Prior art keywords
cable
phase
image pickup
signal
sampling clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP6043753A
Other languages
English (en)
Inventor
Mitsuru Sato
充 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP6043753A priority Critical patent/JPH07255007A/ja
Publication of JPH07255007A publication Critical patent/JPH07255007A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】 【目的】 安価なインターフェイス回路やケーブルを用
いて、空間画素ずらしの3板式からなるカメラヘッド部
の高解像度を有効に活かすことができる。 【構成】 VCO33は、サンプリングクロックをA/
D変換器22、分周器34に供給する。分周器34は、
サンプリングクロックを分周する。位相シフタ40は、
ケーブル1の長さに応じて分周信号を遅延する。位相比
較器31は、ケーブル1で遅延されて供給される水平同
期信号と遅延された分周信号との位相を比較して、VC
O33を制御する。かくして、VCO33は、A/D変
換器22においてCCD11の水平転送パルスに同期し
たサンプリングクロックを生成し、A/D変換器22
は、このサンプリングクロックを用いて、画像信号を画
像データに変換する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、撮像装置に関し、特に
撮像信号を生成するカメラヘッド部と、撮像信号を画像
データに変換して静止画像の画像データとして記憶し、
その画像データを出力するプロセッサ部とが分離した撮
像装置に関する。
【0002】
【従来の技術】被写体を撮影して、静止画像の画像デー
タを出力する撮像装置は、撮像管や固体撮像素子等から
なるビデオカメラを用いて撮影し、得られる撮像信号
に、例えばホワイトバランス、ガンマ補正、ホワイトク
リップ、ニー処理等の所謂プロセス処理を施した後、撮
像信号を画像データに変換して、この画像データを静止
画像の画像データとしてメモリに記憶する。そして、例
えば、メモリに記憶された静止画像の画像データを所謂
スモール・コンピュータ・システム・インターフェイス
(以下、SCSI:Small Computer System Interface
という。)を介してビデオプリンタに出力し、この画像
データに基づいた静止画像を印刷(プリントアウト)し
たり、画像データをSCSIを介してパーソナルコンピ
ュータやワークステーション等の情報処理装置に転送し
て、利用したり、情報処理装置が具備するCRTに静止
画像を表示するようになっている。
【0003】また、従来の撮像装置には、例えば操作性
の向上等を図るために、撮像信号を生成すると共に、プ
ロセス処理を施す部分(以下、カメラヘッド部とい
う。)と、撮像信号を画像データに変換して、ビデオプ
リンタ等に出力する部分(以下、プロセッサ部とい
う。)とが分離され、その間がケーブルで接続されたも
のがある。したがって、このような撮像装置では、プロ
セッサ部は、ケーブルの周波数特性を補償するためのケ
ーブル長補償器と、このケーブル長補償器の補償特性を
切り換えるための操作部とを備え、撮影者は、現在使用
しているケーブルの長さに応じて操作部の設定を行うよ
うになっている。
【0004】
【発明が解決しようとする課題】ところで、解像度を高
めるために、所謂空間画素ずらしの3板式カメラをカメ
ラヘッド部として使用することが考えられる。この場
合、高解像度を維持するためには、プロセッサ部に設け
られた撮像信号を画像データに変換するアナログ/ディ
ジタル変換器(以下、A/D変換器という。)のサンプ
リングクロックを、固体撮像素子の読出クロック、例え
ば水平転送パルスに同期させる必要がある。
【0005】すなわち、カメラヘッド部から上述のケー
ブルを介して水平転送パルスを直接プロセッサ部に伝送
し、この水平転送パルスをサンプリングクロックとして
用いることが考えられる。しかし、水平転送パルスは周
波数が高く、波形の劣化を少なくして伝送するために
は、高価なインターフェイス回路やケーブルが必要とさ
れ、また、ケーブルを長くすると、その遅延量が問題と
なる。
【0006】そこで、周波数が低く、水平転送パルスに
位相が一致した水平同期信号をカメラヘッド部からプロ
セッサ部に送り、プロセッサ部において、例えば所謂位
相同期ループ(以下、PLL:Phase Locked Loop とい
う。)を用いて、サンプリングクロックの位相を水平同
期信号に一致させて生成することが考えられるが、ケー
ブルが長くなると、水平同期信号の波形が劣化し、結果
的には水平転送パルスとサンプリングクロックの位相が
ずれてしまうことになる。
【0007】本発明は、このような実情に鑑みてなされ
たものであり、安価なインターフェイス回路やケーブル
を用いることができ、また、ケーブルの長さに応じて自
動的にサンプリングクロックの位相をシフトすることが
でき、カメラヘッド部が有する高解像度を劣化させない
撮像装置を提供することを目的とする。
【0008】
【課題を解決するための手段】上述の課題を解決するた
めに、本発明に係る第1の撮像装置は、被写体を撮影し
て撮像信号を出力するカメラヘッド部と、カメラヘッド
部からの撮像信号を画像データに変換するプロセッサ部
と、カメラヘッド部からの撮像信号と水平同期信号をプ
ロセッサ部に伝送するためのケーブルとからなる撮像装
置であって、プロセッサ部は、ケーブルを介して供給さ
れる水平同期信号に基づいてサンプリングクロックを生
成する位相同期ループと、位相同期ループからのサンプ
リングクロックを用いて撮像信号を画像データに変換す
るアナログ/ディジタル変換器とを備え、位相同期ルー
プは、サンプリングクロックを生成する電圧制御発振器
と、電圧制御発振器からのサンプリングクロックを分周
する分周器と、分周器の出力をシフトする位相シフタ
と、ケーブルで遅延されて供給される水平同期信号と位
相シフタからのシフトされた分周器の出力との位相を比
較して、電圧制御発振器の発振周波数を制御する比較器
とから構成されることを特徴とする。
【0009】また、本発明に係る第2の撮像装置は、第
1の撮像装置において、位相シフタは、そのシフト量が
可変であることを特徴とする。
【0010】また、本発明に係る第3の撮像装置は、第
2の撮像装置において、プロセッサ部は、ケーブルを介
して供給される撮像信号にケーブル長に応じた補償を施
すケーブル長補償器と、ケーブル長補償器の補償特性を
切り換えるための操作部とを備え、位相シフタは、分周
器の出力を順次遅延する縦続接続された複数のゲート回
路と、複数のゲート回路の各出力の1つを切り換え選択
して、位相比較器に供給する切換スイッチとからなり、
ケーブル長補償器の切換に連動して切換スイッチを動作
させ、位相シフタのシフト量を制御することを特徴とす
る。
【0011】
【作用】本発明では、ケーブルで遅延されて供給される
水平同期信号に基づいて、この水平同期信号に位相が一
致したサンプリングクロックを生成し、このサンプリン
グクロックを用いて、ケーブルを介して供給される撮像
信号を画像データに変換する。
【0012】また、本発明では、撮影者がケーブルの長
さに応じて設定した補償特性により、ケーブルを介して
供給される撮像信号に補償を施すと共に、分周器の出力
を順次遅延する複数のゲート回路の各出力の1つを、ケ
ーブル長補償器の切換に連動して選択して、ケーブルで
遅延されて供給される水平同期信号に位相が一致したサ
ンプリングクロックを生成する。そして、このサンプリ
ングクロックを用いて、ケーブル長補償が施された撮像
信号を画像データに変換する。
【0013】
【実施例】以下、本発明に係る撮像装置の一実施例を図
面を参照しながら説明する。本発明を適用した撮像装置
は、例えば図1に示すように、被写体を撮影して撮像信
号を出力するカメラヘッド部10と、該カメラヘッド部
10からの撮像信号を画像データに変換するプロセッサ
部20と、上記カメラヘッド部10からの撮像装置と水
平同期信号をプロセッサ部20に伝送するためのケーブ
ル1とからなり、プロセッサ部20は、カメラヘッド部
10からケーブル1を介して供給される水平同期信号に
基づいてサンプリングクロック生成し、このサンプリン
グクロックを用いて、カメラヘッド部10から供給され
る撮像信号を画像データに変換するようになっている。
【0014】具体的には、カメラヘッド部10は、上述
の図1に示すように、3原色(R、G、B)の各光をそ
れぞれ受光して、3原色の各撮像信号を出力する固体撮
像素子(以下、CCDという。)11R 、11G 、11
B と、該CCD11R 〜11 B の各出力をそれぞれ所謂
相関二重サンプルグするCDS回路12R 、12G 、1
B と、該CDS回路12R 〜12B からの各撮像信号
のレベルをそれぞれ調整するAGC13R 、13G 、1
B と、該AGC13R 〜13B からの各撮像信号に所
謂プロセス処理を施すプロセス回路14とを備える。
【0015】すなわち、カメラヘッド部10は、例えば
所謂空間画素ずらしの3板式カメラからなり、緑(G)
の画素に対して赤(R)、青(B)の各画素が1/2画
素ずらされたCCD11R 〜11B (以下、総称してC
CD11という。)は、所謂色分解プリズムにより3原
色に分解された光を受光し、得られる撮像信号をCDS
回路12に供給する。CDS回路12は、相関二重サン
プル法により、撮像信号の雑音を低減させ、AGC13
は、この撮像信号が適正なレベルとなるように増幅し、
増幅した撮像信号をプロセス回路14に供給する。
【0016】プロセス回路14は、例えばガンマ補正回
路、ホワイトクリップ回路、ニー回路、ブラッククリッ
プ回路等からなり、撮像信号にガンマ補正等のプロセス
処理を施し、得られる画像信号をケーブル1を介してプ
ロセッサ部20に供給する。
【0017】また、ビデオカメラ10は、上述の図1に
示すように、水平同期信号等を発生する同期信号発生器
(以下、SGという。)15と、該SG15からの水平
同期信号等に基づいて、上記CCD11の水平転送パル
ス等を生成するタイミング発生回路(以下、TGとい
う。)16とを備える。
【0018】そして、SG15は、水平同期信号と垂直
同期信号を発生し、これらの同期信号をTG16に供給
する。TG16は、これらの同期信号に基づいて、垂直
転送パルス、水平転送パルス等を生成し、これらのパル
スによりCCD11を駆動する。また、SG15は、水
平同期信号をケーブル1を介してプロセッサ部20に供
給する。
【0019】プロセッサ回路20は、上述の図1に示す
ように、上記プロセス回路14からケーブル1を介して
供給される3原色の各画像信号にケーブル長に応じた補
償を施すケーブル長補償器21R 、21G 、21B と、
該ケーブル長補償器21R 〜21B からの各画像信号を
それぞれ画像データに変換するアナログ/ディジタル変
換器(以下、A/D変換器という。)22R 、22G
22B と、該A/D変換器22R 〜22B からの3原色
の各画像データを記憶する画像メモリ23と、該画像メ
モリ23から読み出された画像データに対して高解像度
化の処理を行う高精細化プロセス回路24と、上記ケー
ブル長補償器21R 〜21B の補償特性を切り換えるた
めの操作部25と、上記プロセス回路14からケーブル
1を介して供給される水平同期信号に基づいてサンプリ
ングクロック生成する位相同期ループ(以下、PLL:
Phase Locked Loop という。)30とを備える。
【0020】そして、ケーブル長補償器21R 〜21B
(以下、総称してケーブル長補償器21という。)は、
ケーブル1を介して供給される画像信号に対して、ケー
ブル1の長さに応じた周波数特性(所謂f特)を補償す
るものであり、ケーブル1の周波数特性と合成した周波
数特性が平坦(フラット)となるように、画像信号に補
償を施し、得られる画像信号をA/D変換器22に供給
する。
【0021】ところで、このケーブル長補償器21の補
償特性の切り換えは、撮影者が使用しているケーブル1
の長さに応じて操作部25を操作することにより、行わ
れる。すなわち、操作部25は、撮影者が操作するロー
タリースイッチ25aと、該ロータリースイッチ25a
の出力をデコードするデコーダ25bとからなり、デコ
ーダ25bは、撮影者が設定したロータリースイッチ2
5aの出力をデコードして、ケーブル長補償器21の補
償特性の切換を制御する。
【0022】A/D変換器22は、PLL30から供給
されるサンプリングクロックを用いて、ケーブル長補償
器21から供給される画像信号を、例えば1サンプル値
が8ビットからなる画像データに変換し、この画像デー
タを画像メモリ23に供給する。そして、画像メモリ2
3は、撮影者のレリースボタン(図示せず)操作をトリ
ガとして、A/D変換器22から供給される画像データ
を静止画像の画像データとして記憶する。この記憶され
た画像データは、必要に応じて読み出されて高精細化プ
ロセス回路24に供給される。
【0023】高精細化プロセス回路24は、読み出され
た画像データに、例えば空間画像ずらしに対応する輝度
信号の高解像度化の処理を施し、得られる画像データを
例えば所謂スモール・コンピュータ・システム・インタ
ーフェイス(SCSI:Small Computer System Interf
ace )を介してビデオプリンタ、パーソナルコンピュー
タやワークステーション等の情報処理装置に供給する。
この結果、記憶された画像データに基づいた静止画像が
印刷(プリントアウト)され、また、この画像データに
基づいた静止画像が報処理装置が具備するCRTに表示
される。
【0024】ここで、PLL30の具体的な構成につい
て説明する。PLL30は、例えば図2に示すように、
サンプリングクロックを生成する電圧制御発振器(以
下、VCO:Voltage Controlled Oscillator とい
う。)33と、該VCO33からのサンプリングクロッ
クを分周する分周器34と、該分周器34からの分周さ
れたサンプリングクロック(以下、分周信号という。)
をシフトするシフト量が可変な位相シフタ40と、上記
ケーブル1で遅延されて供給される水平同期信号と上記
位相シフタ40からの分周信号との位相を比較する位相
比較器31と、該位相比較器31の出力の高域成分を除
去して、上記VCO33の発振周波数を制御するループ
フィルタ32とを備える。
【0025】そして、このPLL30では、ケーブル1
で遅延されて供給される水平同期信号をリファレンスに
してサンプリングクロックを生成し、すなわちサンプリ
ングクロックを上述したCCD11の水平転送パルスに
同期させて生成し、このサンプリングクロックをA/D
変換器22に供給するようになっている。
【0026】具体的には、VCO33は、サンプリング
クロックを生成し、このサンプリングクロックをA/D
変換器22に供給すると共に、分周器34に供給する。
分周器34は、サンプリングクロックを、ケーブル1で
遅延されて供給される水平同期信号と同じ周波数となる
ように分周し、分周したサンプリングクロック、すなわ
ち分周信号を位相シフタ40に供給する。
【0027】位相シフタ40は、例えば図3に示すよう
に、上記分周器34からの分周信号を順次遅延する縦続
接続された例えば6個のゲート回路41、42、43、
44、45、46と、該ゲート回路41〜46の各出力
の1つを切り換え選択して、上記位相比較器31に供給
する切換スイッチ47とからなり、ゲート回路41〜4
6は、分周器からの分周信号を順次遅延する。そして、
撮影者が使用しているケーブル1の長さに応じてロータ
リースイッチ25aを操作すると、切換スイッチ47
は、デコーダ25bの出力に基づいて、ゲート回路41
〜46の各出力の中のケーブル1の長に応じた遅延量を
有する分周信号を選択して位相比較器31に供給する。
すなわち、A/D変換器22においてサンプリングクロ
ックが上述したCCD11の水平転送パルスと同期する
位相シフタ40の遅延量をケーブル1の長さ毎に予め求
めておき、切換スイッチ47は、使用しているケーブル
1に応じた遅延量の分周信号を選択して出力ように制御
される。
【0028】位相比較器31は、ケーブル1で遅延され
て供給される水平同期信号と切換スイッチ47で選択さ
れた分周信号との位相を比較し、例えば位相差に応じた
制御電圧を発生する。そして、ループフィルタ32は、
位相比較器31から供給される制御電圧の高域成分を除
去して、VCO33の発振周波数を制御する。
【0029】かくして、VCO33からは、ケーブル1
で遅延された水平同期信号に位相が一致した、すなわち
A/D変換器22においてCCD11の水平転送パルス
に同期したサンプリングクロックを生成する。この結
果、A/D変換器22は、水平転送パルスに同期して画
像信号を画像データに変換することができ、高解像度の
画像データを生成することができる。換言すると、周波
数が高い水平転送パルスを伝送する必要がなく、周波数
が低い水平同期信号に基づいて水平転送パルスに同期し
たサンプリングクロックを生成することができ、安価な
インターフェイス回路やケーブルを用いて、空間画素ず
らしの3板式からなるカメラヘッド部10の高解像度を
劣化させることなく、有効に活かすことができる。ま
た、ケーブルの長さに応じて自動的にサンプリングクロ
ックの位相をシフトすることができる。
【0030】
【発明の効果】以上の説明で明かなように、本発明で
は、ケーブルで遅延されて供給される水平同期信号に基
づいて、この水平同期信号に位相が一致したサンプリン
グクロックを生成し、このサンプリングクロックを用い
て、ケーブルを介して供給される撮像信号を画像データ
に変換することにより、アナログ/ディジタル変換器に
おいてサンプリングクロックをカメラヘッド部の水平転
送パルスに同期されることができ、高解像度の画像デー
タを生成することができる。換言すると、周波数が高い
水平転送パルスを伝送する必要がなく、周波数が低い水
平同期信号に基づいて水平転送パルスに同期したサンプ
リングクロックを生成することができ、安価なインター
フェイス回路やケーブルを用いて、空間画素ずらしの3
板式からなるカメラヘッド部の高解像度を劣化させるこ
となく、有効に活かすことができる。
【0031】また、本発明では、撮影者がケーブルの長
さに応じて設定した補償特性により、ケーブルを介して
供給される撮像信号に補償を施すと共に、分周器の出力
を順次遅延する複数のゲート回路の各出力の1つを、ケ
ーブル長補償器の切換に連動して選択して、ケーブルで
遅延されて供給される水平同期信号に位相が一致したサ
ンプリングクロックを生成することにより、ケーブルの
長さに応じて自動的にサンプリングクロックの位相をシ
フトすることができ、空間画素ずらしの3板式からなる
カメラヘッド部10の高解像度を有効に活かすことがで
きる。
【図面の簡単な説明】
【図1】本発明を適用した撮像装置の具体的な構成を示
すブロック図である。
【図2】上記撮像装置を構成するPLLの具体的な回路
構成を示す図である。
【図3】上記PLLを構成する位相シフタの具体的な回
路構成を示す図である。
【符号の説明】
1 ケーブル 10 カメラヘッド部 11R 、11G 、11B CCD 15 同期信号発生器 20 プロセッサ部 21 ケーブル長補償器 22 A/D変換器 23 画像メモリ 25 操作部 30 PLL 31 位相比較器 33 VCO 34 分周器 40 位相シフタ 41〜46 ゲート回路 47 切換スイッチ

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 被写体を撮影して撮像信号を出力するカ
    メラヘッド部と、 該カメラヘッド部からの撮像信号を画像データに変換す
    るプロセッサ部と、 上記カメラヘッド部からの撮像信号と水平同期信号をプ
    ロセッサ部に伝送するためのケーブルとからなる撮像装
    置であって、 上記プロセッサ部は、 上記ケーブルを介して供給される水平同期信号に基づい
    てサンプリングクロックを生成する位相同期ループと、 該位相同期ループからのサンプリングクロックを用いて
    撮像信号を画像データに変換するアナログ/ディジタル
    変換器とを備え、 上記位相同期ループは、 サンプリングクロックを生成する電圧制御発振器と、 該電圧制御発振器からのサンプリングクロックを分周す
    る分周器と、 該分周器の出力をシフトする位相シフタと、 上記ケーブルで遅延されて供給される水平同期信号と上
    記位相シフタからのシフトされた分周器の出力との位相
    を比較して、上記電圧制御発振器の発振周波数を制御す
    る比較器とから構成されることを特徴とする撮像装置。
  2. 【請求項2】 前記位相シフタは、そのシフト量が可変
    であることを特徴とする請求項1記載の撮像装置。
  3. 【請求項3】 前記プロセッサ部は、 前記ケーブルを介して供給される撮像信号にケーブル長
    に応じた補償を施すケーブル長補償器と、 該ケーブル長補償器の補償特性を切り換えるための操作
    部とを備え、 前記位相シフタは、 前記分周器の出力を順次遅延する縦続接続された複数の
    ゲート回路と、 該複数のゲート回路の各出力の1つを切り換え選択し
    て、前記位相比較器に供給する切換スイッチとからな
    り、 上記ケーブル長補償器の切換に連動して切換スイッチを
    動作させ、上記位相シフタのシフト量を制御することを
    特徴とする請求項2記載の撮像装置。
JP6043753A 1994-03-15 1994-03-15 撮像装置 Withdrawn JPH07255007A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6043753A JPH07255007A (ja) 1994-03-15 1994-03-15 撮像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6043753A JPH07255007A (ja) 1994-03-15 1994-03-15 撮像装置

Publications (1)

Publication Number Publication Date
JPH07255007A true JPH07255007A (ja) 1995-10-03

Family

ID=12672535

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6043753A Withdrawn JPH07255007A (ja) 1994-03-15 1994-03-15 撮像装置

Country Status (1)

Country Link
JP (1) JPH07255007A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008054327A (ja) * 2006-08-25 2008-03-06 Samsung Electronics Co Ltd 非シルドより対線(unshieldedtwistedpair:UTP)を介して映像獲得装置と映像記録装置を接続する中継装置
CN114697536A (zh) * 2020-12-31 2022-07-01 上海微电子装备(集团)股份有限公司 一种2k线阵相机和自动对相方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008054327A (ja) * 2006-08-25 2008-03-06 Samsung Electronics Co Ltd 非シルドより対線(unshieldedtwistedpair:UTP)を介して映像獲得装置と映像記録装置を接続する中継装置
CN114697536A (zh) * 2020-12-31 2022-07-01 上海微电子装备(集团)股份有限公司 一种2k线阵相机和自动对相方法

Similar Documents

Publication Publication Date Title
JP4182124B2 (ja) 画像表示装置、ドットクロック位相調整回路及びクロック位相調整方法
GB2314993A (en) Image size adjusting apparatus of digital display monitors
JPH1042176A (ja) 撮像装置
JPH07255007A (ja) 撮像装置
EP0369381B1 (en) Solid-state image sensing apparatus
KR100204250B1 (ko) 영상신호처리장치
WO1997039573A1 (fr) Processeur de signaux d'images numeriques et capteur d'images
JPH11289551A (ja) 表示装置およびその制御方法
EP0966153B1 (en) Video signal synchronizing apparatus
US6421496B1 (en) Camcorder signal processor having superimposition capability and dual PLL
JP2004266745A (ja) 出力回路、受信回路、インターフェース装置及びデジタルカメラ
US6989809B1 (en) Liquid crystal display
KR100192471B1 (ko) 색신호 처리회로
EP0482611B1 (en) Solid-state image pickup apparatus synchronisation for inserting an image on a main screen
JP3667784B2 (ja) 映像信号処理装置
KR100803506B1 (ko) 영상 출력 시스템
KR0183756B1 (ko) 디지탈 영상신호처리장치 및 그 방법
JP2967619B2 (ja) カラー固体撮像装置
JP3721616B2 (ja) クロック同期装置およびクロック同期方法
JP3758230B2 (ja) 撮像装置
JP3603683B2 (ja) ビデオエンコーダ回路及びテレビジョン方式変換方法
JP3783284B2 (ja) 撮像装置
JP3128998B2 (ja) ディジタルカムコーダ
JPH01164189A (ja) ビデオプリンタ信号処理回路
JPH077744A (ja) タイムベースコレクタ装置

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20010605