JPH07184157A - 画像取扱装置 - Google Patents

画像取扱装置

Info

Publication number
JPH07184157A
JPH07184157A JP6215616A JP21561694A JPH07184157A JP H07184157 A JPH07184157 A JP H07184157A JP 6215616 A JP6215616 A JP 6215616A JP 21561694 A JP21561694 A JP 21561694A JP H07184157 A JPH07184157 A JP H07184157A
Authority
JP
Japan
Prior art keywords
signal
address
image
memory
frame memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6215616A
Other languages
English (en)
Inventor
Takayuki Kijima
貴行 木島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Optical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Optical Co Ltd filed Critical Olympus Optical Co Ltd
Priority to JP6215616A priority Critical patent/JPH07184157A/ja
Publication of JPH07184157A publication Critical patent/JPH07184157A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Image Input (AREA)
  • Processing Or Creating Images (AREA)

Abstract

(57)【要約】 【目的】記録媒体への画像ファイル記録管理を改善した
画像取扱装置を提供する。 【構成】画像メモリの記録領域に、複数の領域に分割し
て一の画像を表す画像データを格納する態様で画像デー
タが格納される際、上記各領域の担う当該一の画像の部
分の画像全体に対する位置づけ及びこれら領域の先頭部
の番地及び終端部の番地を認識し、この認識結果に基づ
いて上記複数の領域に分割して格納された画像データを
画像メモリ手段に連続的に設定された領域に一括して格
納している。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は画像取扱装置に関し、特
に記録媒体に記録する画像ファイル構成を改善する画像
取扱装置に関する。
【0002】
【従来の技術】デジタルスチルカメラのように、画像情
報を画像データとしてICメモリカード等記録媒体に記
録する画像取扱装置では、記録媒体として用いられるI
Cメモリカード等の記録容量が比較的小さいため、記録
する画像情報(撮影被写体像)の枚数を増加させるた
め、撮像素子から得られる画像信号をフレームメモリに
記録し、このフレームメモリから所定のフォーマットで
読出した画像データを圧縮して記録媒体に記録するのが
通常である。再生時には、記録媒体から読出した画像デ
ータに対して上記圧縮とは逆処理である伸長処理を施し
た後、画像を再生している。
【0003】
【発明が解決しようとする課題】上述のように、従来の
画像取扱装置では、圧縮した画像データを記録媒体に記
録している。しかしながら、撮影する画像対象は千差万
別であり、非常に細かい情報を含むものからきわめて単
純な形状まで幅広く、一律に上記の如き圧縮処理を施し
て記録媒体に記録すると、再生画像は画像対象によって
は画質が著しく劣化してしまうという問題がある。ま
た、コントローラがフレームメモリとICメモリカード
で各々存在する場合には、I/O数が多くなってしまう
という問題があり、更には、I/O中にクロックが多数
存在すると不用なノイズが生ずるという問題もある。ま
た、後述するように、従来は、ICメモリカード等の記
録媒体の画像ファイルは、連続したアドレス上に管理さ
れている。したがって、不連続アドレス上にファイルが
存在するので再生が困難であった。
【0004】そこで、本発明の目的は、記録媒体への画
像ファイル記録管理を改善した画像取扱装置を提供する
ことにある。
【0005】
【課題を解決するための手段】前述の課題を解決するた
め、本発明による画像取扱装置は、読出し可能な態様で
当該供給された画像データを格納するための画像メモリ
手段と、当該記録領域に離散的に設定された複数の領域
に分割して一の画像を表す画像データを格納する態様で
画像データが格納された情報記録媒体が適用されたとき
には、上記各領域の担う当該一の画像の部分の画像全体
に対する位置づけ及びこれら領域の先頭部の番地及び終
端部の番地を認識する認識手段と、上記認識手段の認識
に基づいて上記情報記録媒体に離散的に設定された複数
の領域に分割して格納された画像データを上記画像メモ
リ手段に連続的に設定された領域に一括して格納すべく
転送する画像データ転送制御手段と、を備えて構成され
る。
【0006】
【作用】本発明では、画像メモリの記録領域に、複数の
領域に分割して一の画像を表す画像データを格納する態
様で画像データが格納される際、上記各領域の担う当該
一の画像の部分の画像全体に対する位置づけ及びこれら
領域の先頭部の番地及び終端部の番地を認識し、この認
識結果に基づいて上記複数の領域に分割して格納された
画像データを画像メモリ手段に連続的に設定された領域
に一括して格納している。
【0007】
【実施例】次に、本発明の実施例について図面を参照し
ながら説明する。図1は、本発明による画像取扱装置の
基本構成ブロック図である。モード設定部12により、
画像データを圧縮記録する圧縮モードと、画像データを
圧縮せず、そのまま記録媒体であるメモリカードに直接
転送して記録する非圧縮モードが選択される。撮像素子
であるCCD1で得られた被写体画像信号は、撮像プロ
セス回路2で所定の撮像処理が施された後、A/Dコン
バータ3でデジタル画像データに変換され、フレームメ
モリ4に一旦記憶される。
【0008】通常の圧縮処理を行う圧縮モードでは、フ
レームメモリ4から読出された画像データは、セレクタ
5の端子5Bを介してDCT(離散コサイン変換)部6
に出力される。フレームメモリ4からの書込み/読出し
は、CPU11の制御を受けたフレームメモリコントロ
ーラ10からのアドレス信号に従って行われる。フレー
ムメモリ4から出力された画像データは、DCT部6に
おいてDCT変換され、圧縮伸長部7で圧縮処理された
後、セレクタ8の端子8Bを介してメモリカード9に記
録される。
【0009】一方、再生時には、メモリカード9から読
出された画像データは、セレクタ8の端子8Bを介して
圧縮伸長部7において伸長処理され、DCT部6により
逆DCT(IDCT)変換が施され、セレクタ5の端子
5Bを介してフレームメモリ4に一旦記憶される。フレ
ームメモリ4から読出された画像データがD/Aコンバ
ータ15によりアナログ信号に変換されてモニタ系に再
生出力として供給される。
【0010】メモリカード9の書込み/読出しは、CP
U11の制御を受けたメモリカードコントローラ14に
より制御される。CPU11は、本装置を全体的に制御
するもので、各種操作部からの操作指示情報に基づいて
各種制御信号を送出する。本例では、ユーザが圧縮/非
圧縮モードを選択するモード設定部12からのモード設
定情報に基づいて所定の動作制御を行う。
【0011】以上の動作が通常の圧縮/伸長処理を行う
動作であるが、記録画像が画質劣化を伴うような細かい
情報を含む場合等で、ユーザが高画質を望む場合には、
上記圧縮伸長処理を施さない動作をユーザがモード設定
部12により選択する。この場合には、セレクタ5と8
は、CPU11からの切換コントロール信号により端子
5Aと8Aをそれぞれ選択し、フレームメモリ4から読
出された画像データをセレクタ5の端子5Aとセレクタ
8の端子8Aを介してメモリカード9に直接転送し、記
録する。この切換コントロール信号は、DCT部6、圧
縮伸長部7にも供給され、圧縮伸長処理を施さない上記
動作では、その動作を停止させて省電力化を図ってい
る。
【0012】セレクタ13は、メモリカードコントロー
ラ14を圧縮モード時と非圧縮モード時とで制御を異な
らせるもので、圧縮記録モード時には端子13Bを介し
て圧縮伸長部7からの制御信号を、非圧縮記録モードで
は端子13Aを介してフレームメモリコントローラ10
からのタイミング合わせのための信号CONT2を供給
する。
【0013】上記動作において、圧縮記録モードと非圧
縮記録モードのフレームメモリ4からのデータ転送の態
様は異なる。圧縮記録モードでは、フレームメモリ4か
らブロックデータとして読出されたデータがDCT部6
に供給される。すなわち、図(C)に示すように、Y信
号は各画素対応で得られるのに対して色信号は2つのY
1 とY2 信号に対して各1つの色信号CB1 ,CR1 が
得られるので、図2(A)に示すように、Y信号2ブロ
ックと色信号(CBまたはCR)のそれぞれ1ブロック
がn×n画素のブロックデータとして、同図(B)に示
す如き順序で伝送される。また、非圧縮記録モードで
は、伝送されるデータは、同図(D)に示すような画素
対応の点順次データとなる。
【0014】図3には、メモリコントローラ10の制御
の下、フレームメモリ4へのY信号と色信号の記憶回路
の構成ブロック図が示されている。フレームメモリ4
は、Y信号であるデータY0 とY1 、色信号であるデー
タCBとCRのそれぞれを記憶するY0 メモリ4A、Y
1 メモリ4B、CBメモリ4C、CRメモリ4Dから成
り、4A,4B,4C,4Dは1フィールド分のメモリ
チップ各2個によってフレーム分の容量を持っている。
また、データY0 ,Y1 ,CB及びCRの対応するメモ
リへの記憶は、メモリコントローラ10から供給される
チップセレクト信号CS、ライトイネーブル信号WE、
アウトプットイネーブル信号OE、アドレス信号によっ
て制御される。
【0015】図4には、フレームメモリ4への画像デー
タの書込みの際のメモリマップが示されている。メモリ
領域のうち、有効画面領域は、水平方向が、後述する図
7に示すカウンタ構成からの出力のうちA0 〜A8 (7
68画素)が水平方向のアドレスに対応し、A9 〜A16
(240ライン)が垂直方向のアドレスに相当する。こ
こで、色信号については、図2で説明したように、Y信
号の半分となるので水平方向が384画素となる。ま
た、このアドレス割り当ては、フィールドデータ分の容
量に対してなされており、図に示すようにAフィール
ド、Bフィールド2つのメモリチップに対して同じアド
レスでコントロールでき、フィールドの切り換えは別に
チップセレクト信号を設けている。
【0016】図5は、図1における非圧縮モードでの記
録処理のタイミングチャートである。フレームメモリコ
ントローラ10からのクロックDCLKは、DCT部
6、圧縮伸長部7及びメモリカードコントローラ14に
供給される動作の基準クロックである。信号CNT1
は、CPU11からフレームメモリコントローラ10と
メモリカードコントローラ14に供給され、メモリカー
ド9へのデータ転送指示が行われる。信号CNT2は、
フレームメモリコントローラ10からメモリカードコン
トローラ14へ供給されるタイミング合わせのための信
号で、分周器及びアドレスカウンタのリセットに用いら
れる。DCLKは、フレームメモリコントローラ10及
びメモリカードコントローラ14で、各々同じタイミン
グで2分周、4分周され、更にフレームメモリコントロ
ーラ10ではセレクト信号1とセレクト信号2及びフレ
ームメモリアドレスが、メモリカードコントローラ14
ではメモリカードアドレスが生成される。フレームメモ
リアドレス信号は、DCLKでラッチされて各メモリに
供給され、同一メモリアドレスで例えば、アドレス
“0”に従って、図3のY0 メモリ4A、Y1 メモリ4
B、CBメモリ4C及びCRメモリ4Dからは対応アド
レスのデータY1 、Y2 、B1 及びR1 が読出され、各
メモリ出力はDCLKでラッチされた後に、セレクト信
号1,セレクト信号2によってセレクトされる。更に、
セレクトデータは、4分周クロックをDCLKで遅延さ
れたラッチクロックでラッチされ、メモリカードコント
ローラ14で別に生成されたメモリカードアドレスにタ
イミングが合致して、メモリカードへの記録が行われ
る。メモリカードへのライトイネーブル信号WEは、図
示の如くタイミングで、4分周クロックより生成され
る。
【0017】図6には、図1の非圧縮モード再生時のメ
モリコントローラ14によるメモリカード9からのデー
タ再生動作タイミングチャートが示されている。DCL
K、CNT1、CNT2、DCLKの2分周及び4分周
出力は、図5と同様であり、分周器及びアドレスカウン
タはCNT2から4DCLK遅れてリセットされる。図
示の如く、メモリカードコントローラ14によってメモ
リカードアドレスが生成され、メモリカード9から該当
アドレスのデータがY1 、Y2 、B1 、R1 、Y3 、Y
4 、…のように読出される。読出されたデータは、DC
LKの4分周出力でラッチされ、各フレームメモリに供
給される。その結果、フレームメモリ4のCRメモリ4
D、CBメモリ4C、Y1 メモリ4B及びY0 メモリ4
Aへの書込みは、直/並列変換(S/P変換)され、ラ
イトイネーブル信号WEによってフレームメモリアドレ
スに対応して、図示の如く書込まれる。図5及び図6の
タイミングチャートは、画素単位で示したものであり、
これは画像データがフィールドであるかフレームである
かにかかわりなく適用される。フレームデータの場合
は、転送時にラインごとにフレームメモリの切り換えを
行って、ノンインタレース、インタレースの変換が行わ
れる。
【0018】図7は、フレームメモリアドレス生成のた
めのカウンタ構成図を示す。同図(A)は、ビデオレー
トの画像データを記憶する際のカウンタ構成で、9ビッ
トのカウンタ41がDCLKをカウントし、A0 〜A8
から成る水平方向のアドレス信号を出力し、8ビット構
成のカウンタ42はHDをカウントしてA9〜A16から
成る垂直方向のアドレス信号を出力する。同図(B)
は、非圧縮モードの記録動作で、メモリカード9へのデ
ータ転送を行う際、後述する色補間処理を行うときのカ
ウンタ構成である。カウンタ43で16分周されたクロ
ックが9ビット構成のカウンタ41でカウントされ、A
0 〜A8 に水平方向読み出しアドレス信号を出力すると
ともに、デコーダ44が384をデコードすると、カウ
ンタ41をリセットし、次のカウンタ42及びカウンタ
45にカウント動作を行わせる。カウンタ42と45の
出力は、図5のセレクト信号2により交互に切り換えら
れ、補間処理を行うための垂直方向アドレスA9〜A1
6を生成する。また、カウンタ42は、転送するデータ
がフレームデータである場合は、フレームメモリのチッ
プセレクト信号も生成し、その場合は、最下位ビットを
チップセレクト信号とし、その次の下位ビットから順に
A9〜A16を割り当てる。フィールドデータの場合
は、最下位から順にA9〜A16を割り当てる。同図
(C)は、非圧縮モードの再生動作、及び記録動作で色
補間が行われれない場合にフレームメモリ4とメモリカ
ード9の間でデータ転送をする際のカウンタ構成であ
る。(B)と同様に、カウンタ43で16分周されたク
ロックが、カウンタ41でカウントされ、デコーダ44
で384がデコードされたとき、カウンタ41をリセッ
トするとともにカウンタ42に出力が供給される。カウ
ンタ41からは水平アドレスがカウンタ42からは垂直
アドレス及びフレームメモリのチップセレクト信号が生
成される。
【0019】以上の例では、フレームメモリ4からカー
ドメモリコントローラ14への供給クロックを圧縮時と
変更することなく、非圧縮転送の制御が行われている。
また、フレームメモリコントローラ10とメモリカード
コントローラ14に各々分周器が設けられ、データの転
送開始を示す同期トリガ信号を基に分周が同期して行わ
れる。
【0020】さて、図1に示す例がフレームメモリ4か
らのデータをメモリカード9に直接転送していたのに対
し、色補間処理を行うことにより色解像感を改善する例
を図8を参照しながら説明する。
【0021】撮像素子(補色フィルタタイプのCCD)
からの色信号を演算して色差信号を得ると、図(A)の
ようにCBとCRが交互に出力されるCBCR線順次出
力となり、CB信号とCR信号は、一ライン置きに得ら
れる。したがって、各ラインのCB信号とCR信号をラ
インメモリ等を用いて1Hだけ遅延して、図(B)のよ
うに、CB信号とCR信号を同時化している。しかし、
本来ないはずのラインに色信号を強制的に割り当てるた
めに色のにじみが生じてしまい、垂直方向の色の解像感
が低下してしまう。
【0022】本例では、本来の色信号がないラインに対
しては両隣の色信号を用いて、例えば、(C)に示す如
く、(B0 +B1 )/2、(B1 +B2 )/2、(R1
+R2 )/2、(R2 +R3 )/2のように補間処理を
行うことにより色のにじみ等の画質劣化を防止してい
る。本例の構成は図9に示され、この補間処理は、図9
の補間演算部16で行われる。図9において、図1と同
一符号が付されている構成部は、同一構成部を示す。
【0023】本例においては、フレームメモリ4から読
出した画像データをセレクタ5と8を介してメモリカー
ド9に記録する際、補間演算部16で上述の如く色信号
の補間処理を行って書込む。上記色補間処理を行うとき
の非圧縮モードのアドレス生成のためのカウンタ構成
は、図7で説明した構成となる。
【0024】図10には本例における非圧縮モードでの
補間処理の動作タイミングチャートが示されている。フ
レームメモリの基準クロックとしてのDCLKに同期し
て、CNT1とカウンタリセット及びロード用のCNT
2信号が生成されるとともに、DCLKの2分周及び4
分周クロックが生成される。2つのY信号やR、B信号
のセレクト用のセレクト信号1と、Y信号とCRまたは
CB信号のセレクト用のセレクト信号2が生成され、ア
ドレスカウンタキャリーイン信号、カウンタ41では水
平方向のフレームメモリアドレスが図示のA0 とA1 出
力のようなタイミングで生成される。垂直方向のメモリ
ラインアドレスA9 〜A16は、図7(B)で説明したよ
うに、カウンター42及びカウンター45から生成され
るが、カウンター42はCNT2で0にリセットされる
のに対し、カウンター45はCNT2でアドレス値1に
ロードされる。したがって、カウンター45からは、カ
ウンター42で生成されるアドレス値に1を加算したの
と同じアドレス値が生成される。これによって、2ライ
ン分に相当するアドレスがセレクト信号2のタイミング
で交互に生成される。水平、垂直のフレームメモリアド
レス信号は、DCLKでラッチされて、各メモリに供給
され、その結果、Y0 メモリ4A、Y1 メモリ4B、C
Bメモリ4C、CRメモリ4Dから読出されるデータは
図示の如くなる。ここで、例えばY(0,1)の“0”
は垂直方向のライン番号が“0”であることを示し、
“1”は画素番号が“1”であることを示す。
【0025】次に、セレクト信号1及びセレクト信号2
より生成した補間用CBまたはCRデータのラッチクロ
ックにより補間用CBまたはCRメモリのデータはラッ
チされ、Y、CR、CBメモリ出力をDCLKでラッチ
したものをセレクトする。このとき、上述色信号の補間
処理が施されている。続いて、4分周クロックがDCL
Kで遅延されたラッチクロックにより、上記セレクトデ
ータをラッチし、このラッチデータに対応したメモリカ
ードアドレスに従って、メモリカードライトイネーブル
信号に応答してメモリカードに書込む。
【0026】図11は、本例の補間演算部16の詳細構
成ブロック図である。フレームメモリ4から転送された
CBデータとCRデータはラッチクロックに応答して、
ラッチ回路161と162にラッチされる。セレクタ1
63、164及び165により、ラッチ出力とラッチさ
れていない出力とが適宜選択されて出力される。セレク
タ164と165は、カウンタ42からのビットA9の
出力で切り換え制御され、セレクタ163は、インバー
タ166のビットA9の反転出力により切り換え制御さ
れる。A9出力が”L”の場合、セレクタ164と16
5からの出力は、加算器167で加算され、1/2乗算
器168で1/2を乗算されてセレクタ170の端子H
にCB信号として供給される。セレクタ163の出力は
セレクタ170の端子GにCR信号として供給される。
したがって、CBが補間信号、CRが補間しない信号と
なり、A9が”H”となってラインが変わると、CRが
補間信号、CBが補間しない信号となるようにコントロ
ールされる。セレクタ169の端子EとFには、それぞ
れY0 データとY1 データが供給される。セレクタ16
9と170の切換制御信号としては、セレクト信号1
と、カウンタ43のビットA9の信号とセレクト信号1
との排他的論理和出力が供給される。セレクタ169と
170の出力は、セレクタ172の端子IとJに供給さ
れ、セレクト信号2により切り換え出力され、ラッチ1
73にラッチされた後、カード入力データとして出力さ
れる。上述例では、フレームメモリ10からメモリカー
ド9への非圧縮転送時に、色差信号の補間演算を行って
記録している。
【0027】図12には、本発明の実施例を説明するた
めのメモリカード内の画像ファイルの構成例が示されて
いる。通常、ヘッダー部に続いて、画像データが位置
し、図示のようなスタートアドレス及びエンドアドレス
が存在する。ヘッダー部にはスタートアドレス、データ
容量等が書込まれており、CPUが、このヘッダーを読
取ることにより、効率的なファイル管理を行う。通常フ
ァイル管理はMSDOSで行われ、その場合、ファイル
は連続しているとは限らないクラスタのつながりで管理
されているが、画像ファイルは、処理上の容易さから、
従来はメモリカード内で連続したアドレス上に管理され
ているため、不連続のアドレス上にファイルが存在する
と画像を再生表示することができなかった。
【0028】しかし、かかる管理システムは、パソコン
との互換性を考えて採用されたものであるため、パソコ
ン上で管理されたファイルで作成されやすい不連続のフ
ァイルを再生できないと不都合が生じやすい。本実施例
は、この問題を解決するものであり、図13に示すよう
に、ヘッダーの読込みとFATの検索から斜線部で示す
ような不連続の画像データのスタートアドレスとエンド
アドレスを求めて、それに基づいて転送を行う。
【0029】図14は、本実施例の基本構成ブロック図
を示し、説明を簡単にするためシステム構成は図1のD
CT部6と圧縮伸長部7を除いて示してある。また、図
15には、図14に示す実施例の動作タイミングチャー
トが示されている。図15において、CPU107は、
ルートディレクトリの読取り、FATの検索、ヘッダー
の読取り、スタート/エンドアドレスの設定処理を行
い、以後同様にスタート/エンドアドレス設定を順次行
う。CPU107は、スタート/エンドアドレス設定後
に、CNT1信号をフレームメモリ制御部105とカー
ド制御部110に供給し、フレームメモリコントローラ
105は、このCNT1信号に応答したCNT2信号を
カード制御部110に供給する。コンパレータ109
は、カードアドレスカウンタ108からのアドレスが、
スタート/エンドアドレス設定部106からの設定アド
レス以上になったときCNT3信号をCPU107に送
出するとともに、フレームメモリアドレスカウンタ10
4にイネーブル信号としてCNT4信号を送出する。
【0030】さて、記録画像信号は、A/D変換器10
1でデジタル信号に変換された後、フレームメモリ10
3に書込まれる。フレームメモリ103は、フレームメ
モリアドレスカウンタ104からのアドレス信号やフレ
ームメモリコントローラ105からの制御信号により書
込み読出しが制御される。フレームメモリ103から読
出された画像データは、CPU107の制御の下、バス
を介してメモリカード111に書込まれる。メモリカー
ド111への書込み/読出し制御は、カードアドレスカ
ウンタ108とカード制御部110により行われる。再
生時には、メモリカード111から読出された画像デー
タがフレームメモリ103に書込まれ、フレームメモリ
103から読出された画像データD/A変換器102で
アナログ信号に変換されて再生画像出力が得られる。
【0031】CPU107は、スタート/エンドアドレ
ス設定部106を制御してスタート/エンドアドレスを
カードアドレスカウンタ108とコンパレータ109に
供給する。コンパレータ109は、イネーブル信号をカ
ードアドレスカウンタ108とカード制御部110に供
給する。カード制御部110には、フレームメモリ制御
部105からクロックとCNT2信号を、CPU107
からCNT1信号を受信する。CPU107は、フレー
ムメモリ制御部105とカード制御部110にCNT1
信号を、コンパレータ109にCNT3信号を供給す
る。
【0032】以上の実施例では、メモリカード111内
のデータファイルをDOSフォーマットで管理したとき
に、クラスタが散らばってFATにより管理されている
場合、ファイルの状態をCPU107により設定して、
フレームメモリ103にデータを転送し、フレームメモ
リ103上で一つにまとまった画像データにまとめる処
理を行うことができる。
【0033】
【発明の効果】以上説明したように、本発明の画像取扱
装置によれば、フレームメモリ上で一つにまとまった画
像データが得られ、再生が容易となる。
【図面の簡単な説明】
【図1】本発明による画像取扱装置の基本構成ブロック
図である。
【図2】圧縮モードと、非圧縮モードでのデータ転送の
状態を示す図である。
【図3】図1におけるメモリコントローラ10の制御の
下、フレームメモリ4へのY信号と色信号の記録系の構
成ブロック図である。
【図4】フレームメモリ4への画像データの書込みの際
のメモリマップを示す図である。
【図5】図1の例における非圧縮モードでの記録処理の
タイミングチャートである。
【図6】図1の例の非圧縮モード再生時のメモリコント
ローラ14によるメモリカード9からのデータ再生動作
タイミングチャートである。
【図7】メモリアドレス生成のためのカウンタ構成図で
ある。
【図8】本発明に関連する画像取扱装置を説明するため
の図である。
【図9】図8に示す例の構成図である。
【図10】非圧縮モードでの補間処理の動作タイミング
チャートである。
【図11】補間演算部16の詳細構成ブロック図であ
る。
【図12】本発明の実施例を説明するための図である。
【図13】図12に示す実施例を説明するための図であ
る。
【図14】図12に示す実施例の基本構成ブロック図で
ある。
【図15】図14に示す実施例の動作タイミングチャー
トである。
【符号の説明】
1 CCD 2 撮像プロセス部 3,101 A/Dコンバータ 4,103 フレームメモリ 5,8,13 セレクタ 6 DCT部 7 圧縮伸長部 9,111 メモリカード 10,105 フレームメモリコントローラ 11,107 CPU 12 モード設定部 14,110 メモリカードコントローラ 15,102 D/Aコンバータ 16 補間演算部 41,42,43 カウンタ 44 デコーダ 104 フレームメモリアドレスカウンタ 106 スタート/エンドアドレス設定部 108 カードアドレスカウンタ 109 コンパレータ
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 G06K 19/07 H04N 5/91 G06K 19/00 J H04N 5/91 J

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】読出し可能な態様で当該供給された画像デ
    ータを格納するための画像メモリ手段と、 当該記録領域に離散的に設定された複数の領域に分割し
    て一の画像を表す画像データを格納する態様で画像デー
    タが格納された情報記録媒体が適用されたときには、上
    記各領域の担う当該一の画像の部分の画像全体に対する
    位置づけ及びこれら領域の先頭部の番地及び終端部の番
    地を認識する認識手段と、 上記認識手段の認識に基づいて上記情報記録媒体に離散
    的に設定された複数の領域に分割して格納された画像デ
    ータを上記画像メモリ手段に連続的に設定された領域に
    一括して格納すべく転送する画像データ転送制御手段
    と、を備えたことを特徴とする画像取扱装置。
JP6215616A 1994-09-09 1994-09-09 画像取扱装置 Pending JPH07184157A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6215616A JPH07184157A (ja) 1994-09-09 1994-09-09 画像取扱装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6215616A JPH07184157A (ja) 1994-09-09 1994-09-09 画像取扱装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP17467893A Division JP3349201B2 (ja) 1993-06-23 1993-06-23 デジタルスチルカメラ

Publications (1)

Publication Number Publication Date
JPH07184157A true JPH07184157A (ja) 1995-07-21

Family

ID=16675365

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6215616A Pending JPH07184157A (ja) 1994-09-09 1994-09-09 画像取扱装置

Country Status (1)

Country Link
JP (1) JPH07184157A (ja)

Similar Documents

Publication Publication Date Title
US6671418B2 (en) Image processing apparatus and method which determines a block size in accordance with a filter structure
JPH07311569A (ja) 画像処理装置および方法
JP3348917B2 (ja) 画像信号処理装置
JP2004304387A (ja) 画像処理装置
US5309528A (en) Image digitizer including pixel engine
US7688361B2 (en) Image processor including memory controller which starts reading image data before writing screenful of image data is completed
US6661452B1 (en) Digital camera capable of decreasing a required memory capacity
US20010017658A1 (en) Frame memory device and method
US6490407B2 (en) Recording and reproduction of mixed moving and still images
EP0820199B1 (en) Image signal processing apparatus and method
JP4454837B2 (ja) 画像処理装置
JP3523691B2 (ja) 画像取扱装置
JP3931942B2 (ja) 画像ファイル装置
JP3349201B2 (ja) デジタルスチルカメラ
JP3349271B2 (ja) デジタルスチルカメラ
JPH07184157A (ja) 画像取扱装置
JP3710066B2 (ja) 電子スチルビデオカメラ
US7538900B2 (en) Image processing apparatus, image processing method, and image processing system
JP2000354193A (ja) カメラシステムおよび映像信号処理方法
US20040179241A1 (en) Image processing apparatus
JPH10200859A (ja) 画像処理装置及び方法
EP0993190A2 (en) Image data recording and reproducing method, apparatus and medium
JP3204708B2 (ja) 映像記録再生装置
JP4408478B2 (ja) 映像記録装置
JP3034923B2 (ja) 画像データ記録再生装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20030616