JPH07160757A - Fpga timing automatic adjustment system - Google Patents

Fpga timing automatic adjustment system

Info

Publication number
JPH07160757A
JPH07160757A JP5311799A JP31179993A JPH07160757A JP H07160757 A JPH07160757 A JP H07160757A JP 5311799 A JP5311799 A JP 5311799A JP 31179993 A JP31179993 A JP 31179993A JP H07160757 A JPH07160757 A JP H07160757A
Authority
JP
Japan
Prior art keywords
delay
violation
name
fpga
data file
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5311799A
Other languages
Japanese (ja)
Inventor
Norikazu Ochi
則員 越智
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5311799A priority Critical patent/JPH07160757A/en
Publication of JPH07160757A publication Critical patent/JPH07160757A/en
Pending legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

PURPOSE:To automatically adjust the timing of setup or hold violation at the time of dividing and mapping an FPGA circuit. CONSTITUTION:A delay data file 12 is generated by timing analysis means 7 to 11, and the number of delay elements is calculated in accordance with the violation margin in a step 14, and a signal line to which a delay element will be inserted is deleted in a step 15, and the delay element is inserted together with a new signal line in a step 16. The first delay data file is used as a delay master file 13 and is converted to information of the difference from the next generated delay data file 12 to obtain a difference data file, thus managing the generation.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はFPGA(フィールドプ
ログマバブル・ゲートアレイ)のタイミング自動調整シ
ステムに関し、特にFPGA内,FPGA間及びFPG
Aを配設したボードの相互間で生じるタイミングずれを
解消するためのFPGAのタイミング自動調整システム
と関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an automatic timing adjustment system for an FPGA (Field Programmable Gate Array), and more particularly, within an FPGA, between FPGAs and FPG
The present invention relates to an automatic FPGA timing adjustment system for eliminating a timing deviation between boards on which A is arranged.

【0002】[0002]

【従来の技術】従来のFPGAタイミング調整システム
では、下記のような方法が用いられている。
2. Description of the Related Art In a conventional FPGA timing adjustment system, the following method is used.

【0003】第1の方法は、ゲートアレイの配置及び配
線結果を人手で修正する方法であり、図5にそのフロー
チャートを示す。まず、レイアウトパターンの配置26
及び配線27の自動設計を行い、その設計の結果につい
てシミュレーション28を行なってタイミングずれの許
容規格が満足されなければ、人手により配置変更29,
或いは、回路変更30を行い、配置26再配線27を再
度行う。
The first method is a method of manually correcting the placement and wiring results of the gate array, and its flowchart is shown in FIG. First, layout pattern layout 26
And the wiring 27 is automatically designed, and the simulation 28 is performed on the result of the design, and if the timing deviation tolerance standard is not satisfied, the layout is manually changed 29,
Alternatively, the circuit change 30 is performed, and the arrangement 26 and the rewiring 27 are performed again.

【0004】第2の方法は、単一の集積回路ごとにタイ
ミング調整を行う方法であり、図6にそのフローチャー
トを示す。まず、素子間接続情報の変更31を行い、レ
イアウトパターンの自動配置配線32を行ったあと、そ
のレイアウトパターンでの遅延時間の算出33を行な
い、各部のタイミングずれを補正するよう各遅延用素子
に対する置換用パターン決定34と各遅延用素子のパタ
ーンの置換35とを行う。
The second method is a method of adjusting the timing for each single integrated circuit, and its flowchart is shown in FIG. First, the inter-element connection information is changed 31 and the layout pattern is automatically placed and routed 32. Then, the delay time is calculated 33 in the layout pattern, and the delay elements for each delay element are corrected so as to correct the timing deviation of each part. The replacement pattern determination 34 and the pattern replacement 35 of each delay element are performed.

【0005】[0005]

【発明が解決しようとする課題】上述した従来の方法の
うち、前者の人手によりレイアウト変更や回路変更を行
う方法では、設計期間や設計コストが増大するという欠
点がある。
Among the above-mentioned conventional methods, the former method of manually changing the layout or the circuit has a drawback that the design period and the design cost increase.

【0006】また、第2の単一集積回路ごとのタイミン
グ自動調整を行う方法では、各集積回路間に発生するバ
イオレーションマージンが考慮されていない為、各集積
回路内のレイアウト設計された後に、改めて集積回路内
の回路変更,配置変更を要することが多く、設計期間や
設計コストが増大するという欠点がある。さらに、複数
のFPGAから成る論理回路において、各FPGA単位
でレイアウトパターン情報を分割して保存する必要があ
り、セットアップ及びホールドバイオレーションが発生
した信号線のみを遅延補正する場合、システム内で遅延
素子を挿入或いは削除して回路変更した信号線の接続情
報を差分抽出し、その差分データを世代管理しておかな
ければ、各FPGA単位に分割したレイアウト情報全て
を遅延補正する際、分割し直さなければならない。さら
に部分的に遅延調整したにもかかわらず、FPGA内に
レイアウトパターンが収まらなかった場合にも、全ての
FPGAにレイアウトパターンを再度分割する必要が生
じる。
Further, in the second method for automatically adjusting the timing for each single integrated circuit, since the violation margin generated between the integrated circuits is not taken into consideration, after the layout in each integrated circuit is designed, In many cases, it is necessary to change the circuit and layout of the integrated circuit again, which has the drawback of increasing the design period and the design cost. Furthermore, in a logic circuit composed of a plurality of FPGAs, layout pattern information needs to be divided and stored for each FPGA unit, and when performing delay correction only on a signal line in which setup and hold violation has occurred, a delay element in the system is used. If the connection information of the signal line whose circuit is changed by inserting or deleting is extracted and the difference data is not generation-managed, all the layout information divided into each FPGA unit must be re-divided when delay-corrected. I have to. Even when the delay pattern is partially adjusted, even if the layout pattern does not fit in the FPGA, it is necessary to divide the layout pattern into all FPGAs again.

【0007】本発明の目的は、上述のような問題点を解
決し、FPGA内,FPGA間及びFPGAが配設され
たボード間などで発生するセットアップ或いは、ホール
ドバイオレーションを自動的に解消することにある。
An object of the present invention is to solve the above-mentioned problems and automatically eliminate setup or hold violation that occurs in FPGAs, between FPGAs, and between boards on which FPGAs are arranged. It is in.

【0008】[0008]

【課題を解決するための手段】本発明のタイミング自動
調整システムは、複数のフィールドプログラマブル・ゲ
ートアレイ(FPGA)が配置された複数のボードから
成る論理回路における各前記FPGA内及び相互間に配
置及び配線されたレイアウトパターン情報に基いてスタ
ティックなタイミング解析を行い、信号線のセットアッ
プ或いはホールドのバイオレーションマージンとパス名
とをデータ出力する遅延タイミング解析手段と、そのバ
イオレーションマージン及びパス名の情報から前記FP
GA内及び相互間でバイオレーションが生じたレイアウ
トパターン情報のみを抽出し、その抽出されたパターン
情報から素子のインスタンス名及びピン名とバイオレー
ションマージンとを記述した遅延データファイルを生成
するファイル生成手段と、前記バイオレーションマージ
ンから抽出された信号線に対し挿入或いは解除すべき遅
延素子数を計算し、その遅延素子を挿入或いは解除すべ
き元の信号線を解除し、前記FPGA内のレイアウトパ
ターンにバイオレーションが生じた場合には前記遅延素
子を新しい信号名と共に挿入或いは解除し、また前記F
PGA相互間のレイアウトパターンにバイオレーション
が生じた場合には新しい信号名と共に遅延素子を挿入或
いは解除する遅延タイミング調整手段とを備える。
SUMMARY OF THE INVENTION The automatic timing adjustment system of the present invention is arranged in and between each FPGA in a logic circuit composed of a plurality of boards on which a plurality of field programmable gate arrays (FPGAs) are arranged. Performs static timing analysis based on the wired layout pattern information, and outputs delay timing analysis means that outputs data for setup or hold violation margin and path name of the signal line, and information on the violation margin and path name. The FP
File generation means for extracting only layout pattern information in which a violation has occurred in and between GAs and generating a delay data file in which the instance name and pin name of the element and the violation margin are described from the extracted pattern information Then, the number of delay elements to be inserted or released from the signal line extracted from the violation margin is calculated, the original signal line to be inserted or released from the delay element is released, and the layout pattern in the FPGA is set. When a violation occurs, the delay element is inserted or released together with a new signal name, and the F
When a layout pattern between PGAs violates, a delay timing adjusting means for inserting or releasing a delay element together with a new signal name is provided.

【0009】[0009]

【実施例】次に本発明について図面を参照して説明す
る。
The present invention will be described below with reference to the drawings.

【0010】図2(a),(b)はフリップフロップ
1,2から成る順序回路の途中に接続された信号線に遅
延素子を付加した論理回路を例示する回路図である。同
図(a)におけるフリップフロップ1,2間でセットア
ップ或いはホールドバイオレーションが発生した場合、
同図(b)に示すように、遅延素子用のNAND5とこ
のNAND5の新規の接続情報とを、同図(a)におけ
る元のネット名(netA)を削除した上で、付加して
タイミング調整する操作を示す。
2A and 2B are circuit diagrams illustrating a logic circuit in which a delay element is added to a signal line connected in the middle of a sequential circuit composed of flip-flops 1 and 2. When setup or hold violation occurs between the flip-flops 1 and 2 in FIG.
As shown in FIG. 7B, the timing adjustment is performed by adding the NAND 5 for the delay element and the new connection information of this NAND 5 after deleting the original net name (netA) in FIG. Indicates the operation to be performed.

【0011】図1は本発明の一実施例を示すフローチャ
ートであり、図2(a),(b)の操作を使いタイミン
グ調整を自動的に行なう。各FPGA毎のレイアウトパ
ターン及びFPGA間の接続情報7に基いて各FPGA
毎に配置及び配線8し、タイミング解析9を行う。その
結果、遅延時間に起因するタイミングずれが許容規格を
満足していない場合には、バイオレーションマージン不
足とパス名とを記述したレポートファイル10を出力す
る。このレポートファイル10と各FPGA内及び相互
間のレイアウトパターン情報7とからバイオレーション
マージンの生じたFPGA内及び相互間のレイアウトパ
ターン情報7を抽出11して遅延データファイル作成1
1を行ない、バイオレーションマージン素子のインスタ
ンス名,ピン名を記述した遅延データファイル12を出
力すると共に、遅延マスタファイル13として遅延デー
タファイル12の情報をアペンドする。また、遅延デー
タファイル12のバイオレーションマージンから遅延素
子の段数を計算14し、遅延素子を追加或いは削除する
信号線を削除し15、新しい信号名と共に算出した遅延
素子の段数分の遅延素子を挿入或いは削除16する。こ
の遅延素子の挿入或いは削除の際、FPGA間に挿入或
いは削除される遅延素子は入力側のFPGA内に織り込
むか或いは削除される。
FIG. 1 is a flow chart showing an embodiment of the present invention, in which timing adjustment is automatically performed using the operations of FIGS. 2 (a) and 2 (b). Each FPGA based on the layout pattern of each FPGA and the connection information 7 between FPGAs
Arrangement and wiring 8 are performed for each, and timing analysis 9 is performed. As a result, when the timing shift due to the delay time does not satisfy the allowable standard, the report file 10 in which the violation margin shortage and the path name are described is output. From the report file 10 and the layout pattern information 7 in and between each FPGA, the layout pattern information 7 in and between FPGAs with a violation margin is extracted 11 to create a delay data file 1
1 is performed and the delay data file 12 in which the instance name and pin name of the violation margin element are described is output, and the information of the delay data file 12 is appended as the delay master file 13. Also, the number of stages of delay elements is calculated 14 from the violation margin of the delay data file 12, the signal line for adding or deleting the delay elements is deleted 15, and the delay elements for the number of stages of the delay elements calculated with the new signal name are inserted. Alternatively, it is deleted 16. When inserting or deleting the delay element, the delay element inserted or deleted between the FPGAs is woven or deleted in the FPGA on the input side.

【0012】図3(a),(b)は本実施例における差
分データ抽出方法を例示するフローチャートである。ま
ず、タイミング解析処理からの旧遅延データおよび新遅
延データファイル17の差分を抽出18して、遅延挿入
時間,素子のインスタンスとピン名を記述した遅延デー
タの差分情報19を出力し、この情報とネットリストデ
ータベース20に基づき、遅延データの差分情報をフォ
ーマット変換21する。フォーマット変換21された差
分データファイル22は、遅延挿入或いは削除による回
路変更に伴い、削除されるネット名,素子のインスタン
ス名とピン名,及び回路変更により追加されるネット
名,遅延素子のインスタンス名とピン名が記述される。
この差分ファイル22は、遅延マスターファイル13と
してアペンドされ世代管理される。また、差分ファイル
22の情報はネットリストデータベース20にその回路
変更された情報を織り込む事によりネットリストデータ
ベース20情報はタイミング解析によりバイオレーショ
ンが生じた時にタイミング自動調整される毎に変更され
る。また、その変更された情報に対して、各FPGA内
のレイアウトパターンを再配置・配線8する。
FIGS. 3A and 3B are flow charts illustrating the difference data extraction method in this embodiment. First, the difference between the old delay data and the new delay data file 17 from the timing analysis process is extracted 18 and the delay insertion time, the delay data difference information 19 describing the element instance and the pin name are output, and this information is used. Based on the netlist database 20, the differential information of the delay data is format-converted 21. The differential data file 22 after the format conversion 21 includes a net name to be deleted, an instance name and a pin name of an element, and a net name to be added by the circuit change, and an instance name of a delay element due to a circuit change due to delay insertion or deletion And the pin name are described.
This difference file 22 is appended as the delay master file 13 and generation-managed. Further, the information of the difference file 22 is incorporated into the netlist database 20 by incorporating the circuit-changed information, so that the information of the netlist database 20 is changed every time the timing is automatically adjusted when the violation occurs due to the timing analysis. Further, the layout pattern in each FPGA is rearranged / wired 8 for the changed information.

【0013】図4(a)〜(c)は図3(a),(b)
における差分ファイル22のフォーマット形式を示すフ
ォーマット図である。まず、同図(a)はタイミング解
析前後で変更される接続情報に関して記述している。例
えば第1行目は遅延調整される前の接続情報であり、削
除される信号線に関して記述している。この形式では、
第1列は信号名,第2列はその信号線がどの素子間で接
続されたものであるかを素子のインスタンス名とピン名
とで接続情報を記述している。さらに第3列は、信号線
が付加されるのか或いは削除されるのかを、識別データ
(DEL=削除,ADD=付加)で区別している。
FIGS. 4A to 4C are shown in FIGS. 3A and 3B.
6 is a format diagram showing a format of a difference file 22 in FIG. First, FIG. 9A describes the connection information changed before and after the timing analysis. For example, the first line is connection information before delay adjustment, and describes the signal line to be deleted. In this format,
The first column describes the signal name, and the second column describes the connection between the elements by which the signal line is connected by the instance name and pin name of the element. Further, the third column distinguishes whether the signal line is added or deleted by the identification data (DEL = delete, ADD = add).

【0014】図4(b)は、付加された遅延素子のイン
スタンス名とプリミティブ名とを記述すると共に、それ
らの遅延素子が付加されるのか或いは削除されるのかを
識別データで表わしている。第1列は、インスタンス名
であり、第2列はプリミティブ名,第3列は付加或いは
削除の識別データとなっている。
FIG. 4 (b) describes the instance name and the primitive name of the added delay element, and also uses identification data to indicate whether these delay elements are added or deleted. The first column is the instance name, the second column is the primitive name, and the third column is the identification data for addition or deletion.

【0015】図4(c)は、第1列で付加された遅延素
子(第2列)のライブラリ名の記述をしている。従っ
て、この表により、各ライブラリと各プリミティブとの
対応が可能となる。
FIG. 4C describes the library name of the delay element (second column) added in the first column. Therefore, this table enables correspondence between each library and each primitive.

【0016】[0016]

【発明の効果】以上説明したように本発明によれば、信
号の伝搬遅延時間のばらつきを一定の制限以下におさえ
ることを必要とする集積回路のレイアウト設計におい
て、FPGA内にネットリストの分割及び配置・配線を
行ったときのスタティックなタイミング解析ツールのレ
ポートファイルから各FPGAのネットリストからバイ
オレーションマージンの生じたFPGA内のネットリス
トを抽出し、このバイオレーションマージンから遅延素
子数の計算,遅延素子を追加する信号ラインの削除,新
しい信号ラインと共に遅延素子を追加する機能を付加す
ることにより、従来よりも設計期間を短縮させ、コスト
を低減させることができる。
As described above, according to the present invention, in the layout design of the integrated circuit which requires the variation of the propagation delay time of the signal to be less than a certain limit, the division of the netlist into the FPGA and From the report file of the static timing analysis tool at the time of placement and routing, extract the netlist inside the FPGA with the violation margin from the netlist of each FPGA, calculate the number of delay elements and delay from this violation margin. By deleting the signal line for adding the element and adding the function of adding the delay element together with the new signal line, the design period can be shortened and the cost can be reduced as compared with the conventional case.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例のフローチャート。FIG. 1 is a flowchart of an embodiment of the present invention.

【図2】(a),(b)は本発明の一実施例における遅
延素子を追加する操作を例示する回路図。
2A and 2B are circuit diagrams illustrating an operation of adding a delay element according to an embodiment of the present invention.

【図3】(a),(b)は本発明の一実施例で差分デー
タの抽出方法を示すフローチャート。
3A and 3B are flowcharts showing a method of extracting difference data according to an embodiment of the present invention.

【図4】(a)〜(c)は図3(a),(b)における
差分データの世代管理方法を例示するフォーマット図。
4A to 4C are format diagrams illustrating a generation management method of the differential data in FIGS. 3A and 3B.

【図5】従来技術の第1例のフローチャート。FIG. 5 is a flowchart of a first example of the related art.

【図6】従来技術の第2例のフローチャート。FIG. 6 is a flowchart of a second example of the related art.

【符号の説明】[Explanation of symbols]

1 フリップフロップ 2,6 ピン名 3,4 ネット名 5 遅延素子 1 Flip-flop 2,6 Pin name 3,4 Net name 5 Delay element

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 複数のフィールドプログラマブル・ゲー
トアレイ(FPGA)が配置された複数のボードから成
る論理回路における各前記FPGA内及び相互間に配置
及び配線されたレイアウトパターン情報に基いてスタテ
ィックなタイミング解析を行い、信号線のセットアップ
或いはホールドのバイオレーションマージンとパス名と
をデータ出力する遅延タイミング解析手段と、そのバイ
オレーションマージン及びパス名の情報から前記FPG
A内及び相互間でバイオレーションが生じたレイアウト
パターン情報のみを抽出し、その抽出されたパターン情
報から素子のインスタンス名及びピン名とバイオレーシ
ョンマージンとを記述した遅延データファイルを生成す
るファイル生成手段と、前記バイオレーションマージン
から抽出された信号線に対し挿入或いは解除すべき遅延
素子数を計算し、その遅延素子を挿入或いは解除すべき
元の信号線を解除し、前記FPGA内のレイアウトパタ
ーンにバイオレーションが生じた場合には前記遅延素子
を新しい信号名と共に挿入或いは解除し、また前記FP
GA相互間のレイアウトパターンにバイオレーションが
生じた場合には新しい信号名と共に遅延素子を挿入或い
は解除する遅延タイミング調整手段とを備えることを特
徴とするFPGAのタイミング自動調整システム。
1. A static timing analysis based on layout pattern information arranged and wired in and between each FPGA in a logic circuit composed of a plurality of boards on which a plurality of field programmable gate arrays (FPGAs) are arranged. The delay timing analysis means for outputting the setup line and hold violation margin of the signal line and the path name, and the FPG from the information of the violation margin and the path name.
File generation means for extracting only layout pattern information in which violation has occurred in and between A and generating a delay data file in which the instance name and pin name of the element and the violation margin are described from the extracted pattern information. Then, the number of delay elements to be inserted or released from the signal line extracted from the violation margin is calculated, the original signal line to be inserted or released from the delay element is released, and the layout pattern in the FPGA is set. When a violation occurs, the delay element is inserted or released with a new signal name, and the FP
An automatic timing adjustment system for an FPGA, comprising: a delay timing adjusting means for inserting or releasing a delay element together with a new signal name when a violation occurs in a layout pattern between GAs.
【請求項2】 前記遅延データファイルを繰返し更新生
成するときに、各回の前記遅延データファイルとその直
前回の前記遅延データファイルとの内容の差分を抽出
し、そのつど遅延マスタファイルヘアペンドしながら履
歴管理する管理手段を有する請求項1記載のFPGAの
タイミング自動調整システム。
2. When the delay data file is repeatedly updated and generated, a difference in contents between the delay data file at each time and the delay data file immediately before that time is extracted, and the delay master file is hair-pended each time. 2. The FPGA automatic timing adjustment system according to claim 1, further comprising management means for history management.
JP5311799A 1993-12-13 1993-12-13 Fpga timing automatic adjustment system Pending JPH07160757A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5311799A JPH07160757A (en) 1993-12-13 1993-12-13 Fpga timing automatic adjustment system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5311799A JPH07160757A (en) 1993-12-13 1993-12-13 Fpga timing automatic adjustment system

Publications (1)

Publication Number Publication Date
JPH07160757A true JPH07160757A (en) 1995-06-23

Family

ID=18021582

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5311799A Pending JPH07160757A (en) 1993-12-13 1993-12-13 Fpga timing automatic adjustment system

Country Status (1)

Country Link
JP (1) JPH07160757A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004040081A (en) * 2002-03-29 2004-02-05 Altera Corp Mask-programmable logic device with programmable gate array part
JP2012204898A (en) * 2011-03-24 2012-10-22 Nec Corp Fpga, and circuit reconfiguration system, method and program using fpga
US8468483B2 (en) 2011-10-24 2013-06-18 International Business Machines Corporation Method, system and program storage device for performing a parameterized statistical static timing analysis (SSTA) of an integrated circuit taking into account setup and hold margin interdependence

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6310272A (en) * 1986-06-30 1988-01-16 Nec Corp Processing system for equi-load logic circuit
JPH02170448A (en) * 1988-12-22 1990-07-02 Nec Corp Support system for deciding circuit size
JPH0317781A (en) * 1989-06-15 1991-01-25 Fujitsu Ltd History manageming method for development information
JPH0395679A (en) * 1989-09-08 1991-04-22 Toshiba Corp Information presenting device
JPH03278180A (en) * 1990-03-28 1991-12-09 Toshiba Corp Method and device for logic synthesis
JPH05136262A (en) * 1990-10-29 1993-06-01 Sun Microsyst Inc Integrated circuit constitution and constituting method thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6310272A (en) * 1986-06-30 1988-01-16 Nec Corp Processing system for equi-load logic circuit
JPH02170448A (en) * 1988-12-22 1990-07-02 Nec Corp Support system for deciding circuit size
JPH0317781A (en) * 1989-06-15 1991-01-25 Fujitsu Ltd History manageming method for development information
JPH0395679A (en) * 1989-09-08 1991-04-22 Toshiba Corp Information presenting device
JPH03278180A (en) * 1990-03-28 1991-12-09 Toshiba Corp Method and device for logic synthesis
JPH05136262A (en) * 1990-10-29 1993-06-01 Sun Microsyst Inc Integrated circuit constitution and constituting method thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004040081A (en) * 2002-03-29 2004-02-05 Altera Corp Mask-programmable logic device with programmable gate array part
JP2012143000A (en) * 2002-03-29 2012-07-26 Altera Corp Mask-programmable logic device with programmable gate array site
JP2012204898A (en) * 2011-03-24 2012-10-22 Nec Corp Fpga, and circuit reconfiguration system, method and program using fpga
US8468483B2 (en) 2011-10-24 2013-06-18 International Business Machines Corporation Method, system and program storage device for performing a parameterized statistical static timing analysis (SSTA) of an integrated circuit taking into account setup and hold margin interdependence

Similar Documents

Publication Publication Date Title
US5301318A (en) Hierarchical netlist extraction tool
US6298319B1 (en) Incremental compilation of electronic design for work group
US5949983A (en) Method to back annotate programmable logic device design files based on timing information of a target technology
US7584448B1 (en) Constructing a model of a programmable logic device
WO1999009497A1 (en) Method of extracting timing characteristics of transistor circuits, storage medium storing timing characteristic library, lsi designing method, and gate extraction method
KR0138946B1 (en) Data bus circuit layout generation system
US20060236281A1 (en) Logic circuit design method, computer-readable recording medium having logic circuit design program stored therein, and logic circuit design device
EP1276060B1 (en) Method of designing a timing budget
JPH07160757A (en) Fpga timing automatic adjustment system
US7117471B1 (en) Generation of design views having consistent input/output pin definitions
US6496962B1 (en) Standard library generator for cell timing model
JP2002366597A (en) System and program of fpga design
US6877140B1 (en) Method and system for generating a schematic representing bus structures
US7047173B1 (en) Analog signal verification using digital signatures
JP2872216B1 (en) Macro design method
JP3340283B2 (en) Hazard simulation device for logic circuits
JPH03241440A (en) System for automatically preparing dump layout file
US7131079B2 (en) Method of generating protected standard delay format file
JP2000215217A (en) Device and method for logical synthesis
JP2785708B2 (en) Logic simulation method
JPH03242765A (en) Method and device for logic design
JP3204285B2 (en) Method for increasing operating speed of logic circuit with embedded latch
JP2940124B2 (en) Substrate CAD system
JP2522096B2 (en) Method for verifying layout design of semiconductor integrated circuit
JP2004272392A (en) Net list generation system and method for delay simulation in semiconductor integrated circuit

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19970107