JPH063470B2 - レベル表示装置 - Google Patents
レベル表示装置Info
- Publication number
- JPH063470B2 JPH063470B2 JP453083A JP453083A JPH063470B2 JP H063470 B2 JPH063470 B2 JP H063470B2 JP 453083 A JP453083 A JP 453083A JP 453083 A JP453083 A JP 453083A JP H063470 B2 JPH063470 B2 JP H063470B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- output
- light emitting
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【発明の詳細な説明】 本発明は、信号のレベルを表示するレベル表示装置に関
する。
する。
このようなレベル表示装置には、複数の発光ダイオード
をこの装置が適用される機器の前面パネルに配置し、信
号のレベルに対応する数だけ発光ダイオード発光動作さ
せることにより信号のレベルを表示するようにしたもの
がある。ところで、このような発光ダイオードを矩形波
のごとき立上がりが急峻な、したがって高周波成分が含
まれる割合が多い波形を有する信号で駆動させた場合に
は、いわゆるラジオノイズが発生する確率が高くなる。
このラジオノイズは、チューナ等の機器には好ましくな
い影響を及ぼす。このラジオノイズによる妨害をなくす
か、あるいは軽減させるには、この機器などに電磁波遮
蔽を施こすとよいが製造コストが高くつく。
をこの装置が適用される機器の前面パネルに配置し、信
号のレベルに対応する数だけ発光ダイオード発光動作さ
せることにより信号のレベルを表示するようにしたもの
がある。ところで、このような発光ダイオードを矩形波
のごとき立上がりが急峻な、したがって高周波成分が含
まれる割合が多い波形を有する信号で駆動させた場合に
は、いわゆるラジオノイズが発生する確率が高くなる。
このラジオノイズは、チューナ等の機器には好ましくな
い影響を及ぼす。このラジオノイズによる妨害をなくす
か、あるいは軽減させるには、この機器などに電磁波遮
蔽を施こすとよいが製造コストが高くつく。
本発明は、ラジオノイズの発生を充分に軽減させること
ができるとともに、製造コストも安くて済むレベル表示
装置を提供することを目的とする。
ができるとともに、製造コストも安くて済むレベル表示
装置を提供することを目的とする。
本発明は、このような目的を達成するために、信号検波
回路の出力部と信号レベル検出回路との間にサンプル・
ホールド回路を設け、このサンプル・ホールド回路の動
作タイミングを第1クロック信号により制御し、信号レ
ベル検出回路の出力を、サイン波や三角波等の高調波成
分が少ない波形の第2クロック信号に応答して発光ダイ
オード等の発光素子を有する表示回路に与え、前記第1
クロックのタイミングを、第2のクロック信号がゼロレ
ベルから立上がるタイミングに同期設定するようにして
いる。
回路の出力部と信号レベル検出回路との間にサンプル・
ホールド回路を設け、このサンプル・ホールド回路の動
作タイミングを第1クロック信号により制御し、信号レ
ベル検出回路の出力を、サイン波や三角波等の高調波成
分が少ない波形の第2クロック信号に応答して発光ダイ
オード等の発光素子を有する表示回路に与え、前記第1
クロックのタイミングを、第2のクロック信号がゼロレ
ベルから立上がるタイミングに同期設定するようにして
いる。
以下、本発明を図面に示す一実施例に基づいて詳細に説
明する。
明する。
第1図はこの実施例の電気回路図である。この実施例の
レベル表示装置1は、信号検波回路2の出力が与えられ
るサンプル・ホールド回路3を備える。このサンプル・
ホールド回路3は、信号検波回路2の出力をサンプル・
ホールドするものであって第2図(a)に示す第1クロツ
ク信号CL1により動作タイミングが制御されるようにな
っている。サンプル・ホールド回路3からの出力は、信
号レベル検出回路4に与えられる。この信号レベル検出
回路4は、複数の比較器41,42…を有し、サンプル・ホ
ールド回路3を介して与えられる信号のレベルに対応す
る数の比較器41,42…についてのみ所定の比較出力を導
出するようになっている。信号レベル検出回路4の出力
は乗算回路51,52…を介して表示回路6に与えられる。
この表示回路6は複数の発光素子、この実施例では発光
ダイオード61,62…を有し信号レベル検出回路4の出力
に対応した数の発光ダイオード61,62…を発光動作させ
るようになっている。前記乗算回路51,52…は、信号レ
ベル検出回路4と表示回路6との間に設けられて信号レ
ベル検出回路4の出力を表示回路6内の発光ダイオード
61,62…に個別的に与える。この乗算回路51,52…にはサ
イン波や三角波等(この実施例では三角波)の高調波成
分が含まれる割合が少ない波形を有する第2図(b)に示
すような第2クロック信号CL2が与えられる。
レベル表示装置1は、信号検波回路2の出力が与えられ
るサンプル・ホールド回路3を備える。このサンプル・
ホールド回路3は、信号検波回路2の出力をサンプル・
ホールドするものであって第2図(a)に示す第1クロツ
ク信号CL1により動作タイミングが制御されるようにな
っている。サンプル・ホールド回路3からの出力は、信
号レベル検出回路4に与えられる。この信号レベル検出
回路4は、複数の比較器41,42…を有し、サンプル・ホ
ールド回路3を介して与えられる信号のレベルに対応す
る数の比較器41,42…についてのみ所定の比較出力を導
出するようになっている。信号レベル検出回路4の出力
は乗算回路51,52…を介して表示回路6に与えられる。
この表示回路6は複数の発光素子、この実施例では発光
ダイオード61,62…を有し信号レベル検出回路4の出力
に対応した数の発光ダイオード61,62…を発光動作させ
るようになっている。前記乗算回路51,52…は、信号レ
ベル検出回路4と表示回路6との間に設けられて信号レ
ベル検出回路4の出力を表示回路6内の発光ダイオード
61,62…に個別的に与える。この乗算回路51,52…にはサ
イン波や三角波等(この実施例では三角波)の高調波成
分が含まれる割合が少ない波形を有する第2図(b)に示
すような第2クロック信号CL2が与えられる。
なお、21は信号発生源であり、22は増幅検波器であり、
23は平滑用コンデンサである。また、7は第1クロック
信号入力端子であり、8は第2クロック信号入力端子で
あり、64は発光ダイオード61,62…の電源端子である。
23は平滑用コンデンサである。また、7は第1クロック
信号入力端子であり、8は第2クロック信号入力端子で
あり、64は発光ダイオード61,62…の電源端子である。
次に、動作を説明する。
今、時刻t0において第1クロック信号CL1がサンプル・
ホールド回路3に入力される。そうすると、このサンプ
ル・ホールド回路3でサンプル・ホールドされていた信
号検波回路2の出力は信号レベル検出回路4に入力され
る。信号レベル検出回路4は、入力された信号のレベル
に対応する数の比較器41,42…から所定の出力「1」または
「0」を導出させる。一方、乗算回路51,52…には第2クロ
ック信号CL2がゼロレベルから立上がるようにして与え
られるとともに、比較器41,42…からも所定の「1」または
「「0」の出力が与えられる。したがって、表示回路6の
発光ダイオード61,62…の内、所定の出力が導出された
比較器41,42…に対応する発光ダイオードのみが第2ク
ロック信号CL2の波形でもって駆動されて発光させられ
ることになる。この場合、発光ダイオード61,62…は、
第2クロック信号CL1,CL2…がゼロレベルから立上がる
ので、ラジオノイズを発生させることがない。
ホールド回路3に入力される。そうすると、このサンプ
ル・ホールド回路3でサンプル・ホールドされていた信
号検波回路2の出力は信号レベル検出回路4に入力され
る。信号レベル検出回路4は、入力された信号のレベル
に対応する数の比較器41,42…から所定の出力「1」または
「0」を導出させる。一方、乗算回路51,52…には第2クロ
ック信号CL2がゼロレベルから立上がるようにして与え
られるとともに、比較器41,42…からも所定の「1」または
「「0」の出力が与えられる。したがって、表示回路6の
発光ダイオード61,62…の内、所定の出力が導出された
比較器41,42…に対応する発光ダイオードのみが第2ク
ロック信号CL2の波形でもって駆動されて発光させられ
ることになる。この場合、発光ダイオード61,62…は、
第2クロック信号CL1,CL2…がゼロレベルから立上がる
ので、ラジオノイズを発生させることがない。
なお、上述の実施例において、発光素子として発光ダイ
オードを使用したが、蛍光表示管やその他の発光素子を
使用することもできる。また、上述の実施例では、信号
レベル検出回路4の出力信号と第2クロック信号とを合
成して後に、表示装置への駆動信号として用いたが、信
号レベル検出回路4の出力信号と第2クロック信号とを
表示装置部で合成して駆動しても同様の効果が得られる
ことは言うまでもない。
オードを使用したが、蛍光表示管やその他の発光素子を
使用することもできる。また、上述の実施例では、信号
レベル検出回路4の出力信号と第2クロック信号とを合
成して後に、表示装置への駆動信号として用いたが、信
号レベル検出回路4の出力信号と第2クロック信号とを
表示装置部で合成して駆動しても同様の効果が得られる
ことは言うまでもない。
以上のように、本発明によれば信号発生回路の出力部と
信号レベル検出回路との間にサンプル・ホールド回路を
設け、このサンプル・ホールド回路の動作タイミングを
第1クロック信号により制御し、信号レベル検出回路の
出力を、サイン波や三角波等の高調波成分が少ない波形
を有する第2クロック信号に応答して発光ダイオード等
の発光素子を有する表示回路に与え、前記動作タイミン
グを、第2クロック信号がゼロレベルから立上がるタイ
ミングに同期設定したので、発光素子を、ラジオノイズ
の発生を充分に軽減させて駆動させることができる。ま
た、構成が簡単であるので、製造コストを低減させるこ
とができる。
信号レベル検出回路との間にサンプル・ホールド回路を
設け、このサンプル・ホールド回路の動作タイミングを
第1クロック信号により制御し、信号レベル検出回路の
出力を、サイン波や三角波等の高調波成分が少ない波形
を有する第2クロック信号に応答して発光ダイオード等
の発光素子を有する表示回路に与え、前記動作タイミン
グを、第2クロック信号がゼロレベルから立上がるタイ
ミングに同期設定したので、発光素子を、ラジオノイズ
の発生を充分に軽減させて駆動させることができる。ま
た、構成が簡単であるので、製造コストを低減させるこ
とができる。
図面は本発明の実施例に係り、第1図は電気回路図、第
2図は動作説明に供するクロック信号の波形図である。 1…レベル表示装置、2…信号検波回路、3…サンプル
・ホールド回路、4…信号レベル検出回路、6…表示回
路、61,62,63…発光ダイオード、CL1,CL2…クロック信
号
2図は動作説明に供するクロック信号の波形図である。 1…レベル表示装置、2…信号検波回路、3…サンプル
・ホールド回路、4…信号レベル検出回路、6…表示回
路、61,62,63…発光ダイオード、CL1,CL2…クロック信
号
Claims (1)
- 【請求項1】信号検出回路の出力が与えられるととも
に、この出力をサンプル・ホールドする回路と、前記サ
ンプル・ホールド回路の出力信号のレベルを検出する回
路と、複数の発光素子を有し前記信号レベル検出回路の
出力状態に対応した数の発光素子を発光動作させる表示
回路とを備え、前記サンプル・ホールドタイミングを第
1クロック信号により制御し、矩形波に比較して高周波
成分が含まれる割合が少ないサイン波や三角波等の波形
を有する第2クロック信号を信号レベル検出回路の出力
と共に発光素子を駆動する駆動信号として与え、前記第
1クロックのタイミングを、前記駆動信号がゼロレベル
から立上がるタイミングに同期設定することを特徴とす
るレベル表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP453083A JPH063470B2 (ja) | 1983-01-14 | 1983-01-14 | レベル表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP453083A JPH063470B2 (ja) | 1983-01-14 | 1983-01-14 | レベル表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59128457A JPS59128457A (ja) | 1984-07-24 |
JPH063470B2 true JPH063470B2 (ja) | 1994-01-12 |
Family
ID=11586595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP453083A Expired - Lifetime JPH063470B2 (ja) | 1983-01-14 | 1983-01-14 | レベル表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH063470B2 (ja) |
-
1983
- 1983-01-14 JP JP453083A patent/JPH063470B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS59128457A (ja) | 1984-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4845489A (en) | Electroluminescent display drive circuitry | |
EP1630850A2 (en) | Bleeder powered gating amplifier | |
NO994450L (no) | Kretskortfeste | |
JPH063470B2 (ja) | レベル表示装置 | |
CN111680663A (zh) | 信号检测电路、信号检测方法、指纹识别装置及显示设备 | |
KR920007931Y1 (ko) | 기체방전형 표시장치의 스캔라인 구동회로 | |
US6178103B1 (en) | Method and circuit for synchronizing parallel voltage source inverters | |
US20200117292A1 (en) | Capacitive sensing and sampling circuit and sensing and sampling method thereof | |
JPS59128455A (ja) | レベル表示装置 | |
CN111951736A (zh) | 背光模组及其驱动方法和驱动装置、显示装置 | |
US7092596B2 (en) | Repetitive waveform generator recirculating delay line | |
JPS59128458A (ja) | レベル表示装置 | |
KR930008703A (ko) | 디스플레이 장치용 구동 회로 및 구동 방법 | |
US4717837A (en) | Sample and hold network | |
SU1075366A1 (ru) | Удвоитель-преобразователь импульсов | |
SU1157658A1 (ru) | Генератор импульсов | |
SU1378046A1 (ru) | Устройство переключени светодиодов | |
JP2809549B2 (ja) | 増幅装置 | |
SU1478236A1 (ru) | Формирователь сигналов считывани с газоразр дной индикаторной панели | |
SU932598A1 (ru) | Генератор импульсов | |
JP2002323573A (ja) | 光電センサ及び受光装置 | |
JPS605670Y2 (ja) | 表示装置 | |
KR100917194B1 (ko) | 전자 레인지의 터치 센서 전원 공급 회로 | |
US3567970A (en) | Direct current coupler | |
SU1670790A1 (ru) | Оптоэлектронный счетный триггер |