JPH06265597A - Test equipment for semiconductor integrated circuit - Google Patents

Test equipment for semiconductor integrated circuit

Info

Publication number
JPH06265597A
JPH06265597A JP5051046A JP5104693A JPH06265597A JP H06265597 A JPH06265597 A JP H06265597A JP 5051046 A JP5051046 A JP 5051046A JP 5104693 A JP5104693 A JP 5104693A JP H06265597 A JPH06265597 A JP H06265597A
Authority
JP
Japan
Prior art keywords
test
data
timing
test data
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5051046A
Other languages
Japanese (ja)
Inventor
Masahiko Kaneko
正彦 金子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP5051046A priority Critical patent/JPH06265597A/en
Publication of JPH06265597A publication Critical patent/JPH06265597A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

PURPOSE:To correct fluctuation in the timing skew caused by various factors. CONSTITUTION:The delay of a variable delay circuit 16 is controlled based on a timing correction data outputted from a memory circuit 23. Address from the memory circuit 23 is connected with the outputs of a clock type control 20, a period control 21, a timing control 22 for controlling the clock type, period, and timing being used in the generation of driver output timing and strobe acquisition timing, the output of a pattern buffer 14 for storing a test data pattern, and the output of a wave control 19 for designating the output waveform of data. Each address stores a corresponding data pattern, a waveform, a clock type, a period, and a timing correction data representative of an appropriate delay for the timing.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、LSI等の半導体集積
回路の試験装置おいて、試験のタイミングを高精度に保
証する技術に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a technique for guaranteeing a test timing with high accuracy in a test device for a semiconductor integrated circuit such as an LSI.

【0002】[0002]

【従来の技術】半導体集積回路の試験装置においては、
所定のテストデータパタ−ンを半導体集積回路に与え、
半導体集積回路の、与えたテストデータパタ−ンに対す
る出力を、期待値と比較することにより半導体集積回路
の試験を行う。
2. Description of the Related Art In a semiconductor integrated circuit tester,
Given a predetermined test data pattern to the semiconductor integrated circuit,
The semiconductor integrated circuit is tested by comparing the output for the given test data pattern of the semiconductor integrated circuit with the expected value.

【0003】したがい、半導体集積回路の試験装置にお
いては、ケ−ブルの長さによる伝搬時間やドライバ回路
の伝搬時間のバラツキによって発生するスキュ−を補正
し、テストデータパタ−ンの供給タイミングや比較のタ
イミングを正確に整合させる必要がある。
Therefore, in a semiconductor integrated circuit tester, skew generated due to variations in the propagation time due to the length of the cable and the propagation time of the driver circuit is corrected, and the test data pattern supply timing and comparison are performed. It is necessary to accurately match the timing of.

【0004】そこで、特公昭63−57809号公報記
載の技術では、クロック選択用のアドレス信号を、クロ
ック種毎にタイミング補正用データを記憶するメモリ回
路のアドレスにも入力し、可変遅延回路の遅延タイミン
グをこのメモリ回路の出力信号により制御することによ
り、各クロックを駆動するドライバ回路の伝搬時間のバ
ラツキによるスキュ−の補正を実現していた。
Therefore, in the technique disclosed in Japanese Patent Publication No. 63-57809, the address signal for clock selection is also input to the address of the memory circuit for storing the timing correction data for each clock type to delay the delay of the variable delay circuit. By controlling the timing with the output signal of the memory circuit, the skew is corrected by the variation of the propagation time of the driver circuit that drives each clock.

【0005】[0005]

【発明が解決しようとする課題】ところで、このような
スキュ−のバラツキは、半導体集積回路に与えるパタ−
ンデ−タや、その周期や位相や、半導体集積回路に与え
るデータのフォ−マットや、フォ−マットのために用い
るタイミングクロック種等の多様な要因によって左右さ
れる。
By the way, such a variation in skew is a pattern given to a semiconductor integrated circuit.
Data, its cycle and phase, the format of the data given to the semiconductor integrated circuit, the type of timing clock used for the format, and other factors.

【0006】しかし、前記特公昭63−57809号公
報記載の技術では、このような要因に起因するスキュ−
のバラツキについての考慮がなされていない。
However, in the technique described in Japanese Patent Publication No. 63-57809, the skew caused by such a factor is
Is not taken into consideration.

【0007】そこで、本発明は、多様な要因に起因する
スキュ−のバラツキを補正することのできる半導体集積
回路の試験装置を提供することを目的とする。
Therefore, it is an object of the present invention to provide a semiconductor integrated circuit testing apparatus capable of correcting skew variations due to various factors.

【0008】[0008]

【課題を解決するための手段】前記目的達成のために、
本発明は、たとえば、与えたテストデータパタ−ンに対
する被試験半導体集積回路の出力を期待値と比較する半
導体集積回路の試験装置であって、テストデータのパタ
−ンを生成するテストパタ−ン生成手段と、供給される
テストデータの波形成形を行う波形成形手段と、波形成
形されたテストデータを遅延させる第1の可変遅延回路
と、遅延されたテストデータを出力するドライバと、被
試験半導体集積回路の出力を期待値と比較するコンパレ
−タと、コンパレ−タの比較タイミングを指定するスト
ロ−ブタイミングを遅延させる第2の可変遅延回路と、
前記波形成形手段が波形成形に用いる出力タイミングと
前記ストロ−ブタイミングの生成するタイミング発生器
と、タイミング発生器が前記出力タイミングと前記スト
ロ−ブタイミングの生成に用いるクロックの種別を指定
する第1の制御信号と、テストデータの出力周期と位相
を指定する第2の制御信号を前記タイミング発生器に供
給する手段と、前記波形成形手段の行う波形成形の種別
を指定する第3の制御信号を前記波形成形手段の供給す
る手段と、生成された前記テストデータの列と前記第1
の制御信号と第2の制御信号と第3の制御信号をアドレ
スとして入力し、当該アドレスに対応するデータとし
て、前記第1の可変遅延回路と第2の可変遅延回路の遅
延量をそれぞれ指定するデータを、それぞれ、前記第1
の可変遅延回路と第2の可変遅延回路に出力するメモリ
回路とを備えたことを特徴とする試験装置を提供する。
[Means for Solving the Problems] To achieve the above object,
The present invention is, for example, a semiconductor integrated circuit test apparatus for comparing an output of a semiconductor integrated circuit under test with an expected value for a given test data pattern, and a test pattern generation for generating a pattern of test data. Means, waveform shaping means for shaping the waveform of the supplied test data, a first variable delay circuit for delaying the waveform shaped test data, a driver for outputting the delayed test data, and a semiconductor integrated circuit under test. A comparator that compares the output of the circuit with an expected value, and a second variable delay circuit that delays the strobe timing that specifies the comparison timing of the comparator,
A first generator that specifies the output timing used by the waveform shaping means for waveform shaping and the timing generator that generates the strobe timing, and the timing generator that specifies the type of clock used for generating the output timing and the strobe timing. And a means for supplying a second control signal designating the output cycle and phase of the test data to the timing generator, and a third control signal designating the type of waveform shaping performed by the waveform shaping means. Means for supplying the waveform shaping means, a sequence of the generated test data, and the first
Control signal, the second control signal, and the third control signal are input as addresses, and the delay amounts of the first variable delay circuit and the second variable delay circuit are designated as data corresponding to the addresses. The data, respectively, in the first
And a memory circuit for outputting to the second variable delay circuit.

【0009】[0009]

【作用】本発明に係る半導体集積回路試験装置によれ
ば、メモリ回路を介して、テストデータや、波形成形の
種別や、使用するクロックの種別や、テストデータの出
力周期や位相に応じた適切な遅延量を各可変回路に設定
することができる。よって、このような要因に起因する
スキュ−のバラツキを、リアルタイムに精度良く補正す
ることができる。
According to the semiconductor integrated circuit testing device of the present invention, the test data, the type of waveform shaping, the type of clock to be used, the output cycle and the phase of the test data are appropriately passed through the memory circuit. Different delay amounts can be set for each variable circuit. Therefore, variations in skew due to such factors can be accurately corrected in real time.

【0010】[0010]

【実施例】以下、本発明に係る半導体集積回路の一実施
例を説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the semiconductor integrated circuit according to the present invention will be described below.

【0011】図1に本実施例に係る半導体集積回路の試
験装置の構成を示す。
FIG. 1 shows the configuration of a semiconductor integrated circuit testing apparatus according to this embodiment.

【0012】図中、パタ−ンメモリ10は、論理LSI
のAC/DC/ファンクションテスト等に使用するテス
トデータパタ−ンを格納するメモリ、パタ−ン発生器1
1はメモリLSIのテストデータパタ−ンを発生するユ
ニットである。セレクタ回路12においてパタ−ンメモ
リ10とパタ−ン発生器11の出力のいずれかが選択さ
れる。
In the figure, a pattern memory 10 is a logic LSI.
Memory, pattern generator 1 for storing test data patterns used for AC / DC / function tests, etc.
Reference numeral 1 is a unit for generating a test data pattern of the memory LSI. The selector circuit 12 selects either the output of the pattern memory 10 or the output of the pattern generator 11.

【0013】タイミング発生器13は、波形フォ−マッ
タ回路15によって用いられるドライバ出力タイミング
と、コンパレ−タ18で用いられるストロ−ブ取り込み
タイミングを生成するユニットである。クロック種制御
20、周期制御21、タイミング制御22は、それぞ
れ、ドライバ出力タイミングとストロ−ブ取り込みタイ
ミングの生成に用いるクロック種、周期、タイミングを
制御するデータを、それぞれ格納する制御レジスタであ
る。ここで、周期制御21はビットシリアルに出力され
るテストデータパタ−ンのビットの周期を制御し、タイ
ミング制御22はテストデータパタ−ンの各ビットの位
相を、クロック種制御は波形フォ−マッタ15において
波形フォ−マットのために用いるクロッック種を制御す
る。
The timing generator 13 is a unit for generating the driver output timing used by the waveform formatter circuit 15 and the strobe fetch timing used by the comparator 18. The clock type control 20, the cycle control 21, and the timing control 22 are control registers for respectively storing the clock type, the cycle, and the data for controlling the timing used for generating the driver output timing and the strobe fetch timing. Here, the cycle control 21 controls the bit cycle of the test data pattern output in bit serial, the timing control 22 controls the phase of each bit of the test data pattern, and the clock type control controls the waveform formatter. At 15 control the clock species used for the waveform format.

【0014】パタ−ンバッファ14は、セレクタ回路1
2より選択されたパタ−ンデ−タを一時的に貯めて波形
フォ−マッタ回路15にビットシリアルに送る。
The pattern buffer 14 is a selector circuit 1.
The pattern data selected from 2 is temporarily stored and sent to the waveform formatter circuit 15 in a bit serial manner.

【0015】波形フォ−マッタ回路15は、タイミング
発生器13からのドライバ出力タイミングを使用して、
テストデータパタ−ンを、たとえばNRZやRZ等の被
測定LSIに適合した波形に成形し、可変遅延回路16
に送る。波形制御19は、波形を指定するデータを格納
する制御レジスタである。
The waveform formatter circuit 15 uses the driver output timing from the timing generator 13 to
The test data pattern is shaped into a waveform suitable for the LSI to be measured, such as NRZ or RZ, and the variable delay circuit 16
Send to. The waveform control 19 is a control register that stores data designating a waveform.

【0016】可変遅延回路16は、ドライバ−17の位
相スキュ−を補正するための遅延回路であり、可変遅延
回路24はコンパレ−タ28のストロ−ブ取り込みタイ
ミングの位相を補正する遅延回路である。
The variable delay circuit 16 is a delay circuit for correcting the phase skew of the driver 17, and the variable delay circuit 24 is a delay circuit for correcting the phase of the strobe fetch timing of the comparator 28. .

【0017】ドライバ16は、位相スキュ−を補正され
た波形成形後のデータパタ−ンをビットシリアルに被測
定LSI等の半導体集積回路に送り、コンパレ−タ18
は被測定LSI等より入力したデータと期待値(図示せ
ず)を、ストロ−ブ取り込みタイミングで比較し、結果
を出力する。
The driver 16 sends the waveform-corrected data pattern with the phase skew corrected to the semiconductor integrated circuit such as the LSI to be measured bit-serially, and the comparator 18 is operated.
Compares the data input from the LSI to be measured and the expected value (not shown) at the strobe fetch timing and outputs the result.

【0018】さて、このような構成において、可変遅延
回路16の遅延量は、メモリ回路23の出力するタイミ
ング補正データによって制御される。メモリ回路23の
アドレスは、パタ−ンバッファ14、クロック種制御2
0、波形制御19、周期制御21、タイミング制御22
の出力に接続されており、それぞれのアドレスには、そ
のアドレスに対応するデータパタ−ン、クロック種、波
形、周期、タイミングに対する適正な遅延量を表すタイ
ミング補正デ−タを格納している。なお、ここで、前記
パタ−ンバッファ14はビットシリアルにデータパタ−
ンを波形フォ−マッタ15に出力するが、メモリ回路2
3に対しては、現在格納しているビットを全てパラレル
にアドレスとして出力する。たとえば、パタ−ンバッフ
ァ14が、4ビットのバッファであれば、現在格納して
いる4ビットを全てパラレルに、メモリ回路23のアド
レスの4ビットとして出力する。
Now, in such a configuration, the delay amount of the variable delay circuit 16 is controlled by the timing correction data output from the memory circuit 23. The address of the memory circuit 23 is the pattern buffer 14, clock type control 2
0, waveform control 19, cycle control 21, timing control 22
Is connected to each output, and each address stores the data pattern corresponding to the address, the clock type, the waveform, the period, and the timing correction data indicating the appropriate delay amount with respect to the timing. Here, the pattern buffer 14 is a bit-serial data pattern.
Output to the waveform formatter 15, but the memory circuit 2
For 3, all the bits currently stored are output in parallel as addresses. For example, if the pattern buffer 14 is a 4-bit buffer, all 4 bits currently stored are output in parallel as 4 bits of the address of the memory circuit 23.

【0019】したがい、パタ−ンバッファ14の内容、
波形制御19、クロック種制御20、周期制御21、タ
イミング制御22の状態に応じた、適正なタイミング補
正デ−タが可変遅延回路16にリアルタイムに送られ、
ドライバ17の出力は常にスキュ−が調整された状態と
なる。
Accordingly, the contents of the pattern buffer 14 are
Appropriate timing correction data corresponding to the states of the waveform control 19, the clock type control 20, the cycle control 21, and the timing control 22 are sent to the variable delay circuit 16 in real time,
The output of the driver 17 is always in a state where the skew is adjusted.

【0020】一方、可変遅延回路24の遅延量は、メモ
リ回路25の出力するタイミング補正データによって制
御される。メモリ回路24のアドレスは、周期制御2
1、タイミング制御22の出力に接続されており、それ
ぞれのアドレスには、そのアドレスに対応する周期、タ
イミングに対する適正な遅延量を表すタイミング補正デ
−タを格納している。
On the other hand, the delay amount of the variable delay circuit 24 is controlled by the timing correction data output from the memory circuit 25. The address of the memory circuit 24 is the cycle control 2
1. The timing control circuit 22 is connected to the output of the timing control unit 22 and each address stores the timing correction data indicating the period corresponding to the address and the appropriate delay amount with respect to the timing.

【0021】したがい、周期制御21、タイミング制御
22のの状態に応じた、適正なタイミング補正デ−タが
可変遅延回路24にリアルタイムに送られ、コンパレ−
タ18のストロ−ブ取り込みタイミングは常にスキュ−
が調整された状態となる。
Accordingly, appropriate timing correction data according to the states of the cycle control 21 and the timing control 22 is sent to the variable delay circuit 24 in real time, and the comparator is operated.
The timing of strobe acquisition of the computer 18 is always skewed.
Is adjusted.

【0022】ここで、図2に、メモリ回路23のアドレ
ス入力とメモリ回路23の出力のタイミングを示す。
FIG. 2 shows the timing of address input of the memory circuit 23 and output of the memory circuit 23.

【0023】図示するように、試験は、目的に応じて、
波形制御19、クロック種制御20、周期制御21、タ
イミング制御22によって制御される波形、クロック
種、周期、タイミングの組み合わせのそれぞれに対し
て、前記パタ−ンバッファ14で指定したテストデータ
パタ−ンをビットシリアルに被試験LSI等に与えるこ
とにより行うのが一般的である。ここで、パタ−ンバッ
ファ14の内容は、周期制御21で制御される周期毎に
シフトされ変化する。したがい、図示するように、メモ
リ回路23から出力されるタイミング補正データも、こ
の周期毎に変化する。図示した例では、パタ−ンバッフ
ァ13の容量を4ビットとし、4ビットのビット列毎
に、タイミング補正データをメモリ回路23に記憶させ
た場合を示した。
As shown in the figure, the test is performed according to the purpose.
The test data pattern designated by the pattern buffer 14 is applied to each of the combinations of the waveform, clock type, period, and timing controlled by the waveform control 19, clock type control 20, period control 21, and timing control 22. It is generally performed by giving it to the LSI to be tested in a bit serial manner. Here, the contents of the pattern buffer 14 are shifted and changed for each cycle controlled by the cycle control 21. Therefore, as shown in the figure, the timing correction data output from the memory circuit 23 also changes in each cycle. In the illustrated example, the capacity of the pattern buffer 13 is set to 4 bits, and the timing correction data is stored in the memory circuit 23 for each 4-bit bit string.

【0024】このようにリアルタイムに変化するパタン
データに併せてリアルタイムにタイミング補正データを
変化させることにより、データパタ−ンに依存するパタ
−ンジッタによるスキュ−の補正を高精度に行うことが
できる。
By thus changing the timing correction data in real time in accordance with the pattern data that changes in real time, it is possible to accurately correct the skew due to the pattern jitter that depends on the data pattern.

【0025】さて、メモリ回路23、メモリ回路25に
記憶するタイミング補正データは、図3に示す手順によ
り求める。
Now, the timing correction data stored in the memory circuit 23 and the memory circuit 25 is obtained by the procedure shown in FIG.

【0026】すなわち、まず、データパタ−ンをパタ−
ン発生器11から所定の基準データパタ−ンに固定して
おいて(ステップ30)、波形フォ−マット、テスト周
期、タイミング、クロック種の考えられる全ての組合せ
の補正値を求め(ステップ31)、次にパタ−ン発生器
から考えられる全てのパタ−ンを発生させ基準パタ−ン
との位相差を測定して補正値を求め(ステップ32)、
求めた補正値をメモリ回路23、25にタイミング補正
データを書き込む(ステップ33)。
That is, first, the data pattern is patterned.
It is fixed to a predetermined reference data pattern from the generator 11 (step 30), and correction values of all possible combinations of waveform format, test period, timing and clock type are calculated (step 31), Next, all possible patterns are generated from the pattern generator and the phase difference from the reference pattern is measured to obtain a correction value (step 32).
Timing correction data is written in the memory circuits 23 and 25 using the calculated correction value (step 33).

【0027】そして、このようなキャリブレ−ションに
て決定したタイミング補正デ−タは、キャリブレ−ショ
ン終了後、外部サポ−トプロセッサ26に転送し格納す
る(ステップ34)。これは、試験装置のパワ−がオフ
されてもタイミング補正データが失われないようにする
ためである。
Then, the timing correction data determined by such a calibration is transferred to the external support processor 26 and stored therein after the completion of the calibration (step 34). This is to prevent the timing correction data from being lost even when the power of the test apparatus is turned off.

【0028】この外部サポ−トプロセッサ26に格納さ
れたタイミング補正デ−タは、試験装置のパワ−オンと
共にメモリ回路内23、25にロ−ドするようにする。
The timing correction data stored in the external support processor 26 is loaded into the memory circuits 23 and 25 together with the power-on of the test apparatus.

【0029】以上説明してきたように、本実施例によれ
ば、半導体集積回路の試験装置においてタイミングスキ
ュ−の要因となっているテスト周期、クロックタイミイ
ング、波形フォ−マットに依存するスキュ−のバラツ
キ、ならびに、デ−タパタ−ンに依存するパタ−ンジッ
タの影響によるスキュ−のバラツキを良好に補正するこ
とができる。
As described above, according to this embodiment, the skew depending on the test period, clock timing, and waveform format, which are factors of the timing skew in the semiconductor integrated circuit test apparatus, is generated. It is possible to satisfactorily correct the variation and the skew variation due to the influence of the pattern jitter depending on the data pattern.

【0030】[0030]

【発明の効果】以上のように、本発明によれば、多様な
要因に起因するスキュ−のバラツキを補正することので
きる半導体集積回路の試験装置を提供するとができる。
As described above, according to the present invention, it is possible to provide a semiconductor integrated circuit testing apparatus capable of correcting skew variations due to various factors.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例に係る半導体集積回路の試験
装置の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a semiconductor integrated circuit test apparatus according to an embodiment of the present invention.

【図2】本発明の一実施例に係るメモリ回路の入出力を
示すタイミングチャ−トである。
FIG. 2 is a timing chart showing input / output of a memory circuit according to an embodiment of the present invention.

【図3】本発明の一実施例において用いるタイミング補
正データ作成手順を示したフロ−チャ−トである。
FIG. 3 is a flowchart showing a procedure for creating timing correction data used in an embodiment of the present invention.

【符号の説明】[Explanation of symbols]

10・・・パタ−ンメモリ 12・・・セレクタ 14・・・パタ−ンバッファ 15・・・波形フォ−マッタ 23・・・メモリ回路 25・・・メモリ回路 10 ... Pattern memory 12 ... Selector 14 ... Pattern buffer 15 ... Waveform formatter 23 ... Memory circuit 25 ... Memory circuit

Claims (7)

【特許請求の範囲】[Claims] 【請求項1】与えたテストデータパタ−ンに対する被試
験半導体集積回路の出力を期待値と比較する半導体集積
回路の試験装置であって、 テストデータのパタ−ンを生成するテストパタ−ン生成
手段と、供給されるテストデータの波形成形を行う波形
成形手段と、波形成形されたテストデータを遅延させる
可変遅延回路と、遅延されたテストデータを出力するド
ライバと、被試験半導体集積回路の出力を期待値と比較
するコンパレ−タと、前記波形成形手段が波形成形に用
いる出力タイミングを生成するタイミング発生器と、生
成された前記テストデータの列をアドレスとして入力
し、当該アドレスに対応するデータとして、前記可変遅
延回路の遅延量を指定するデータを前記可変遅延回路に
出力するメモリ回路とを備えたことを特徴とする試験装
置。
1. A test device for a semiconductor integrated circuit, which compares an output of a semiconductor integrated circuit under test with an expected value for a given test data pattern, and a test pattern generating means for generating a pattern of test data. A waveform shaping means for shaping the waveform of the supplied test data, a variable delay circuit for delaying the waveform shaped test data, a driver for outputting the delayed test data, and an output of the semiconductor integrated circuit under test. A comparator for comparing with an expected value, a timing generator for generating an output timing used by the waveform shaping means for waveform shaping, and a column of the generated test data as an address are input as data corresponding to the address. A memory circuit that outputs data designating a delay amount of the variable delay circuit to the variable delay circuit. Test equipment.
【請求項2】請求項1記載の半導体集積回路の試験装置
であって、 テストパタ−ン生成手段が生成したテストデータを、前
記波形成形手段に供給する前に、所定量、一旦蓄えるパ
タ−ンバッファを備え、 前記メモリ回路にアドレスとして入力されるテストデー
タの列は、前記パタ−ンデ−タバッファに蓄えられたテ
ストデ−タの列であることを特徴とする試験装置。
2. A semiconductor integrated circuit testing device according to claim 1, wherein the test data generated by the test pattern generating means is temporarily stored in a predetermined amount before being supplied to the waveform shaping means. A test apparatus comprising: a test data string input to the memory circuit as an address, the test data string being stored in the pattern data buffer.
【請求項3】与えたテストデータパタ−ンに対する被試
験半導体集積回路の出力を期待値と比較する半導体集積
回路の試験装置であって、 テストデータのパタ−ンを生成するテストパタ−ン生成
手段と、供給されるテストデータの波形成形を行う波形
成形手段と、波形成形されたテストデータを遅延させる
第1の可変遅延回路と、遅延されたテストデータを出力
するドライバと、被試験半導体集積回路の出力を期待値
と比較するコンパレ−タと、コンパレ−タの比較タイミ
ングを指定するストロ−ブタイミングを遅延させる第2
の可変遅延回路と、前記波形成形手段が波形成形に用い
る出力タイミングと前記ストロ−ブタイミングの生成す
るタイミング発生器と、タイミング発生器が前記出力タ
イミングと前記ストロ−ブタイミングの生成に用いるク
ロックの種別を指定する第1の制御信号と、テストデー
タの出力周期と位相を指定する第2の制御信号を前記タ
イミング発生器に供給する手段と、前記波形成形手段の
行う波形成形の種別を指定する第3の制御信号を前記波
形成形手段の供給する手段と、生成された前記テストデ
ータの列と前記第1の制御信号と第2の制御信号と第3
の制御信号をアドレスとして入力し、当該アドレスに対
応するデータとして、前記第1の可変遅延回路と第2の
可変遅延回路の遅延量をそれぞれ指定するデータを、そ
れぞれ、前記第1の可変遅延回路と第2の可変遅延回路
に出力するメモリ回路とを備えたことを特徴とする試験
装置。
3. A test device for a semiconductor integrated circuit for comparing an output of a semiconductor integrated circuit under test with an expected value for a given test data pattern, and a test pattern generating means for generating a pattern of test data. A waveform shaping means for shaping the waveform of the supplied test data, a first variable delay circuit for delaying the waveform shaped test data, a driver for outputting the delayed test data, and a semiconductor integrated circuit under test. For delaying the comparator that compares the output of the output with the expected value and the strobe timing that specifies the comparison timing of the comparator.
Variable delay circuit, a timing generator for generating the output timing used for waveform shaping by the waveform shaping means and the strobe timing, and a clock used by the timing generator for generating the output timing and the strobe timing. A means for supplying a first control signal designating a type and a second control signal designating an output cycle and a phase of test data to the timing generator, and a type of waveform shaping performed by the waveform shaping means. A means for supplying a third control signal to the waveform shaping means, a sequence of the generated test data, the first control signal, a second control signal, and a third control signal.
Control signal is input as an address, and as the data corresponding to the address, data designating the delay amounts of the first variable delay circuit and the second variable delay circuit, respectively, is input to the first variable delay circuit. And a memory circuit for outputting to a second variable delay circuit.
【請求項4】請求項3記載の半導体集積回路の試験装置
であって、 前記メモリ回路は、前記テストデータ列と前記第1の制
御信号と第2の制御信号と第3の制御信号をアドレスと
して入力し、当該アドレスに対応するデータとして、前
記第1の可変遅延回路の遅延量を指定するデータを前記
第1の可変遅延回路に出力する第1のメモリと、前記第
2の制御信号をアドレスとして入力し、当該アドレスに
対応するデータとして、前記第2の可変遅延回路の遅延
量を指定するデータを前記第2の可変遅延回路に出力す
る第2のメモリとを有していることを特徴とする試験装
置。
4. The semiconductor integrated circuit testing device according to claim 3, wherein the memory circuit addresses the test data sequence, the first control signal, the second control signal, and the third control signal. As the data corresponding to the address, and outputs the data designating the delay amount of the first variable delay circuit to the first variable delay circuit, and the second control signal. A second memory for inputting an address and outputting, as data corresponding to the address, data designating a delay amount of the second variable delay circuit to the second variable delay circuit. Characteristic test equipment.
【請求項5】請求項3記載の半導体集積回路の試験装置
であって、 テストパタ−ン生成手段が生成したテストデータを、前
記波形成形手段に供給する前に、所定量、一旦蓄えるパ
タ−ンバッファを備え、 前記メモリ回路にアドレスとして入力されるテストデー
タの列は、前記パタ−ンデ−タバッファに蓄えられたテ
ストデ−タの列であることを特徴とする試験装置。
5. A semiconductor integrated circuit testing apparatus according to claim 3, wherein the test data generated by the test pattern generating means is temporarily stored in a predetermined amount before being supplied to the waveform shaping means. A test apparatus comprising: a test data string input to the memory circuit as an address, the test data string being stored in the pattern data buffer.
【請求項6】請求項3記載の半導体集積回路の試験装置
であって、 前記メモリ回路に記憶されるデータは、前記テストパタ
−ン生成手段から出力するテストデータのパタ−ンを所
定の基準のテストデータパタ−ンに固定しておいて、前
記クロックの種別とテストデータの出力周期と位相と波
形成形の種別との考えられる全ての組合せについてのタ
イミングの補正値を測定し、次にパタ−ン発生器から考
えられる全てのテストデータパタ−ンを発生させ各テス
トデータのパタ−ン中に含まれる各テストデータ列につ
いてのタイミングの補正値を測定することにより求めた
各タイミング補正データを、当該タイミング補正データ
を測定した前記組み合わせとテストデータのパタ−ンに
対応するアドレスに書き込んだデータであることを特徴
とする試験装置。
6. The semiconductor integrated circuit testing device according to claim 3, wherein the data stored in said memory circuit is based on a pattern of test data output from said test pattern generating means as a predetermined reference. With the test data pattern fixed, the timing correction values for all possible combinations of the clock type, test data output period, phase, and waveform shaping type are measured, and then the pattern is measured. Each timing correction data obtained by generating all possible test data patterns from the generator and measuring the timing correction value for each test data sequence included in each test data pattern. The data is written in the address corresponding to the pattern of the combination of the timing correction data measured and the test data. Test equipment.
【請求項7】請求項3記載の半導体集積回路の試験装置
であって、 前記メモリ回路に記憶されたデータは、当該試験装置の
起動時に、外部より前記メモリ回路にロ−ドされたデー
タであること特徴とする試験装置。
7. The semiconductor integrated circuit testing device according to claim 3, wherein the data stored in said memory circuit is data externally loaded into said memory circuit when said testing device is activated. A testing device characterized by being present.
JP5051046A 1993-03-11 1993-03-11 Test equipment for semiconductor integrated circuit Pending JPH06265597A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5051046A JPH06265597A (en) 1993-03-11 1993-03-11 Test equipment for semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5051046A JPH06265597A (en) 1993-03-11 1993-03-11 Test equipment for semiconductor integrated circuit

Publications (1)

Publication Number Publication Date
JPH06265597A true JPH06265597A (en) 1994-09-22

Family

ID=12875868

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5051046A Pending JPH06265597A (en) 1993-03-11 1993-03-11 Test equipment for semiconductor integrated circuit

Country Status (1)

Country Link
JP (1) JPH06265597A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008133238A1 (en) * 2007-04-24 2008-11-06 Advantest Corporation Testing apparatus and testing method
JP2008287462A (en) * 2007-05-17 2008-11-27 Nec Electronics Corp Emulator and emulation method
WO2010097953A1 (en) * 2009-02-27 2010-09-02 富士通株式会社 Failure reproduction device, failure reproduction method, and failure reproduction program for information processing device

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008133238A1 (en) * 2007-04-24 2008-11-06 Advantest Corporation Testing apparatus and testing method
JPWO2008133238A1 (en) * 2007-04-24 2010-07-29 株式会社アドバンテスト Test apparatus and test method
US7932729B2 (en) 2007-04-24 2011-04-26 Advantest Corporation Test apparatus and test method
JP2008287462A (en) * 2007-05-17 2008-11-27 Nec Electronics Corp Emulator and emulation method
WO2010097953A1 (en) * 2009-02-27 2010-09-02 富士通株式会社 Failure reproduction device, failure reproduction method, and failure reproduction program for information processing device
JP5263384B2 (en) * 2009-02-27 2013-08-14 富士通株式会社 Fault reproduction apparatus, fault reproduction method, and fault reproduction program in information processing apparatus
US8621280B2 (en) 2009-02-27 2013-12-31 Fujitsu Limited Failure reproducing apparatus and failure reproducing method

Similar Documents

Publication Publication Date Title
US7015685B2 (en) Semiconductor tester
JPH0249176A (en) Delay line control system for automatic tester
JP4477450B2 (en) Timing generator, test apparatus, and skew adjustment method
KR20010088277A (en) Waveform generating device
JPH06265597A (en) Test equipment for semiconductor integrated circuit
US7135880B2 (en) Test apparatus
US6496953B1 (en) Calibration method and apparatus for correcting pulse width timing errors in integrated circuit testing
US5570383A (en) Timing hazard detector accelerator
JPH1172538A (en) Ic testing device, measurement method and storage medium for ic testing device
JP2002139556A (en) Semiconductor testing apparatus
JP3588235B2 (en) Semiconductor test equipment
JP2000090693A (en) Memory test device
JP3134409B2 (en) LSI tester
US6392404B1 (en) Triggered integrated circuit tester
JP2000035461A (en) Semiconductor testing device
JP4192429B2 (en) IC test apparatus, control method thereof, and storage medium
JPH0585875B2 (en)
JP2546066Y2 (en) Waveform generator
JP2000149593A (en) Ic testing apparatus
JPH0434703B2 (en)
KR20040111202A (en) Semiconductor test apparatus
JPH1078476A (en) Pattern generator for semiconductor test device
JPH07151823A (en) Semiconductor testing apparatus
JPS6140574A (en) Test condition setting apparatus
JP2001189649A (en) Variable delay device, signal delaying method and testing method for semiconductor device