JPH06261250A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPH06261250A
JPH06261250A JP4343993A JP4343993A JPH06261250A JP H06261250 A JPH06261250 A JP H06261250A JP 4343993 A JP4343993 A JP 4343993A JP 4343993 A JP4343993 A JP 4343993A JP H06261250 A JPH06261250 A JP H06261250A
Authority
JP
Japan
Prior art keywords
image
signal
circuit
display
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4343993A
Other languages
English (en)
Inventor
Hisashi Mori
久司 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC IC Microcomputer Systems Co Ltd
Original Assignee
NEC IC Microcomputer Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC IC Microcomputer Systems Co Ltd filed Critical NEC IC Microcomputer Systems Co Ltd
Priority to JP4343993A priority Critical patent/JPH06261250A/ja
Publication of JPH06261250A publication Critical patent/JPH06261250A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】 【目的】複数画像表示の場合における、各画像の識別表
示を見易くする画像表示装置を提供する。 【構成】本発明の画像表示装置は、1表示画面上に同時
に複数の画像を表示する機能を有する画像表示装置にお
いて、入力される画像入力信号101の水平走査線を間
引いて出力するフィルタ回路2と、このフィルタ回路2
より出力される間引きされた画像信号を入力して格納す
る画像記憶回路3と、表示対象の各画像信号に対応する
識別表示データ103を発生する制御回路4と、当該制
御回路4より出力される識別表示データ103を格納す
る表示データ記憶回路6と、表示データ記憶回路6より
出力される識別表示データの入力を介して、画像記憶回
路3より出力される対応する各画像信号と同一タイミン
グにおいて、各画像に対応する画面表示用の識別表示信
号104を生成して出力する表示信号発生回路5と、画
像記憶回路3より出力される画像信号と、表示信号発生
回路5より出力される識別表示信号104とを入力し
て、これらの両信号を各画像に対応させて合成して出力
する表示合成回路1とを備えて構成される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は画像表示装置に関する。
【0002】
【従来の技術】従来の画像表示装置は、図2のブロック
図に示されるように、画像入力端子7および画像出力端
子8に対応して、画像入力端子7より入力される画像入
力信号101に識別表示信号104を合成させる表示合
成回路1と、この表示合成回路1より出力される合成信
号を入力して周波数帯域幅を抑制するフィルタ回路2
と、フィルタ回路2の出力信号を格納して、画像出力信
号102を出力端子8に出力する画像記憶回路3と、所
定の識別表示データ103を出力する制御回路4と、こ
の識別表示信号103を受けて、前述の識別表示信号1
04を表示合成回路1に出力する表示信号発生回路5と
を備えて構成される。
【0003】図2において、制御回路4より出力される
識別表示データ103は、画像入力信号101がテレビ
ジョンの何チャネルの画像入力信号なのか、またはビデ
オテープレコーダ等の入力装置による画像入力信号なの
かの区別をコード化した信号であり、当該制御回路4よ
り出力されて表示信号発生回路5に入力される。この識
別表示データ103は、画像入力信号101と画像ごと
に一致しており、識別表示データ103を受けて、表示
信号発生回路5よりは識別表示信号104が出力されて
表示合成回路1に入力される。表示合成回路1において
は、前述のように、画像入力信号101と識別表示信号
104とが合成されて、その合成出力信号はフィルタ回
路2に入力される。フィルタ回路2においては1画面上
に複数の画像が表示されるため、それぞれの画像が1画
面よりも小さい画面として表示されなければならない。
このために、例えば、水平走査線3本を1本に間引くこ
とにより、画像の面積を1画面の9分の1にして複数の
画面表示が行われる。この場合、フィルタ回路2におい
て間引かれた画像信号は画像記憶回路3に格納されてお
り、画像記憶回路3より出力される画像出力信号102
は1画面中に表示される。
【0004】
【発明が解決しようとする課題】上述した従来の画像表
示装置においては、フィルタ回路において、画像入力信
号に合成された識別表示信号がそれ自体間引かれる状態
となり、画面表示として極めて見難い状態となるという
欠点かある。
【0005】
【課題を解決するための手段】本発明の画像表示装置
は、1表示画面上に同時に複数の画像を表示する機能を
有する画像表示装置において、入力される画像信号の水
平走査線を間引いて出力するフィルタ回路と、前記フィ
ルタ回路より出力される間引きされた画像信号を格納す
る画像記憶回路と、前記画像記憶回路より読出し出力さ
れる画像信号と同一タイミングにおいて、前記画像入力
信号の各画像に対応する識別表示信号を生成して出力す
る表示信号発生手段と、前記画像記憶回路より出力され
る画像信号と、前記表示信号発生手段より出力される識
別表示信号とを入力して、これらの両信号を各画像に対
応させ合成して出力する表示合成回路とを備えることを
特徴としている。
【0006】なお、前記表示信号発生手段は、表示対象
の各画像に対応する識別表示データを発生する制御回路
と、前記制御回路より出力される識別表示データを格納
する表示データ記憶回路と、前記表示データ記憶回路よ
り出力される識別表示データを介して、前記画像記憶回
路より出力される各画像信号と同一タイミングにおい
て、各画像に対応する識別表示信号を出力する表示信号
発生回路とを備えて構成してもよい。
【0007】
【実施例】次に、本発明について図面を参照して説明す
る。
【0008】図1は本発明の一実施例を示すブロック図
である。図1に示されるように、本実施例は、画像入力
端子7および画像出力端子8に対応して、画像入力端子
7より入力される画像入力信号101を間引くフイルタ
回路2と、このフィルタ回路2より出力される画像信号
を入力して格納する画像記憶回路3と、所定の識別表示
データ103を出力する制御回路4と、この識別表示信
号103を入力して格納する表示データ記憶回路6と、
表示データ記憶回路6より出力される識別表示信号10
3を受けて、所定の識別表示信号104を出力する表示
信号発生回路5と、前述の画像記憶回路3より出力され
る間引きされた画像信号に対し識別表示信号104を合
成させて、画像出力端子8を介して画像出力信号102
を出力する表示合成回路1とを備えて構成される。
【0009】図1において、画像入力端子7より入力さ
れる画像入力信号101は、フイルタ回路2において1
画面中に複数画面を表示するために、例えば、水平走査
線3本を1本に間引かれて出力され、画像記憶回路3に
入力されて格納される。この場合、当該画像記憶回路3
においては、フィルタ回路2において間引かれた画像信
号の表示対象分の信号が格納される。一方、制御回路4
より出力される識別表示データ103は、前述の従来例
の場合と同様に、画像入力信号101がテレビジョンの
何チャネルの画像入力信号なのか、またはビデオテープ
レコーダ等の入力装置による画像入力信号なのかの区別
をコード化した信号であり、当該制御回路4より出力さ
れて、画像信号ごとの識別表示データ103として表示
データ記憶回路6に入力されて格納されてゆく。この表
示データ記憶回路6に格納された識別表示データ103
は、表示データ記憶回路6より、画像記憶回路3から間
引きされて出力される画像信号と同一のタイミングで出
力され、表示信号発生回路5に入力される。表示信号発
生回路5においては、表示データ記憶回路6より出力さ
れる識別表示データ103を受けて、識別表示信号10
4が出力され表示合成回路1に入力される。表示合成回
路1においては、画像記憶回路3より出力される間引き
された画像信号と、当該画像信号と同一タイミングにお
いて表示合成回路1に入力される前記識別表示信号10
4とが合成されて、画像出力信号102として画像出力
端子8を介して出力される。
【0010】上述のように、本発明においては、フィル
タ回路2により間引かれるのは、画像入力端子7より入
力される画像入力信号101のみであり、表示信号発生
回路5より出力される識別表示信号104についてはフ
ィルタ2による間引きが行われることがない。従って、
従来例においては画面上において非常に見難い表示状態
にあった識別表示信号を、複数の画像表示とともに鮮明
に表示することが可能となる。
【0011】
【発明の効果】以上説明したように、本発明は、画像入
力信号に対する間引き作用の終了後の段階において、当
該間引きされた画像入力信号と識別表示信号の合成を行
うことにより、複数画像表示の場合においても、それぞ
れの画像にテレビジョンのチャネルまたはビデオレコー
ダ等の入力装置を識別する表示が鮮明に合成表示され、
表示画像が認識し易くなるという効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図である。
【図2】従来例を示すブロック図である。
【符号の説明】
1 表示合成回路 2 フィルタ回路 3 画像記憶回路 4 制御回路 5 表示信号発生回路 6 表示データ記憶回路 7 画像入力端子 8 画像出力端子

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 1表示画面上に同時に複数の画像を表示
    する機能を有する画像表示装置において、 入力される画像信号の水平走査線を間引いて出力するフ
    ィルタ回路と、 前記フィルタ回路より出力される間引きされた画像信号
    を格納する画像記憶回路と、 前記画像記憶回路より読出し出力される画像信号と同一
    タイミングにおいて、前記画像入力信号の各画像に対応
    する識別表示信号を生成して出力する表示信号発生手段
    と、 前記画像記憶回路より出力される画像信号と、前記表示
    信号発生手段より出力される識別表示信号とを入力し
    て、これらの両信号を各画像に対応させて合成して出力
    する表示合成回路と、 を備えることを特徴とする画像表示装置。
  2. 【請求項2】 前記表示信号発生手段が、表示対象の各
    画像に対応する識別表示データを発生する制御回路と、 前記制御回路より出力される識別表示データを格納する
    表示データ記憶回路と、 前記表示データ記憶回路より出力される識別表示データ
    を介して、前記画像記憶回路より出力される各画像信号
    と同一タイミングにおいて、各画像に対応する識別表示
    信号を出力する表示信号発生回路と、 を備えて構成される請求項1記載の画像表示装置。
JP4343993A 1993-03-04 1993-03-04 画像表示装置 Pending JPH06261250A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4343993A JPH06261250A (ja) 1993-03-04 1993-03-04 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4343993A JPH06261250A (ja) 1993-03-04 1993-03-04 画像表示装置

Publications (1)

Publication Number Publication Date
JPH06261250A true JPH06261250A (ja) 1994-09-16

Family

ID=12663737

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4343993A Pending JPH06261250A (ja) 1993-03-04 1993-03-04 画像表示装置

Country Status (1)

Country Link
JP (1) JPH06261250A (ja)

Similar Documents

Publication Publication Date Title
US5040067A (en) Method and device for processing multiple video signals
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
JPH087567B2 (ja) 画像表示装置
JPS62142476A (ja) テレビジョン受像機
US5021887A (en) Method and circuit for composing still image of picture-in-picture
WO1997005743A1 (en) Linked list structure onscreen display
US5309233A (en) Apparatus for converting the scanning period of a video signal to a period not necessarily an integer times the original period
US6670983B2 (en) Electric mask generating apparatus of electronic endoscope
JPH029512B2 (ja)
JPH06261250A (ja) 画像表示装置
US5729247A (en) Screen display device
KR100405275B1 (ko) 문자표시장치
JPS61258578A (ja) テレビジヨン受信機
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
KR100400429B1 (ko) 오디오 비디오 자동 셀렉터 시스템
US20050190297A1 (en) Video signal processor and video display device
KR940010238B1 (ko) Tv의 다중 온 스크린 디스플레이장치
KR0163555B1 (ko) 영상처리 시스템의 자막표시 제어방법 및 장치
JPH05127646A (ja) 表示装置
KR0157481B1 (ko) 와이드 텔레비젼 수상기의 수직확대개선회로
JPH1169258A (ja) マルチチャンネル表示装置
KR960028538A (ko) 컬러텔레비젼의 방문자 화상기억/재생장치
JPH05300446A (ja) 親子画面表示回路
JPH05173530A (ja) 多入力映像信号表示装置
JPH0675553A (ja) 画面分割方法及び装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990817