JPH0594158A - マイクロコンピユータ - Google Patents

マイクロコンピユータ

Info

Publication number
JPH0594158A
JPH0594158A JP27874991A JP27874991A JPH0594158A JP H0594158 A JPH0594158 A JP H0594158A JP 27874991 A JP27874991 A JP 27874991A JP 27874991 A JP27874991 A JP 27874991A JP H0594158 A JPH0594158 A JP H0594158A
Authority
JP
Japan
Prior art keywords
lcd
display
data
circuit
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27874991A
Other languages
English (en)
Inventor
Takakazu Yano
矢野  敬和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Watch Co Ltd
Original Assignee
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co Ltd filed Critical Citizen Watch Co Ltd
Priority to JP27874991A priority Critical patent/JPH0594158A/ja
Publication of JPH0594158A publication Critical patent/JPH0594158A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【目的】消費電力の少ないマイクロコンピュータを提供
すること。 【構成】表示領域を指定する指定回路213と、該指定
回路の出力に応じたLCDデータと、LCD同期信号を
出力する変換回路204を設け、指定回路で指定された
表示領域に対しては、画像表示記憶回路203の表示デ
ータに対応したLCDデータと、LCD同期信号を変換
回路から出力し、表示しない領域に対しては、ハイレベ
ルまたはロウレベルに保持したLCDデータを出力し、
LCD同期信号は休止する。 【効果】表示データに応じて駆動方式を変えられるの
で、消費電力を低減させるとともに、表示の見やすさも
向上する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、マイクロコンピュータ
に関し、特にマイクロコンピュターの表示システムに関
する。
【0002】
【従来の技術】ラップトップ型あるいはノートブック型
のマイクロコンピュータは、その携帯性のよさから広く
普及しつつある。ところで、このようなマイクロコンピ
ュータに共通している問題の1つは消費電力である。す
なわち、これらのマイクロコンピュータは携帯用電源と
して電池を用い、表示装置として液晶表示装置(LC
D)が採用されているているが、通常動作だと2ー5時
間程度しか動作しないのが現状である。図7に従来のマ
イクロコンピュターの表示システム部のブロック図を示
す。中央演算装置201で処理されたデータはアドレス
バス207を介して表示コントローラ202に送られ、
表示コントローラ202の制御のもとに画像表示記憶回
路203に記憶される。LCDデータ208は表示コン
トローラ202が画像表示記憶回路203の内容に応じ
て出力するLCD用のデータである。LCD同期信号2
09は表示コントローラ202が出力するLCDデータ
208を表示するための同期信号である。LCDドライ
バー701はLCD同期信号209に応じてLCDデー
タ208をLCD206に表示するためのドライバーで
ある。LCDは、たとえば、上下2分割駆動の640x
480画素であり、240分割駆動方式等で駆動され
る。この時、LCDは必要な表示が部分的な領域であっ
ても表示領域全てが駆動されている。
【0003】
【発明が解決しようとする課題】上記したような従来の
システムでは表示データのいかんにかかわらずLCDド
ライバーの駆動領域は同じであり、不必要な消費電力を
必要とする。本発明はこの問題を解決し、低電力でしか
も見やすく、長寿命かつ目的に応じて表示品質を自在に
調節できる携帯用のマイクロコンピュターを実現するこ
とを目的とする。
【0004】
【課題を解決するための手段】上記目的を達成するため
本発明は、図7のような中央演算装置、画像表示記憶回
路、表示コントローラ、液晶表示素子(LCD)を備
え、前記中央演算装置で処理された表示データを前記画
像表示記憶回路に記憶し、該記憶回路のデータに応じて
前記表示コントローラからLCDデータとLCD同期信
号を発生して前記液晶表示素子にデータを表示するマイ
クロコンピュターにおいて、前記液晶表示素子の表示領
域を指定する指定回路と、前記LCDデータとLCD同
期信号を前記指定回路の出力に応じた新たなLCDデー
タとLCD同期信号に変換する変換回路を設け、前記指
定回路により設定された表示領域に対しては前記画像表
示記憶回路の表示データに対応したLCDデータとLC
D同期信号を前記変換回路から発生するとともに、表示
しない領域に対してはハイレベルまたはロウレベルに保
持したLCDデータを前記変換回路から発生し、LCD
同期信号は休止することを特徴としている。
【0005】また、本発明は前記画像表示記憶回路のデ
ータ様式をチェックして表示領域を決める表示検出回路
と、前記LCDデータとLCD同期信号を前記表示検出
回路の出力に応じた新たなLCDデータとLCD同期信
号に変換する変換回路を設け、前記表示検出回路により
設定された表示領域に対しては前記画像表示記憶回路の
表示データに対応したLCDデータとLCD同期信号を
前記変換回路から発生するとともに、表示しない領域に
対してはハイレベルまたはロウレベルに保持したLCD
データを前記変換回路から発生し、LCD同期信号は休
止することも特徴としている。
【0006】さらに、本発明は前記LCDデータをチェ
ックして表示領域を決める表示検出回路と、前記LCD
データとLCD同期信号を前記表示検出回路の出力に応
じた新たなLCDデータとLCD同期信号に変換する変
換回路を設け、前記表示検出回路により設定された表示
領域に対しては前記画像表示記憶回路の表示データに対
応したLCDデータとLCD同期信号を前記変換回路か
ら発生するとともに、表示しない領域に対してはハイレ
ベルまたはロウレベルに保持したLCDデータを前記変
換回路から発生し、LCD同期信号は休止することも特
徴としている。
【0007】
【作用】例えば、通常VGA(Video Graph
ic Array)パネルと称される640x480画
素の液晶表示素子上にCGA(Color Graph
ic Adaptor) と称される640x200の
表示モードによる表示を表示した場合、表示の不必要な
残りの280行も走査している事になる。もし、図7の
表示コントローラ202から出力されるLCDデータ2
08の状態によってLCDスキャンの分割数を減少させ
ることができれば、従来の表示品質を高めると同時に表
示部システムを省電することができる。すなわち、分割
数を下げることによりドライバーの駆動周波数を下げる
ことができるとともに、電圧を下げる事ができるので消
費電力を削減できる。さらに、単純マトリクス方式のL
CD駆動において分割数を下げるとコントラストを上げ
る事ができる。
【0008】
【実施例1】まず、図1に上下2分割駆動方式(DUA
Lドライブ方式)のVGA用LCDを使った場合の、本
実施例で利用する種々の表示パターンを示す。ここで、
斜線部はLCD駆動のためのLCD同期信号は休止さ
せ、LCD表示のためのデータはハイレベルまたはロウ
レベルに保持されている部分を意味する。(a)はVG
A用の画像を映している状態を示しており、上下240
分割で480行の画像を表示している状態を示す。
(b)はCGA用の画像を映している状態を示してお
り、上200分割で200行の画像を表示している状態
を示す。(c)はCGA用の画像を縦方向に2倍して映
している状態を示しており、上下200分割で400行
の画像を表示している状態を示す。(d)はCGA用の
画像を画面中央に映している状態を示しており、上下1
00分割で200行の画像を表示している状態を示す。
これらのいくつかの状態の切り換えを行う具体的な方法
につき以下の実施例で説明する。
【0009】図2は本発明に基づくマイクロコンピュタ
ーの表示部のブロック図である。ここで、中央演算装置
201は例えばインテル社の80C88等である。画像
表示記憶回路203はダイナミックRAM等で構成され
ている。表示コントローラ202は通常VGAコントロ
ーラ等と呼ばれており、主としてマイクロコンピュータ
とともに用いられる回路である。ここでは、中央演算装
置201とアドレスバス207を介してデータの授受を
行う。指定回路213は使用者が好みに応じて表示領域
を指定するスイッチが備えられた回路である。変換回路
204は本発明の中心的な役割をする回路で、指定回路
213の指定する表示領域に応じたLCDデータ、LC
D同期信号を出力する回路である。新LCDドライバー
205は外部からのモード信号の内容に応じて100分
割駆動、200分割駆動、240分割駆動が可能な48
0行駆動回路である。ここで、新LCDドライバー20
5は走査側(Y側)とデータ側(X側)の回路から成る
が、ここでは簡単のため1つにまとめて表現している。
206は480行の液晶表示素子である。
【0010】以下、図2に沿ってシステムの動作を説明
する。表示コントローラ202は画像表示記憶回路20
3中の表示データに相当する画像データの内容をスキャ
ンして所定の演算を行い、LCD用に変換して画素デー
タに相当するLCDデータ208を変換回路204に出
力すると同時に画素同期信号に相当するLCD駆動のた
めのLCD同期信号209を同じく変換回路204に出
力する。変換回路204はLCDデータ208およびL
CD同期信号209を指定回路213からの使用者の希
望する表示領域を指定するユーザー信号214に応じ
て、領域画素データに相当する疑似LCDデータ210
および領域画素同期信号に相当する疑似LCD同期信号
211に変換し、新LCDドライバー205に出力する
機能と、分割数と領域を設定するモード設定信号212
を新LCDドライバー205へ出力する機能を持つ。新
LCDドライバー205は疑似LCDデータ210、疑
似LCD同期信号211およびモード設定信号212に
応じて、図1に示すような種々のパターンで480行L
CD206を駆動する。
【0011】
【実施例2】図3に本発明に基づく第2の実施例のブロ
ック図を示す。尚、同図において図2と同じ番号の構成
要素は同じ機能をもつ。ここで、表示検出回路A301
は表示コントローラ202の表示モードを検出し、その
結果をモード決定信号302として変換回路204に出
力する。変換回路204はそれに応じて自動的に疑似L
CDデータ210、疑似LCD同期信号211およびモ
ード設定信号212を新LCDドライバー205へ出力
する。
【0012】図4は表示検出回路Aの動作を示すフロー
チャートである。まず、ステップ401で表示コントロ
ーラ202のレジスタの内容を読む。表示コントローラ
のレジスタの内容を読むのは中央演算装置201上のソ
フトウェアで行うことができる。次に、ステップ402
でCGA画面が480行LCDの1行から200行に表
示されるモードか否かチェックし、このモードの場合は
ステップ407で上200分割モード決定信号を発信す
る。次にステップ403でCGA画面が480行LCD
の281行から480行に表示されるモードか否かチェ
ックし、このモードの場合はステップ408で下200
分割モード決定信号を発信する。次にステップ404で
CGA倍スキャン画面が480行LCDの41行から4
40行に表示されるモードか否かチェックし、このモー
ドの場合は上下200分割モード決定信号を発信する。
さらにステップ405でCGA画面が480行LCDの
141行から340行に表示されるモードか否かチェッ
クし、このモードの場合は上下100分割モード決定信
号を発信し、上記以外の表示モードの時はステップ40
6で、上下240分割モード決定信号を発信する。
【0013】
【実施例3】図5に本発明に基ずく第3の実施例のブロ
ック図を示す。尚、同図において図2と同じ番号の構成
要素は同じ機能をもつ。ここで、表示検出回路B501
は表示コントローラ202から発生するLCDデータ2
08を基に表示モードを検出し、その結果をモード決定
信号502として変換回路204に出力する。変換回路
204はそれに応じて自動的に疑似LCDデータ21
0、疑似LCD同期信号211およびモード設定信号2
12を新LCDドライバー205へ出力する。表示モー
ドの検出はLCD同期信号209のクロックをカウント
することにより表示領域の期間を検出し、その期間にL
CDデータ208中にハイレベルが有るかどうか、ある
いはロウレベルが有るかどうかによって行う。その結果
に従って、次のフレームから駆動分割数を変更する。
【0014】図6は表示検出回路Bで上側半画面モード
検出をする時の検出フローチャートを示す。まず、ステ
ップ501で1〜240行に実際に表示するデータが有
るか無いかを検出し、表示するデータが無い場合はステ
ップ507で上半面休止信号を発信する。以下、ステッ
プ502で1〜200行に実際に表示するデータが有る
か無いかを検出し、表示するデータが無い場合はステッ
プ508で上側200分割モード決定信号を発信し、ス
テップ503で41〜240行に実際に表示するデータ
が有るか無いかを検出し、表示するデータが無い場合は
ステップ509で下側200分割モード決定信号を発信
し、ステップ504で1〜100行に実際に表示するデ
ータが有るか無いかを検出し、表示するデータが無い場
合はステップ510で上側100分割モード決定信号を
発信し、ステップ505で141〜240行に実際に表
示するデータが有るか無いかを検出し、表示するデータ
が無い場合はステップ511で下側100分割モード決
定信号を発信する。前記のうちどれにも該当しなかった
場合はステップ506で240分割モード決定信号を発
信する。上記と同じ検出ステップを下側半分(241〜
480行)についても行う。
【0015】
【発明の効果】本発明の構成により、マイクロコンピュ
ータの表示部の電力を低減させることができ、さらに、
表示データに応じて見やすい駆動方式にかえることがで
きる。
【図面の簡単な説明】
【図1】実施例におけるLCDの各種表示パターンであ
る。
【図2】本発明に基づく実施例1のマイクロコンピュー
タ表示部のブロック図である。
【図3】本発明に基づく実施例2のマイクロコンピュー
タ表示部のブロック図である。
【図4】本発明に基づく実施例2の動作フローチャート
である。
【図5】本発明に基づく実施例3のマイクロコンピュー
タ表示部のブロック図である。
【図6】本発明に基づく実施例3の動作フローチャート
である。
【図7】従来のマイクロコンピュータ表示部のブロック
図である。
【符号の説明】
201 中央演算装置 202 表示コントローラ 203 画像表示記憶回路 204 変換回路 205 新LCDドライバー 206 液晶表示素子 213 指定回路 301 表示検出回路A 501 表示検出回路B

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 中央演算装置、画像表示記憶回路、表示
    コントローラ、液晶表示素子(LCD)を備え、前記中
    央演算装置で処理された表示データを前記画像表示記憶
    回路に記憶し、該記憶回路のデータに応じて前記表示コ
    ントローラからLCDデータとLCD同期信号を発生し
    て前記液晶表示素子にデータを表示するマイクロコンピ
    ュターにおいて、前記液晶表示素子の表示領域を指定す
    る指定回路と、前記LCDデータとLCD同期信号を前
    記指定回路の出力に応じた新たなLCDデータとLCD
    同期信号に変換する変換回路を設け、前記指定回路によ
    り設定された表示領域に対しては前記画像表示記憶回路
    の表示データに対応したLCDデータとLCD同期信号
    を前記変換回路から発生するとともに、表示しない領域
    に対してはハイレベルまたはロウレベルに保持したLC
    Dデータを前記変換回路から発生し、LCD同期信号は
    休止することを特徴とするマイクロコンピュータ。
  2. 【請求項2】 中央演算装置、画像表示記憶回路、表示
    コントローラ、液晶表示素子(LCD)を備え、前記中
    央演算装置で処理された表示データを前記画像表示記憶
    回路に記憶し、該記憶回路のデータに応じて前記表示コ
    ントローラからLCDデータとLCD同期信号を発生し
    て前記液晶表示素子にデータを表示するマイクロコンピ
    ュターにおいて、前記画像表示記憶回路のデータ様式を
    チェックして表示領域を決める表示検出回路と、前記L
    CDデータとLCD同期信号を前記表示検出回路の出力
    に応じた新たなLCDデータとLCD同期信号に変換す
    る変換回路を設け、前記表示検出回路により設定された
    表示領域に対しては前記画像表示記憶回路の表示データ
    に対応したLCDデータとLCD同期信号を前記変換回
    路から発生するとともに、表示しない領域に対してはハ
    イレベルまたはロウレベルに保持したLCDデータを前
    記変換回路から発生し、LCD同期信号は休止すること
    を特徴とするマイクロコンピュータ。
  3. 【請求項3】 中央演算装置、画像表示記憶回路、表示
    コントローラ、液晶表示素子(LCD)を備え、前記中
    央演算装置で処理された表示データを前記画像表示記憶
    回路に記憶し、該記憶回路のデータに応じて前記表示コ
    ントローラからLCDデータとLCD同期信号を発生し
    て前記液晶表示素子にデータを表示するマイクロコンピ
    ュターにおいて、前記LCDデータをチェックして表示
    領域を決める表示検出回路と、前記LCDデータとLC
    D同期信号を前記表示検出回路の出力に応じた新たなL
    CDデータとLCD同期信号に変換する変換回路を設
    け、前記表示検出回路により設定された表示領域に対し
    ては前記画像表示記憶回路の表示データに対応したLC
    DデータとLCD同期信号を前記変換回路から発生する
    とともに、表示しない領域に対してはハイレベルまたは
    ロウレベルに保持したLCDデータを前記変換回路から
    発生し、LCD同期信号は休止することを特徴とするマ
    イクロコンピュータ。
JP27874991A 1991-09-30 1991-09-30 マイクロコンピユータ Pending JPH0594158A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27874991A JPH0594158A (ja) 1991-09-30 1991-09-30 マイクロコンピユータ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27874991A JPH0594158A (ja) 1991-09-30 1991-09-30 マイクロコンピユータ

Publications (1)

Publication Number Publication Date
JPH0594158A true JPH0594158A (ja) 1993-04-16

Family

ID=17601667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27874991A Pending JPH0594158A (ja) 1991-09-30 1991-09-30 マイクロコンピユータ

Country Status (1)

Country Link
JP (1) JPH0594158A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001290467A (ja) * 2000-04-05 2001-10-19 Matsushita Electric Ind Co Ltd 液晶表示装置及び情報携帯機器
JP2002268609A (ja) * 2001-03-08 2002-09-20 Matsushita Electric Ind Co Ltd 液晶表示装置
WO2003094141A1 (fr) * 2002-04-30 2003-11-13 Sony Corporation Afficheur a cristaux liquides, son procede de pilotage, et terminal mobile
US7688303B2 (en) 1997-01-30 2010-03-30 Renesas Technology Corp. Liquid crystal display controller and liquid crystal display device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7688303B2 (en) 1997-01-30 2010-03-30 Renesas Technology Corp. Liquid crystal display controller and liquid crystal display device
JP2001290467A (ja) * 2000-04-05 2001-10-19 Matsushita Electric Ind Co Ltd 液晶表示装置及び情報携帯機器
JP2002268609A (ja) * 2001-03-08 2002-09-20 Matsushita Electric Ind Co Ltd 液晶表示装置
WO2003094141A1 (fr) * 2002-04-30 2003-11-13 Sony Corporation Afficheur a cristaux liquides, son procede de pilotage, et terminal mobile
US8159438B2 (en) 2002-04-30 2012-04-17 Sony Corporation Liquid crystal display device, drive method thereof, and mobile terminal

Similar Documents

Publication Publication Date Title
EP0651367B1 (en) Arrangement for reducing power consumption in a matrix display based on image change detection
US6678834B1 (en) Apparatus and method for a personal computer system providing non-distracting video power management
US7518587B2 (en) Impulse driving method and apparatus for liquid crystal device
CN101046941B (zh) 用于驱动液晶显示器件的装置和方法
US5699075A (en) Display driving apparatus and information processing system
JP3286529B2 (ja) 表示装置
JPH0527716A (ja) 表示装置
JP2002182624A (ja) 液晶表示パネル駆動回路及び液晶表示器
US6525720B1 (en) Liquid crystal display and driving method thereof
US6329975B1 (en) Liquid-crystal display device with improved interface control
US5686934A (en) Display control apparatus
JP3240218B2 (ja) 多色表示可能な情報処理装置
JP2003058123A (ja) 液晶表示装置
JPH113063A (ja) 情報処理装置及び表示制御方法
US5894297A (en) Display apparatus
US20010043206A1 (en) Display control device
JPH10319916A (ja) 液晶表示装置
US5905483A (en) Display control apparatus
JPH08278769A (ja) マイクロコンピュータ
JPH0594158A (ja) マイクロコンピユータ
JP2000298536A (ja) 情報処理装置
CN1307603C (zh) 显示单元、显示装置和图像显示系统
JPH07121137A (ja) ディスプレイ装置
JP2003058117A (ja) 表示装置、電子機器および表示制御方法
JP2001183625A (ja) 単純マトリックス型液晶表示装置