JPH0591115A - Data transmission/reception system - Google Patents

Data transmission/reception system

Info

Publication number
JPH0591115A
JPH0591115A JP3252522A JP25252291A JPH0591115A JP H0591115 A JPH0591115 A JP H0591115A JP 3252522 A JP3252522 A JP 3252522A JP 25252291 A JP25252291 A JP 25252291A JP H0591115 A JPH0591115 A JP H0591115A
Authority
JP
Japan
Prior art keywords
data transmission
output
circuit
unit
reception
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3252522A
Other languages
Japanese (ja)
Other versions
JP2739789B2 (en
Inventor
Masanori Yasuda
正憲 安田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3252522A priority Critical patent/JP2739789B2/en
Publication of JPH0591115A publication Critical patent/JPH0591115A/en
Application granted granted Critical
Publication of JP2739789B2 publication Critical patent/JP2739789B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)
  • Communication Control (AREA)
  • Bus Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

PURPOSE:To concentrate communication lines by allowing a desired data transmission reception control circuit to occupy the communication lines with a unit tentatively in plural data transmission reception control circuits. CONSTITUTION:The system consists of independent data transmission reception control circuits 101, 102, a serial bus arbitration circuit 201, direction control circuits 301-30n each comprising s SEL circuit and plural units 601-60n, and the direction control circuit operated the system such that an output content of the relevant direction control circuit is decided by unit information when the bus arbitration circuit is not in operation and a desired data transmission reception control circuit specified by an output signal is connected to all communication lines connecting to the plural units data when the bus arbitration circuit is in operation.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、シリアル通信における
データ送受信方式に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a data transmission / reception system in serial communication.

【0002】[0002]

【従来の技術】図2に示すとおり、従来のデータ送受信
方式は、互いに独立な複数のデータ送受信制御回路とそ
れに接続される複数のユニットから構成されている。
2. Description of the Related Art As shown in FIG. 2, a conventional data transmission / reception system is composed of a plurality of independent data transmission / reception control circuits and a plurality of units connected thereto.

【0003】[0003]

【発明が解決しようとする課題】しかしながら、上述し
た従来のデータ送受信方式では、各ユニットとの接続に
関し、ユニットの種別に合わせ接続用コネクタをそれぞ
れのデータ送受信回路ごとにn個準備する必要がある。
However, in the above-mentioned conventional data transmission / reception system, it is necessary to prepare n connection connectors for each data transmission / reception circuit in accordance with the type of the unit for connection with each unit. ..

【0004】しかも、ユニットによっては、ふたつのデ
ータ送受信回路と通信を行う必要があり、その場合、コ
ネクタの接続位置を誤ると正常に通信ができない欠点を
有していることから、接続に注意する必要があった。
Moreover, depending on the unit, it is necessary to communicate with the two data transmitting / receiving circuits, and in this case, there is a drawback that normal communication cannot be performed if the connecting position of the connector is incorrect. There was a need.

【0005】そこで、本発明の技術的課題は上記欠点に
鑑み、ユニット内の通信線を一本に集約すると共に、各
ユニットとの接続コネクタ数を当該ユニット数で足ると
するデータ送受信方式を提供することである。
In view of the above-mentioned drawbacks, the technical problem of the present invention is to provide a data transmission / reception system in which the communication lines in a unit are integrated into one unit and the number of connecting connectors with each unit is sufficient by the number of units. It is to be.

【0006】[0006]

【課題を解決するための手段】本発明によれば、出力信
号を出力し、互いに独立した複数のデータ送受信制御回
路と、前記データ送受信制御回路との接続を規定するユ
ニット情報を出力する複数のユニットと、前記複数のデ
ータ送受信制御回路と前記ユニットとを互いに接続する
複数の通信線とを有するデータ送受信方式において、前
記データ送受信制御回路が自己の管理するユニット以外
と通信する要求がある場合に、ユニット情報に優先し
て、当該データ送受信制御回路からの出力信号を出力せ
しめるように、前記複数の通信線を当該データ送受信制
御回路に接続する接続手段を設けたことを特徴とするデ
ータ送受信方式が得られる。
According to the present invention, a plurality of data transmission / reception control circuits which output an output signal and are independent from each other, and a plurality of unit information which defines a connection with the data transmission / reception control circuit are output. In a data transmission / reception system having a unit and the plurality of data transmission / reception control circuits and a plurality of communication lines connecting the units to each other, when the data transmission / reception control circuit has a request to communicate with a unit other than a unit managed by itself. A data transmission / reception system characterized by comprising connection means for connecting the plurality of communication lines to the data transmission / reception control circuit so that the output signal from the data transmission / reception control circuit can be output in preference to the unit information. Is obtained.

【0007】また、本発明によれば、ユニット情報を出
力する複数のユニットと複数の通信線を介して接続さ
れ、互いに独立して作動すると共に、シリアルデータを
出力するCMDS端子と、前記シリアルデータの出力内
容によりデータ受信するCMDR端子と、自己の管理す
るユニット以外と通信する要求を送出するREQ端子
と、ACK信号を受けるACK端子とを有し、前記AC
K信号によりシリアルデータ通信の可否を決定する複数
のデータ送受信制御回路と、各々の前記REQ端子と前
記ACK端子とに接続され、出力信号及び制御信号を出
力するシリアルバス調停回路と、前記ユニット情報と前
記出力信号及び制御信号を受け、前記ユニット情報を出
力するか前記出力信号を出力するかを前記制御信号に基
づいて選択し、当該選択結果により、前記複数のデータ
送受信制御回路の前記CMDS端子からの出力のどちら
か一方を出力する方向制御回路と、前記複数のユニット
からの応答データをOR処理し前記複数のデータ送受信
制御回路のCMDR端子に入力するよう構成したデータ
送受信方式であって、前記方向制御回路は、前記バス調
停回路が動作しない場合には、前記ユニット情報により
当該方向制御回路の出力内容が決定され、前記バス調停
回路が動作した場合には、前記出力信号により規定され
る所望のデータ送受信制御回路を前記複数のユニットと
のすべての前記通信線に接続せしめるよう作動させるこ
とを特徴としたデータ送受信方式が得られる。
Further, according to the present invention, a plurality of units for outputting unit information are connected through a plurality of communication lines, operate independently of each other, and have a CMDS terminal for outputting serial data, and the serial data. And a ACK terminal for receiving a request for communicating with a unit other than a unit under its control, and an ACK terminal for receiving an ACK signal.
A plurality of data transmission / reception control circuits that determine whether or not serial data communication is possible based on a K signal, a serial bus arbitration circuit that is connected to each of the REQ terminal and the ACK terminal, and outputs an output signal and a control signal, and the unit information. And receiving the output signal and the control signal, selecting whether to output the unit information or the output signal based on the control signal, and the CMDS terminals of the plurality of data transmission / reception control circuits according to the selection result. A direction control circuit for outputting either one of the outputs from the plurality of units, and a data transmission / reception system configured to OR-process the response data from the plurality of units and input the data to CMDR terminals of the plurality of data transmission / reception control circuits, When the bus arbitration circuit does not operate, the direction control circuit uses the unit information to determine the direction control circuit. When the output content is determined and the bus arbitration circuit operates, the desired data transmission / reception control circuit defined by the output signal is operated so as to be connected to all the communication lines with the plurality of units. A characteristic data transmission / reception system can be obtained.

【0008】また、本発明によれば、前記データ送受信
方式において、前記方向制御回路は、第1及び第2のS
EL回路を有し、第1のSEL回路は、前記ユニット情
報と前記出力信号及び制御信号を受け、前記ユニット情
報を出力するか前記出力信号を出力するかを前記制御信
号に基づいて選択し、第2のSEL回路は、前記複数の
データ送受信制御回路の前記CMDS端子からの出力を
受け、前記第1のSEL回路の選択結果に基づいて、前
記CMDS端子からの出力のどちらか一方を選択するこ
とを特徴とするデータ送受信方式が得られる。
Further, according to the present invention, in the data transmission / reception system, the direction control circuit includes first and second S
An EL circuit, the first SEL circuit receives the unit information, the output signal and a control signal, and selects whether to output the unit information or the output signal based on the control signal, The second SEL circuit receives outputs from the CMDS terminals of the plurality of data transmission / reception control circuits and selects one of the outputs from the CMDS terminals based on the selection result of the first SEL circuit. A data transmission / reception system characterized by the above is obtained.

【0009】即ち本発明のデータ送受信方式は、独立し
たデータ送受信制御回路と、シリアルバス調停回路と、
SEL回路から構成された方向制御回路と、複数のユニ
ットから構成され、それぞれのデータ送受信制御回路の
CMDS信号は方向制御回路に送出され、方向制御回路
からの出力信号は各ユニットのCMDS端子に送出さ
れ、方向制御回路の制御信号としてシリアルバス調停回
路より出力される制御信号と制御情報およびユニットか
らのユニット情報が方向制御回路に送出され、シリアル
バス調停回路の入力として、それぞれのデータ送受信制
御回路のREQ信号が送出され、シリアルバス調停回路
のタイミング信号はそれぞれのデータ送受信制御回路の
ACK端子に出力され、各ユニットからのCMDR信号
はOR処理後データ送受信回路のCMDRに出力され
る。
That is, the data transmission / reception system of the present invention comprises an independent data transmission / reception control circuit, a serial bus arbitration circuit,
It is composed of a direction control circuit composed of a SEL circuit and a plurality of units. The CMDS signal of each data transmission / reception control circuit is sent to the direction control circuit, and the output signal from the direction control circuit is sent to the CMDS terminal of each unit. Then, the control signal output from the serial bus arbitration circuit as the control signal of the direction control circuit, the control information, and the unit information from the unit are sent to the direction control circuit, and each data transmission / reception control circuit is input to the serial bus arbitration circuit. Of the serial bus arbitration circuit, the timing signal of the serial bus arbitration circuit is output to the ACK terminal of each data transmission / reception control circuit, and the CMDR signal from each unit is output to the CMDR of the data transmission / reception circuit after OR processing.

【0010】[0010]

【実施例】次に本発明の実施例について、図面を参照し
て説明する。
Embodiments of the present invention will now be described with reference to the drawings.

【0011】図1に示すおり、本実施例のデータ送受信
方式は、独立したデータ送受信制御回路101,102
と、シリアルバス調停回路201と、SEL回路を有す
る方向制御回路301〜30nと、複数のユニット60
1〜60nとから構成されている。
As shown in FIG. 1, the data transmission / reception system of the present embodiment has independent data transmission / reception control circuits 101 and 102.
A serial bus arbitration circuit 201, direction control circuits 301 to 30n having a SEL circuit, and a plurality of units 60.
1 to 60n.

【0012】データ送受信制御回路101,102の送
信データは、CMDS信号103,104により、方向
制御回路301〜30nに接続される。
The transmission data of the data transmission / reception control circuits 101 and 102 are connected to the direction control circuits 301 to 30n by the CMDS signals 103 and 104.

【0013】それぞれの方向制御回路301〜30nか
らの出力信号は、信号線701〜70nにより、各ユニ
ット601〜60nのCMDSに接続される。方向制御
回路301〜30nの制御信号としては、シリアルバス
調停回路201より出力される出力信号206及び制御
信号207と、ユニット601〜60nからのユニット
情報901〜90nとがある。
Output signals from the direction control circuits 301 to 30n are connected to the CMDSs of the units 601 to 60n by signal lines 701 to 70n. The control signals of the direction control circuits 301 to 30n include the output signal 206 and the control signal 207 output from the serial bus arbitration circuit 201 and the unit information 901 to 90n from the units 601 to 60n.

【0014】シリアルバス調停回路201の入力信号と
して、それぞれのデータ送受信制御回路101,102
のREQ信号202,203が接続される。
As input signals of the serial bus arbitration circuit 201, the respective data transmission / reception control circuits 101 and 102
REQ signals 202 and 203 are connected.

【0015】シリアルバス調停回路201のタイミング
信号は、それぞれのデータ送受信制御回路101,10
2のACK信号204,205に接続される。
The timing signals of the serial bus arbitration circuit 201 are the data transmission / reception control circuits 101 and 10 respectively.
2 ACK signals 204 and 205.

【0016】各ユニット601〜60nからのCMDR
信号801〜80nは、OR処理後データ送受信回路1
01,102のCMDR端子に接続される。
CMDR from each unit 601 to 60n
Signals 801 to 80n are the data transmission / reception circuit 1 after the OR processing.
01 and 102 are connected to CMDR terminals.

【0017】ここで、シリアルバス調停回路201が動
作しない場合、方向制御回路301〜30nの各出力
は、各ユニット601〜60nより入力されるユニット
情報901〜90nの内容のみにより、データ送受信制
御回路101,102の送信データを出力することにな
る。
Here, when the serial bus arbitration circuit 201 does not operate, each output of the direction control circuits 301 to 30n is based on only the contents of the unit information 901 to 90n input from each of the units 601 to 60n. The transmission data of 101 and 102 will be output.

【0018】次に、データ送受信制御回路101又は1
02が、自身の管理するユニット以外と通信する必要が
発生した場合、REQ信号202又は203により、一
方のデータ送受信制御回路101又は102に、シリア
ルバス調停回路201を介在し出力する。
Next, the data transmission / reception control circuit 101 or 1
When it becomes necessary for 02 to communicate with a unit other than the unit managed by itself, the serial bus arbitration circuit 201 is output to one of the data transmission / reception control circuits 101 or 102 by the REQ signal 202 or 203.

【0019】このとき、シリアルバス調停回路201で
は、REQ信号202又は203を出力したデータ送受
信制御回路101又は102に対して、ACK信号20
4又は205により、通信線の一時的な占有を許可す
る。
At this time, the serial bus arbitration circuit 201 sends an ACK signal 20 to the data transmission / reception control circuit 101 or 102 which has output the REQ signal 202 or 203.
4 or 205 permits temporary occupation of the communication line.

【0020】同時に、バス調停回路201からは、出力
信号206と制御信号207により、方向制御回路30
1〜30nを一括で制御し、方向制御回路301〜30
n内の各SELは、バス調停回路201からの制御信号
207の内容により一括制御される。
At the same time, the direction control circuit 30 is controlled by the output signal 206 and the control signal 207 from the bus arbitration circuit 201.
1 to 30n are collectively controlled, and direction control circuits 301 to 30
Each SEL in n is collectively controlled by the content of the control signal 207 from the bus arbitration circuit 201.

【0021】データ送受信制御回路101又は102が
一括の通信線の使用を放棄する場合、出力していたRE
Q信号202又は203を解除する。即ち、REQ信号
202又は203が解除された場合、シリアルバス調停
回路201は各方向制御回路301〜30nに出力して
いた出力信号206と制御信号207とを解除する。
When the data transmission / reception control circuit 101 or 102 abandons the use of the collective communication line, the RE which is outputting
The Q signal 202 or 203 is released. That is, when the REQ signal 202 or 203 is released, the serial bus arbitration circuit 201 releases the output signal 206 and the control signal 207 output to the direction control circuits 301 to 30n.

【0022】シリアルバス調停回路201からの出力信
号206と制御信号207とが解除されることにより、
各方向制御回路301〜30n内の各SELは、各ユニ
ット601〜60nから入力されるユニット情報901
〜90nのみにより決定される。
By releasing the output signal 206 and the control signal 207 from the serial bus arbitration circuit 201,
Each SEL in each direction control circuit 301 to 30n has unit information 901 input from each unit 601 to 60n.
~ 90n only.

【0023】[0023]

【発明の効果】ユニット対応の方向制御回路を持ち、そ
の方向制御回路は通常はユニットからのユニット情報に
より、ふたつのデータ送受信制御回路からのCMDS信
号の内必要なCMDS信号をユニットに入力し、もし、
もう片方からの通信が必要となった場合は、シリアルバ
ス調停回路により、一時的に各ユニットとの通信線を使
用可能としたことにより、ユニット内の通信線を1本に
集約することができる。
EFFECTS OF THE INVENTION A directional control circuit corresponding to a unit is provided, and the directional control circuit normally inputs the required CMDS signal of the CMDS signals from the two data transmission / reception control circuits to the unit according to the unit information from the unit, if,
When communication from the other side becomes necessary, the communication line with each unit can be temporarily used by the serial bus arbitration circuit, so that the communication lines in the unit can be integrated into one line. ..

【0024】また各ユニットとの接続コネクタはユニッ
ト数分の実装で足りる様になり、従来より簡素な構成を
とることができる。
Further, the number of connecting connectors for each unit is sufficient to be mounted, and a simpler construction than the conventional one can be taken.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のブロック図を示す。FIG. 1 shows a block diagram of the present invention.

【図2】従来のブロック図を示す。FIG. 2 shows a conventional block diagram.

【符号の説明】[Explanation of symbols]

101,102 データ送受信制御回路 103,104 CMDS線 201 シリアルバス調停回路 202,203 REQ信号 204,205 ACK信号 206 出力信号 207 制御信号 301〜30n 方向制御回路 401〜40n SEL 501〜50n SEL 601〜60n ユニット 701〜70n CMDS線 801〜80n CMDR線 901〜90n ユニット情報 101, 102 Data transmission / reception control circuit 103, 104 CMDS line 201 Serial bus arbitration circuit 202, 203 REQ signal 204, 205 ACK signal 206 Output signal 207 Control signal 301-30n Direction control circuit 401-40n SEL 501-50n SEL 601-60n Unit 701 to 70n CMDS line 801 to 80n CMDR line 901 to 90n Unit information

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 H04L 29/04 ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification code Internal reference number FI technical display area H04L 29/04

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 出力信号を出力し、互いに独立した複数
のデータ送受信制御回路と、前記データ送受信制御回路
との接続を規定するユニット情報を出力する複数のユニ
ットと、前記複数のデータ送受信制御回路と前記ユニッ
トとを互いに接続する複数の通信線とを有するデータ送
受信方式において、 前記データ送受信制御回路が自己の管理するユニット以
外と通信する要求がある場合に、ユニット情報に優先し
て、当該データ送受信制御回路からの出力信号を出力せ
しめるように、前記複数の通信線を当該データ送受信制
御回路に接続する接続手段を設けたことを特徴とするデ
ータ送受信方式。
1. A plurality of data transmission / reception control circuits that output an output signal and are independent of each other, a plurality of units that output unit information that defines a connection with the data transmission / reception control circuit, and the plurality of data transmission / reception control circuits. In a data transmission / reception system having a plurality of communication lines that connect the unit and the unit to each other, when the data transmission / reception control circuit has a request to communicate with a unit other than the unit managed by itself, the data is given priority over the unit information. A data transmission / reception system characterized in that a connection means for connecting the plurality of communication lines to the data transmission / reception control circuit is provided so as to output an output signal from the transmission / reception control circuit.
【請求項2】 ユニット情報を出力する複数のユニット
と複数の通信線を介して接続され、互いに独立して作動
すると共に、シリアルデータを出力するCMDS端子
と、前記シリアルデータの出力内容によりデータ受信す
るCMDR端子と、自己の管理するユニット以外と通信
する要求を送出するREQ端子と、ACK信号を受ける
ACK端子とを有し、前記ACK信号によりシリアルデ
ータ通信の可否を決定する複数のデータ送受信制御回路
と、 各々の前記REQ端子と前記ACK端子とに接続され、
出力信号及び制御信号を出力するシリアルバス調停回路
と、 前記ユニット情報と前記出力信号及び制御信号を受け、
前記ユニット情報を出力するか前記出力信号を出力する
かを前記制御信号に基づいて選択し、当該選択結果によ
り、前記複数のデータ送受信制御回路の前記CMDS端
子からの出力のどちらか一方を出力する方向制御回路
と、 前記複数のユニットからの応答データをOR処理し前記
複数のデータ送受信制御回路のCMDR端子に入力する
よう構成したデータ送受信方式であって、前記方向制御
回路は、前記バス調停回路が動作しない場合には、前記
ユニット情報により当該方向制御回路の出力内容が決定
され、 前記バス調停回路が動作した場合には、前記出力信号に
より規定される所望のデータ送受信制御回路を前記複数
のユニットとのすべての前記通信線に接続せしめるよう
作動させることを特徴としたデータ送受信方式。
2. A CMDS terminal that is connected to a plurality of units that output unit information via a plurality of communication lines, operates independently of each other, and outputs serial data, and receives data by the output contents of the serial data. A plurality of data transmission / reception controls having a CMDR terminal for controlling, a REQ terminal for transmitting a request for communicating with a unit other than a unit managed by itself, and an ACK terminal for receiving an ACK signal, and determining whether or not serial data communication is possible by the ACK signal. A circuit, connected to each of the REQ and ACK terminals,
A serial bus arbitration circuit for outputting an output signal and a control signal, and receiving the unit information, the output signal and the control signal,
Whether to output the unit information or the output signal is selected based on the control signal, and one of the outputs from the CMDS terminals of the plurality of data transmission / reception control circuits is output according to the selection result. A direction control circuit, and a data transmission / reception system configured to perform OR processing of response data from the plurality of units and input to the CMDR terminals of the plurality of data transmission / reception control circuits, wherein the direction control circuit is the bus arbitration circuit. When the bus arbitration circuit operates, the desired data transmission / reception control circuit defined by the output signal is set to the plurality of data transmission / reception control circuits defined by the output signal. A data transmission / reception system characterized by being operated so as to be connected to all the communication lines with a unit.
【請求項3】 請求項1記載のデータ送受信方式におい
て、 前記方向制御回路は、第1及び第2のSEL回路を有
し、 第1のSEL回路は、前記ユニット情報と前記出力信号
及び制御信号を受け、前記ユニット情報を出力するか前
記出力信号を出力するかを前記制御信号に基づいて選択
し、 第2のSEL回路は、前記複数のデータ送受信制御回路
の前記CMDS端子からの出力を受け、前記第1のSE
L回路の選択結果に基づいて、前記CMDS端子からの
出力のどちらか一方を選択することを特徴とするデータ
送受信方式。
3. The data transmission / reception system according to claim 1, wherein the direction control circuit includes first and second SEL circuits, and the first SEL circuit includes the unit information, the output signal, and the control signal. Receiving the output from the CMDS terminal of the plurality of data transmission / reception control circuits, the second SEL circuit selects whether to output the unit information or the output signal based on the control signal. , The first SE
A data transmission / reception system characterized in that either one of the outputs from the CMDS terminal is selected based on the selection result of the L circuit.
JP3252522A 1991-09-30 1991-09-30 Data transmission / reception system Expired - Lifetime JP2739789B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3252522A JP2739789B2 (en) 1991-09-30 1991-09-30 Data transmission / reception system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3252522A JP2739789B2 (en) 1991-09-30 1991-09-30 Data transmission / reception system

Publications (2)

Publication Number Publication Date
JPH0591115A true JPH0591115A (en) 1993-04-09
JP2739789B2 JP2739789B2 (en) 1998-04-15

Family

ID=17238544

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3252522A Expired - Lifetime JP2739789B2 (en) 1991-09-30 1991-09-30 Data transmission / reception system

Country Status (1)

Country Link
JP (1) JP2739789B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010109910A (en) * 2008-10-31 2010-05-13 Autonetworks Technologies Ltd Communication circuit, communication apparatus, communication system, and communication equipment aggregating device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010109910A (en) * 2008-10-31 2010-05-13 Autonetworks Technologies Ltd Communication circuit, communication apparatus, communication system, and communication equipment aggregating device

Also Published As

Publication number Publication date
JP2739789B2 (en) 1998-04-15

Similar Documents

Publication Publication Date Title
JPS5951186B2 (en) Control device
JPH0591115A (en) Data transmission/reception system
JPS62105594A (en) Plural equipments group control system
JPS63128832A (en) Master station input/output port variable setting method for multiplex transmission system
JPS6136859A (en) Interface controller
JP2833801B2 (en) Data multiplex transfer method
US4893309A (en) Digital interface between at least two subscriber line interface circuits and a processing unit
KR100206471B1 (en) Apparatus for processing data communication channel of synchronous transmission system
JP2000105733A (en) Data transmission system for game machine
KR900006548B1 (en) Method of and circuit for sharing parallel data
KR900008039B1 (en) Interface card using multi-bus
JP2749417B2 (en) Priority control circuit
JPH0152947B2 (en)
JPH03138786A (en) Data gathering system
JPH05151118A (en) Route selecting method for inter-board connection
JPH0540516A (en) Nc equipment communication system and nc equipment
JPS63236155A (en) Intra-system communication system
JPH0383674A (en) Remote control changeover printer
JPH05127788A (en) Multi-input circuit for switch signal
JPH0934826A (en) Bus resource share system for plural equipments
JPH06348640A (en) Electronic circuit
JPS59134965A (en) Composite communicating system
JPH0113793B2 (en)
JPS586644A (en) Circuit control system of information processor
JPS59186497A (en) Time-division switchboard

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19971224