JPH05347545A - Output buffer for semiconductor integrated circuit - Google Patents

Output buffer for semiconductor integrated circuit

Info

Publication number
JPH05347545A
JPH05347545A JP4154889A JP15488992A JPH05347545A JP H05347545 A JPH05347545 A JP H05347545A JP 4154889 A JP4154889 A JP 4154889A JP 15488992 A JP15488992 A JP 15488992A JP H05347545 A JPH05347545 A JP H05347545A
Authority
JP
Japan
Prior art keywords
channel mos
mos transistor
output terminal
input signal
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4154889A
Other languages
Japanese (ja)
Inventor
Takuji Kobayashi
卓司 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Kyushu Ltd
Original Assignee
NEC Kyushu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Kyushu Ltd filed Critical NEC Kyushu Ltd
Priority to JP4154889A priority Critical patent/JPH05347545A/en
Publication of JPH05347545A publication Critical patent/JPH05347545A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

PURPOSE:To reduce the noises occurring on a power line included in a semiconductor integrated circuit of a buffer which is driven by a large current. CONSTITUTION:A P-channel MOS transistor TR P11 set at the final stage of an output buffer is connected in parallel with an auxiliary P-channel MOS TR P12. Meanwhile, an N-channel MOS TR N11 is connected in parallel with an auxiliary N-channel MOS TR N12. An auxiliary control circuits G12 and G13 consist of the delay circuits which control those auxiliary MOS TRs and NAND or NOR gates. In such a constitution, an error is produced between the driving periods of the TR P11 and N11 or TR P12 or N12. So that, the output terminal voltage slowly rises or falls and then, the potential fluctuation of a power line caused in a semiconductor integrated circuit by the charging/ discharging current of the load capacity can be reduced.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は半導体集積回路の出力バ
ッファに係わり、特に大電流駆動動作をする半導体集積
回路の信号出力部における負荷容量を駆動する出力バッ
ファに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an output buffer of a semiconductor integrated circuit, and more particularly to an output buffer for driving a load capacitance in a signal output section of a semiconductor integrated circuit which operates with a large current.

【0002】[0002]

【従来の技術】図4は、従来の出力バッファを示す回路
図である。図4の出力バッファは入力信号I41よりイ
ンバータ401で構成される駆動回路G41を介して、
第1の電源(以下VDDと称す)と出力端子O41の間
に接続されているPチャネルMOSトランジスタP41
と第2の電源(以下GNDと称す)と出力端子G41の
間に接続されているNチャネルMOSトランジスタN4
1を相補的に切り換え、負荷を駆動するものとなってい
る。最終段のMOSトランジスタ及び駆動回路G41を
構成しているMOSトランジスタの幾何学的寸法は入力
信号I41の変化に応じて出力端子O41のレベルが所
定の値になるまでの遅延時間と電流駆動能力によって決
定される。
2. Description of the Related Art FIG. 4 is a circuit diagram showing a conventional output buffer. The output buffer of FIG. 4 receives an input signal I41 via a drive circuit G41 composed of an inverter 401,
A P-channel MOS transistor P41 connected between the first power supply (hereinafter referred to as VDD) and the output terminal O41.
And an N-channel MOS transistor N4 connected between the second power source (hereinafter referred to as GND) and the output terminal G41.
1 is complementarily switched to drive the load. The geometrical dimensions of the final-stage MOS transistor and the MOS transistor forming the drive circuit G41 depend on the delay time until the level of the output terminal O41 reaches a predetermined value and the current drivability according to the change of the input signal I41. It is determined.

【0003】図5は、データバス等の双方向入力回路に
用いられる従来の出力バッファを示す回路図である。図
5では、入力信号I51よりインバータ501、NAN
Dゲート502、NORゲート503で構成され、出力
制御入力信号E51によって制御される駆動回路G51
を介し、第1の電源VDDと出力端子O51の間に接続
されたPチャネルMOSトランジスタP51と、第2の
電源GNDと出力端子O51の間に接続されたNチャネ
ルMOSトランジスタN51とを相補的に切り換え、負
荷を駆動しているものとなっている。この図5の出力バ
ッファと前記図4の出力バッファとの相違は、出力制御
入力信号E51を有し、この制御信号により出力端子O
51をPチャネルMOSトランジスタP51とNチャネ
ルMOSトランジスタN51のどちらか一方が導通状態
にあるドライブ状態と両方が非導通状態にあるハイ・イ
ンピーダンス状態に切り換える事が出来る。回路構成上
の相違は、駆動回路G51に於いてNANDゲート50
2とNORゲート503が用いられ、出力端子O51の
状態切り換えを実現している。
FIG. 5 is a circuit diagram showing a conventional output buffer used in a bidirectional input circuit such as a data bus. In FIG. 5, the inverter 501, the NAN
A drive circuit G51 including a D gate 502 and a NOR gate 503 and controlled by an output control input signal E51.
Through a P-channel MOS transistor P51 connected between the first power supply VDD and the output terminal O51, and a N-channel MOS transistor N51 connected between the second power supply GND and the output terminal O51 in a complementary manner. It is the one that is switching and driving the load. The difference between the output buffer of FIG. 5 and the output buffer of FIG. 4 is that the output buffer has an output control input signal E51, and the output terminal O
51 can be switched between a drive state in which one of the P-channel MOS transistor P51 and the N-channel MOS transistor N51 is in a conductive state and a high impedance state in which both are in a non-conductive state. The difference in the circuit configuration is that the NAND gate 50 in the drive circuit G51 is
2 and the NOR gate 503 are used to realize the state switching of the output terminal O51.

【0004】[0004]

【発明が解決しようとする課題】半導体集積回路内の電
源ラインでは、出力信号の変化時に於ける負荷容量の充
放電電流のために電源ラインの抵抗成分R1,R2及び
インダクタンス成分L1,L2による電位変動が生じ、
ノイズが発生する。大電流を駆動する出力バッファに於
いて、最終段及び駆動回路を構成するMOSトランジス
タは導通時のソース・ドレイン間抵抗が小さく設定され
ている為、出力バッファが搭載されている半導体集積回
路では、回路内の電源ラインに発生するノイズによる誤
動作を招来するという問題点がある。
In the power supply line in the semiconductor integrated circuit, the potential due to the resistance components R1 and R2 and the inductance components L1 and L2 of the power supply line due to the charging / discharging current of the load capacitance when the output signal changes. Fluctuations occur,
Noise is generated. In the output buffer that drives a large current, the MOS transistor that configures the final stage and the drive circuit has a small source-drain resistance when conducting, so in a semiconductor integrated circuit equipped with an output buffer, There is a problem in that a malfunction occurs due to noise generated in the power supply line in the circuit.

【0005】[0005]

【課題を解決するための手段】本発明に係わる出力バッ
ファは、第1の電源VDDと出力端子の間にソースとド
レインがそれぞれ接続された第1のPチャネルMOSト
ランジスタと、第2の電源GNDと出力端子の間にソー
スとドレインがそれぞれ接続された第1のNチャネルM
OSトランジスタとを有し、前記第1のPチャネルMO
Sトランジスタと前記第1のNチャネルMOSトランジ
スタが入力信号のレベルに応じ相補的に導通制御され
て、出力端子に接続された負荷を駆動する半導体集積回
路の出力バッファに於いて、前記第1のPチャネルMO
Sトランジスタと並列に第1の電源VDDと出力端子の
間にソースとドレインがそれぞれ接続された第2のPチ
ャネルMOSトランジスタと、前記第1のNチャネルM
OSトランジスタと並列に第2の電源GNDと出力端子
の間にソースとドレインがそれぞれ接続された第2のN
チャネルMOSトランジスタと、前記第2のPチャネル
MOSトランジスタのゲートに接続して前記入力信号の
立ち上がり変化時に於いて前記第1のPチャネルMOS
トランジスタの導通期間を決定する、遅延回路とNAN
Dゲートより構成された第1補助制御回路と、前記第2
のNチャネルMOSトランジスタのゲートに接続して前
記入力信号の立ち下がり変化時に於いて前記第1のNチ
ャネルMOSトランジスタの導通期間と異なる第2のN
チャネルMOSトランジスタの導通期間を決定する、遅
延回路とNORゲートより構成された第2補助制御回路
とを設けている。
An output buffer according to the present invention comprises a first P-channel MOS transistor having a source and a drain connected between a first power supply VDD and an output terminal, and a second power supply GND. A first N-channel M having a source and a drain connected between the output terminal and the output terminal, respectively.
An OS transistor, and the first P-channel MO
In the output buffer of the semiconductor integrated circuit, in which the S transistor and the first N-channel MOS transistor are complementarily controlled to be conductive in accordance with the level of the input signal to drive the load connected to the output terminal, P channel MO
A second P-channel MOS transistor having a source and a drain connected in parallel with the S-transistor between a first power supply VDD and an output terminal, and the first N-channel M.
A second N having a source and a drain respectively connected between the second power supply GND and the output terminal in parallel with the OS transistor.
A channel MOS transistor and a gate of the second P-channel MOS transistor, which are connected to the first P-channel MOS transistor when the rising edge of the input signal changes.
Delay circuit and NAN, which determines the conduction period of the transistor
A first auxiliary control circuit composed of a D gate;
Second N-channel MOS transistor connected to the gate of the first N-channel MOS transistor and different from the conduction period of the first N-channel MOS transistor when the input signal falls.
A delay circuit and a second auxiliary control circuit composed of a NOR gate for determining the conduction period of the channel MOS transistor are provided.

【0006】[0006]

【実施例】図1は本発明の第1の実施例の出力バッファ
の回路図であり、図2はその動作波形図である。第1の
電源VDDと出力端子O11の間に、負荷容量充電時に
出力端子電圧が緩やかに立ち上がるよう出力導通抵抗が
設定された第1のPチャネルMOSトランジスタP11
(以下P11と称す)が接続され、GNDと出力端子O
11の間に、負荷容量放電時に出力端子電圧が緩やかに
立ち下がるよう出力導通抵抗が設定された第1のNチャ
ネルMOSトランジスタN11(以下N11と称す)が
接続されている。P11及びN11のゲートには入力信
号I11がインバータ101で構成される駆動回路G1
1(以下G11と称す)を介して接続されている。出力
端子がハイ・レベル時に大電流が駆動できるよう出力導
通抵抗が設定された第2のPチャネルMOSトランジス
タP12(以下P12と称す)がVDDと出力O11の
間にP11と並列に接続されている。このP12のゲー
トには入力信号I11の立ち上がり変化時に遅延信号を
発生する第1補助制御回路G12(以下G12と称す)
の出力が供給されている。G12は入力信号I11を遅
延される遅延回路D11と、その出力と入力信号I11
を入力するNANDゲート102で構成されている。出
力端子がロウ・レベル時に大電流駆動できるよう出力導
通抵抗が設定された第2のNチャネルMOSトランジス
トN12(以下N12と称す)がGNDと出力端子O1
1の間にN11と並列に接続されている。このN12の
ゲートには入力信号I11の立ち下がり変化時に遅延信
号を発生する第2補助制御回路G13(以下G13と称
す)の出力が供給されている。G13は入力信号I11
を遅延させる遅延回路D12と、その出力と入力信号I
11を入力するNORゲート103で構成されている。
1 is a circuit diagram of an output buffer according to a first embodiment of the present invention, and FIG. 2 is an operation waveform diagram thereof. A first P-channel MOS transistor P11 having an output conduction resistance set between the first power supply VDD and the output terminal O11 so that the output terminal voltage gradually rises when the load capacitance is charged.
(Hereinafter referred to as P11) are connected, GND and output terminal O
A first N-channel MOS transistor N11 (hereinafter referred to as N11) whose output conduction resistance is set so that the output terminal voltage falls gently when the load capacitance is discharged is connected between the nodes 11. The drive circuit G1 in which the input signal I11 is composed of the inverter 101 is applied to the gates of P11 and N11.
1 (hereinafter referred to as G11). A second P-channel MOS transistor P12 (hereinafter referred to as P12) whose output conduction resistance is set so that a large current can be driven when the output terminal is at a high level is connected in parallel with P11 between VDD and the output O11. .. The gate of P12 has a first auxiliary control circuit G12 (hereinafter referred to as G12) that generates a delay signal when the rising edge of the input signal I11 changes.
Output is being supplied. G12 is a delay circuit D11 that delays the input signal I11, and its output and input signal I11.
It is composed of a NAND gate 102 for inputting. A second N-channel MOS transistor N12 (hereinafter referred to as N12) whose output conduction resistance is set so that it can drive a large current when the output terminal is at low level is connected to GND and the output terminal O1.
1 is connected in parallel with N11. The output of a second auxiliary control circuit G13 (hereinafter referred to as G13) that generates a delay signal when the input signal I11 falls is supplied to the gate of N12. G13 is an input signal I11
Delay circuit D12 for delaying, and its output and input signal I
It is composed of a NOR gate 103 for inputting 11.

【0007】本発明の出力バッファの動作は、入力信号
I11がロウ・レベルからハイ・レベルへと変化すると
G11を介してP11及びN11のゲートがハイ・レベ
ルからロウ・レベルへと変化するのでP11がオン、N
11がオフとなる。G13を介してN12のゲートは入
力信号I11の立ち上がり変化時にハイ・レベルからロ
ウ・レベルと変化し、N12はオフとなる。G12を介
してP12のゲートは入力信号I11の立ち上がり変化
時よりも遅れてハイ・レベルからロウ・レベルへと変化
し、P12はP11よりも遅れてオンとなる。よってP
11とP12の導通期間にズレが生じ、出力端子O11
は緩やかに立ち上がる。一方、入力信号I11がハイ・
レベルからロウ・レベルへと変化しるとG11を介して
P11及びN11のゲートがロウ・レベルからハイ・レ
ベルへと変化するのでP11はオフ、N11はオンとな
る。G12を介してP12のゲートは入力信号I11の
立ち下がり変化時にロウ・レベルからハイ・レベルへと
変化し、P12はオフとなる。G13を介してN12の
ゲートは入力信号I11の立ち下がり変化時より遅れて
ロウ・レベルからハイ・レベルへと変化し、N12はN
11より遅れてオンとなる。よってN11とN12の導
通期間にズレが生じ、出力端子O11は緩やかに立ち下
がる。これらのことより、負荷容量の充放電電流が半導
体集積回路内の電源ラインに与える電位変動を低減する
事が出来る。
In the operation of the output buffer of the present invention, when the input signal I11 changes from the low level to the high level, the gates of P11 and N11 change from the high level to the low level via G11. Is on, N
11 is turned off. The gate of N12 via G13 changes from a high level to a low level when the input signal I11 rises, and N12 is turned off. The gate of P12 changes from the high level to the low level via G12 with a delay from the rise of the input signal I11, and P12 is turned on with a delay from P11. Therefore P
11 and P12 are in the conduction period, and the output terminal O11
Rises slowly. On the other hand, the input signal I11 is high
When the level changes to the low level, the gates of P11 and N11 change from the low level to the high level via G11, so that P11 is turned off and N11 is turned on. The gate of P12 via G12 changes from the low level to the high level when the input signal I11 falls, and P12 is turned off. The gate of N12 changes from the low level to the high level via G13 later than when the falling edge of the input signal I11 changes.
It turns on later than 11. Therefore, a gap occurs between the conduction periods of N11 and N12, and the output terminal O11 falls gently. As a result, it is possible to reduce the potential fluctuation that the charge / discharge current of the load capacitance gives to the power supply line in the semiconductor integrated circuit.

【0008】図3は本発明の第2の実施例の出力バッフ
ァの回路図である。基本的な構成は第1の実施例の回路
と同様であるが、第1のPチャネルMOSトランジスタ
P31を駆動する駆動回路G31が入力信号I31と出
力制御入力信号E31を入力するNANDゲート303
で構成され、第1のNチャンネルMOSトランジスタN
31を駆動する駆動回路G32が入力信号I31と、出
力制御入力信号E31よりインバータ301を介した信
号が入力されるNORゲート304で構成されている。
第2のPチャネルMOSトランジスタP32を駆動する
第1補助制御回路G33は、入力信号I31を遅延させ
る遅延回路D31と、その出力信号と入力信号I31と
出力制御入力信号E31が入力される3入力NANDゲ
ート302により構成されてる。第2のNチャネルMO
Sトランジスタを駆動する第2補助制御回路G34に
は、入力信号I31を遅延させる遅延回路D32と、そ
の出力信号と入力信号I31と、出力制御入力信号E3
1よりインバータ301を介した信号が入力される3入
力NORゲート305で構成される。この実施例の動作
は、制御信号E31がハイ・レベルの時、第1の実施例
と同様の動作をし、ロウ・レベルの時、P31、P3
2、N31とN32はオフとなる。
FIG. 3 is a circuit diagram of an output buffer according to the second embodiment of the present invention. The basic configuration is the same as that of the circuit of the first embodiment, but the drive circuit G31 for driving the first P-channel MOS transistor P31 inputs the input signal I31 and the output control input signal E31 to the NAND gate 303.
And includes a first N-channel MOS transistor N
The drive circuit G32 for driving 31 is composed of an input signal I31 and a NOR gate 304 to which a signal from the output control input signal E31 via the inverter 301 is input.
The first auxiliary control circuit G33 for driving the second P-channel MOS transistor P32 includes a delay circuit D31 for delaying the input signal I31, a 3-input NAND to which the output signal, the input signal I31 and the output control input signal E31 are input. It is composed of a gate 302. Second N channel MO
The second auxiliary control circuit G34 that drives the S transistor includes a delay circuit D32 that delays the input signal I31, its output signal and input signal I31, and an output control input signal E3.
It is composed of a 3-input NOR gate 305 to which a signal from 1 is input via the inverter 301. The operation of this embodiment is similar to that of the first embodiment when the control signal E31 is at high level, and P31 and P3 when it is at low level.
2, N31 and N32 are turned off.

【0009】[0009]

【発明の効果】以上説明したように、本発明によれば、
第1のMOSトランジスタと並列に第2のMOSトラン
ジスタを接続し、第2のMOSトランジスタのゲート
に、入力信号より遅延回路とNANDゲート、またはN
ORゲートより構成されている補助制御回路を介して接
続し、第1のMOSトランジスタの駆動期間と異なる第
2のMOSトランジスタの駆動期間を決定する事で負荷
容量の充放電電流が電源ラインに起こす電位変動を低減
させる事が出来る。
As described above, according to the present invention,
A second MOS transistor is connected in parallel with the first MOS transistor, and the gate of the second MOS transistor has a delay circuit and a NAND gate or N gate depending on the input signal.
By connecting through an auxiliary control circuit composed of an OR gate and determining the driving period of the second MOS transistor different from the driving period of the first MOS transistor, a charging / discharging current of the load capacitance is generated in the power supply line. The potential fluctuation can be reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施例の出力バッファ回路図。FIG. 1 is an output buffer circuit diagram of a first embodiment of the present invention.

【図2】本発明の第1の実施例の動作波形図。FIG. 2 is an operation waveform diagram of the first embodiment of the present invention.

【図3】本発明の第2の実施例の出力バッファ回路図。FIG. 3 is an output buffer circuit diagram according to a second embodiment of the present invention.

【図4】従来技術の出力バッファ回路図。FIG. 4 is a conventional output buffer circuit diagram.

【図5】従来技術の双方向入出力回路用の出力バッファ
回路図。
FIG. 5 is a conventional output buffer circuit diagram for a bidirectional input / output circuit.

【符号の説明】[Explanation of symbols]

101,301,401,501 インバータ 102,302,303,502 NANDゲート 103,304,305,503 NORゲート P11,P12,P31,P32,P41,P51
PチャネルMOSトランジスタ N11,N12,N31,N32,N41,N51
NチャネルMOSトランジスタ I11,I31,I41,I51 入力信号 E31,E51 出力制御入力信号 O11,O31,O41,O51 出力端子 D11,D12,D31,D32 遅延回路 G11,G31,G32,G41,G51 駆動回路 G12,G33 第1補助制御回路 G13,G34 第2補助制御回路 VDD 第1の電源 GND 第2の電源 R1,R2 電源ラインの寄生抵抗成分 L1,L2 電源ラインの寄生インダクタンス成分
101, 301, 401, 501 Inverter 102, 302, 303, 502 NAND gate 103, 304, 305, 503 NOR gate P11, P12, P31, P32, P41, P51
P-channel MOS transistors N11, N12, N31, N32, N41, N51
N-channel MOS transistor I11, I31, I41, I51 Input signal E31, E51 Output control input signal O11, O31, O41, O51 Output terminal D11, D12, D31, D32 Delay circuit G11, G31, G32, G41, G51 Driving circuit G12 , G33 First auxiliary control circuit G13, G34 Second auxiliary control circuit VDD First power supply GND Second power supply R1, R2 Parasitic resistance component of power supply line L1, L2 Parasitic inductance component of power supply line

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 H03K 19/003 Z 8941−5J ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification code Office reference number FI technical display location H03K 19/003 Z 8941-5J

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 第1の電源と出力端子の間にソースとド
レインがそれぞれ接続された第1のPチャネルMOSト
ランジスタと、第2の電源と出力端子の間にソースとド
レインがそれぞれ接続された第1のNチャネルMOSト
ランジスタとを有し、前記第1のPチャネルMOSトラ
ンジスタと前記第1のNチャネルMOSトランジスタが
入力信号のレベルに応じ相補的に導通制御されて、出力
端子に接続された負荷を駆動する半導体集積回路の出力
バッファに於いて、前記第1のPチャネルMOSトラン
ジスタと並列に第1の電源と出力端子の間に接続された
第2のPチャネルMOSトランジスタと、前記第1のN
チャネルMOSトランジスタと並列に第2の電源と出力
端子の間に接続された第2のNチャネルMOSトランジ
スタと、前記第2のPチャネルMOSトランジスタのゲ
ートに接続して前記入力信号の立ち上がり変化時に於い
て前記第1のPチャネルMOSトランジスタの導通期間
と異なる第2のPチャネルMOSトランジスタの導通期
間を決定する、遅延回路とNANDゲートより構成され
た第1補助制御回路と、前記第2のNチャネルMOSト
ランジスタのゲートに接続して前記入力信号の立ち下が
り変化時に於いて前記第1のNチャネルMOSトランジ
スタの導通期間と異なる第2のNチャネルMOSトタン
ジスタの導通期間を決定する、遅延回路とNORゲート
より構成された第2補助制御回路とを設けたことを特徴
とする半導体集積回路の出力バッファ。
1. A first P-channel MOS transistor having a source and a drain connected between a first power supply and an output terminal respectively, and a source and a drain respectively connected between a second power supply and an output terminal. A first N-channel MOS transistor, wherein the first P-channel MOS transistor and the first N-channel MOS transistor are complementarily conductively controlled according to the level of an input signal and connected to an output terminal. In a semiconductor integrated circuit output buffer for driving a load, a second P-channel MOS transistor connected between a first power source and an output terminal in parallel with the first P-channel MOS transistor, and the first P-channel MOS transistor. N
A second N-channel MOS transistor connected in parallel between the second power supply and the output terminal in parallel with the channel MOS transistor, and a gate of the second P-channel MOS transistor are connected to each other when the rising edge of the input signal changes. And a first auxiliary control circuit composed of a delay circuit and a NAND gate for determining a conduction period of a second P-channel MOS transistor different from the conduction period of the first P-channel MOS transistor, and the second N-channel. A delay circuit and a NOR gate connected to the gate of a MOS transistor to determine a conduction period of a second N-channel MOS transistor which is different from the conduction period of the first N-channel MOS transistor when the input signal falls. And a second auxiliary control circuit configured by Output buffer of the road.
JP4154889A 1992-06-15 1992-06-15 Output buffer for semiconductor integrated circuit Withdrawn JPH05347545A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4154889A JPH05347545A (en) 1992-06-15 1992-06-15 Output buffer for semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4154889A JPH05347545A (en) 1992-06-15 1992-06-15 Output buffer for semiconductor integrated circuit

Publications (1)

Publication Number Publication Date
JPH05347545A true JPH05347545A (en) 1993-12-27

Family

ID=15594175

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4154889A Withdrawn JPH05347545A (en) 1992-06-15 1992-06-15 Output buffer for semiconductor integrated circuit

Country Status (1)

Country Link
JP (1) JPH05347545A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225844B1 (en) 1998-04-20 2001-05-01 Nec Corporation Output buffer circuit that can be stably operated at low slew rate
US6437964B1 (en) 1999-04-30 2002-08-20 Toshiba Tec Kabushiki Kaisha Capacitive element driving apparatus
US6841920B2 (en) 2000-09-19 2005-01-11 Toshiba Tec Kabushiki Kaisha Method and apparatus for driving capacitive element

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225844B1 (en) 1998-04-20 2001-05-01 Nec Corporation Output buffer circuit that can be stably operated at low slew rate
US6437964B1 (en) 1999-04-30 2002-08-20 Toshiba Tec Kabushiki Kaisha Capacitive element driving apparatus
US6841920B2 (en) 2000-09-19 2005-01-11 Toshiba Tec Kabushiki Kaisha Method and apparatus for driving capacitive element

Similar Documents

Publication Publication Date Title
KR0158006B1 (en) Delay circuit
JPH0720060B2 (en) Output circuit device
JPH07114359B2 (en) Semiconductor integrated circuit
JP3386602B2 (en) Output circuit device
JP2915625B2 (en) Data output circuit
JP2674228B2 (en) Output buffer circuit
EP0810732B1 (en) Differential signal generating circuit having current spike suppressing circuit
US7242222B2 (en) Output circuit with reduced gate voltage swings
JPH05347545A (en) Output buffer for semiconductor integrated circuit
US11522446B2 (en) Low input supply and low output impedance charge pump circuit configured for positive and negative voltage generation
CN113810040B (en) Circuit and method for slew rate control
JP3077840B2 (en) Output buffer of semiconductor integrated circuit
JP2690624B2 (en) Buffer circuit
JP2666347B2 (en) Output circuit
JP3159137B2 (en) Output buffer circuit
JP3225903B2 (en) Output circuit
JP2766109B2 (en) Output buffer
JP3080718B2 (en) Output buffer circuit
JP2550674B2 (en) Bus driver
JP2697024B2 (en) Output circuit
JP2619049B2 (en) CMOS output buffer circuit and driving method thereof
JPS63119323A (en) Insulated gate type output buffer circuit
JP2659794B2 (en) Data output circuit
JPH0529910A (en) Logic circuit
JPH0537345A (en) Semiconductor output buffer circuit

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19990831