JPH05315971A - Serial/parallel conversion circuit - Google Patents

Serial/parallel conversion circuit

Info

Publication number
JPH05315971A
JPH05315971A JP12022992A JP12022992A JPH05315971A JP H05315971 A JPH05315971 A JP H05315971A JP 12022992 A JP12022992 A JP 12022992A JP 12022992 A JP12022992 A JP 12022992A JP H05315971 A JPH05315971 A JP H05315971A
Authority
JP
Japan
Prior art keywords
serial
data
circuit
parallel conversion
conversion circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12022992A
Other languages
Japanese (ja)
Inventor
Tsutomu Fukuda
力 福田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP12022992A priority Critical patent/JPH05315971A/en
Publication of JPH05315971A publication Critical patent/JPH05315971A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a serial/parallel(S/P) conversion circuit by a shift register and a simple circuit without using a counter. CONSTITUTION:At the time of resetting the shift register 3, the values of respective bits are set up so that only the least significant bit has a value different from other bits like '0001' and then the propagation of the least significant bit is detected by a data change detecting circuit 4. Since the size of the circuit 4 is smaller than that of a counter and is not changed even the number of bits to be S/P converted is increased, A compact S/P conversion circuit can be attained.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はディジタル信号のシリア
ルデータをパラレルデータに変換するシリアル−パラレ
ル変換回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a serial-parallel conversion circuit for converting serial data of digital signals into parallel data.

【0002】[0002]

【従来の技術】図3に従来の4ビットのシリアル−パラ
レル変換回路を示す。1は4ビットのシフトレジスタ、
2は2ビットのカウンターであり、Cはカウンターのキ
ャリー出力である。図4に図3の従来の技術による4ビ
ットのシリアル−パラレル変換回路のタイムチャートを
示す。
2. Description of the Related Art FIG. 3 shows a conventional 4-bit serial-parallel conversion circuit. 1 is a 4-bit shift register,
2 is a 2-bit counter, and C is a carry output of the counter. FIG. 4 shows a time chart of the conventional 4-bit serial-parallel conversion circuit of FIG.

【0003】最初にリセット(RESET)端子を
“L”にし、回路をリセットする。次にRESET端子
を“H”にしてデータを待つ。その後データー(DAT
A)端子にシリアルデータが、CK端子にシリアルデー
タを受け取るタイミングクロックが入力される。このタ
イミングクロックは同時に2ビットカウンター2にも入
力され、カウント動作を行う。DATA端子から入力さ
れたシリアルデータは、タイミングクロックによりシフ
トレジスタ1内でシフトされ、データが4ビット分を入
力し終わると同時に、2bitカウンター2はキャリー
を出力する。このキャリーをもって他の回路ブロックへ
シリアル−パラレル変換が終了し、パラレルデータとし
て使用できることを示すRDY信号とし、他の回路ブロ
ックはこの信号を受け取り、D0〜3端子からパラレル
データをリードし、その後RESET端子を“L”に
し、回路をリセットする。さらにRESET端子を
“H”にして次のデータを待つ。
First, the reset (RESET) terminal is set to "L" to reset the circuit. Next, the RESET terminal is set to "H" to wait for data. After that, the data (DAT
Serial data is input to the A) terminal, and a timing clock for receiving the serial data is input to the CK terminal. This timing clock is also input to the 2-bit counter 2 at the same time to perform a counting operation. The serial data input from the DATA terminal is shifted in the shift register 1 by the timing clock, and the 2-bit counter 2 outputs a carry at the same time when the input of 4 bits of data is completed. With this carry, the serial-parallel conversion is completed to another circuit block, and an RDY signal indicating that it can be used as parallel data is set. The other circuit block receives this signal, reads the parallel data from the D0 to 3 terminals, and then resets it. The terminal is set to "L" and the circuit is reset. Further, the RESET terminal is set to "H" to wait for the next data.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、上記の
構成においては他の回路ブロックへシリアル−パラレル
変換が終了したことを示すRDY信号を作るために、カ
ウンターを使用しており、そのために複雑で大規模にと
なり、さらにシリアル−パラレル変換するデータのビッ
ト数が多くなれば、カウンターもより大きなカウンター
を必要としてくるという問題があった。
However, in the above configuration, the counter is used to generate the RDY signal indicating the completion of the serial-parallel conversion to the other circuit block, which is complicated and large. If the scale becomes large and the number of bits of data to be serial-parallel converted increases, there is a problem that the counter also requires a larger counter.

【0005】本発明は上記従来の問題点を解決するもの
で、簡単で回路も小さく、さらにシリアル−パラレル変
換するデータのビット数が多くなっても、シフトレジス
タのビット数を増やすだけでよいシリアル−パラレル変
換回路を実現することを目的とする。
The present invention solves the above-mentioned conventional problems, is simple and has a small circuit, and even if the number of bits of data to be serial-parallel converted increases, it is sufficient to increase the number of bits of the shift register. -The purpose is to realize a parallel conversion circuit.

【0006】[0006]

【課題を解決するための手段】この目的を達成するため
に本発明のシリアル−パラレル変換回路は、データ入力
の開始時には特定の値がプリセットされるシフトレジス
タと、その最終段にデータの変化を検出する回路から構
成されている。
In order to achieve this object, the serial-parallel conversion circuit of the present invention has a shift register in which a specific value is preset at the start of data input, and a change in data at the final stage. It is composed of a detection circuit.

【0007】[0007]

【作用】本発明は上記の構成を有することにより、従来
のシリアル−パラレル変換回路には必要であったカウン
ター回路を必要とせず、代わりにデータの変化を検出す
る簡単な回路によりシリアル−パラレル変換回路を実現
できる。
By virtue of the above-described structure, the present invention does not require a counter circuit, which is required in a conventional serial-parallel conversion circuit, but instead uses a simple circuit for detecting a change in data, thereby performing serial-parallel conversion. A circuit can be realized.

【0008】[0008]

【実施例】以下、本発明の一実施例について、図面を参
照しながら説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.

【0009】図1は本発明による4ビットのシリアル−
パラレル変換回路の一実施例を示す。3は4ビットのシ
フトレジスタ、4はデータが“0”から“1”に変化し
たことを検出する回路である。
FIG. 1 shows a 4-bit serial according to the present invention.
An example of a parallel conversion circuit is shown. Reference numeral 3 is a 4-bit shift register, and 4 is a circuit for detecting that data has changed from "0" to "1".

【0010】図2は図1の本発明による4ビットのシリ
アル−パラレル変換回路のタイムチャートである。最初
にRESET端子を“L”にし、シフトレジスタ3を
“0001”にプリセットし、データ変化検出回路をリ
セットする。次にRESET端子を“H”にしてデータ
を待つ。その後、DATA端子にシリアルデータが、C
K端子にシリアルデータを受け取るためのタイミングク
ロックが入力される。データ端子から入力されたデータ
はこのタイミングクロックによりシフトレジスタ3を伝
搬して行く。この時、最初にプリセットされた“000
1”のデータも伝搬され、4ビット分のデータを受取り
終わると同時にプリセットされた“0001”の最下位
ビットである“1”のデータがデータ変化検出回路4を
伝搬される。回路4の出力を、そのシリアル−パラレル
変換が終了し、パラレルデータとして使用できることを
示すRDY信号とし、他の回路ブロックに送る。他の回
路ブロックはこの信号を受け取りD0〜3端子からパラ
レルデータをリードし、その後RESET端子を“L”
にし、シフトレジスタをプリセットしてデータ変化検出
回路4をリセットする。さらにRESET端子を“H”
にして次のデータを待つ。なお、図1においてシフトレ
ジスタ3のプリセットされる値が“1110”とし、デ
ータ変化検出回路4を“1”から“0”に変化したこと
を検出する回路としても良いことは言うまでもない。
FIG. 2 is a time chart of the 4-bit serial-parallel conversion circuit according to the present invention shown in FIG. First, the RESET terminal is set to "L", the shift register 3 is preset to "0001", and the data change detection circuit is reset. Next, the RESET terminal is set to "H" to wait for data. After that, serial data is
A timing clock for receiving serial data is input to the K terminal. The data input from the data terminal propagates through the shift register 3 by this timing clock. At this time, the first preset “000
The data of "1" is also propagated, and at the same time as receiving the data of 4 bits, the data of "1" which is the least significant bit of the preset "0001" is propagated through the data change detection circuit 4. The output of the circuit 4 Is sent to another circuit block as an RDY signal indicating that the serial-parallel conversion is completed and it can be used as parallel data.The other circuit block receives this signal and reads the parallel data from terminals D0 to 3 and then Set the RESET terminal to "L"
Then, the shift register is preset and the data change detection circuit 4 is reset. Furthermore, set the RESET terminal to "H"
And wait for the next data. It is needless to say that the preset value of the shift register 3 in FIG. 1 may be “1110” and the data change detection circuit 4 may be a circuit for detecting the change from “1” to “0”.

【0011】[0011]

【発明の効果】以上のように本発明によれば、データ入
力の開始時には特定の値がプリセットされるシフトレジ
スタとその最終段にデータの変化を検出する回路からな
り、従来のシリアル−パラレル変換回路に必要であった
カウンター回路を必要とせず、簡単で回路も小さく、さ
らにシリアル−パラレル変換するデータのビット数が多
くなってもシフトレジスタのビット数を増やすだけでよ
いシリアル−パラレル変換回路を実現できる。
As described above, according to the present invention, a shift register in which a specific value is preset at the start of data input and a circuit for detecting a change in data at the final stage of the shift register are used. A serial-to-parallel conversion circuit that does not require a counter circuit that was necessary for the circuit, is simple and small, and only needs to increase the number of bits in the shift register even if the number of bits of data to be serial-parallel converted increases. realizable.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例のシリアル−パラレル変換回
路の構成を示す図
FIG. 1 is a diagram showing a configuration of a serial-parallel conversion circuit according to an embodiment of the present invention.

【図2】図1に示したシリアル−パラレル変換回路のタ
イミングチャート
FIG. 2 is a timing chart of the serial-parallel conversion circuit shown in FIG.

【図3】従来のシリアル−パラレル変換回路の構成の一
例を示す図
FIG. 3 is a diagram showing an example of a configuration of a conventional serial-parallel conversion circuit.

【図4】図3に示したシリアル−パラレル変換回路のタ
イミングチャート
4 is a timing chart of the serial-parallel conversion circuit shown in FIG.

【符号の説明】[Explanation of symbols]

1 シフトレジスタ 2 2ビットカウンター 3 シフトレジスタ 4 データ変化検出回路 1 shift register 2 2 bit counter 3 shift register 4 data change detection circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】データ入力の開始時には特定の値がプリセ
ットされるシフトレジスタと、その最終段にデータの変
化を検出する回路からなるシリアル−パラレル変換回
路。
1. A serial-parallel conversion circuit comprising a shift register in which a specific value is preset at the start of data input, and a circuit for detecting a change in data at the final stage thereof.
JP12022992A 1992-05-13 1992-05-13 Serial/parallel conversion circuit Pending JPH05315971A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12022992A JPH05315971A (en) 1992-05-13 1992-05-13 Serial/parallel conversion circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12022992A JPH05315971A (en) 1992-05-13 1992-05-13 Serial/parallel conversion circuit

Publications (1)

Publication Number Publication Date
JPH05315971A true JPH05315971A (en) 1993-11-26

Family

ID=14781060

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12022992A Pending JPH05315971A (en) 1992-05-13 1992-05-13 Serial/parallel conversion circuit

Country Status (1)

Country Link
JP (1) JPH05315971A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100904483B1 (en) * 2008-04-30 2009-06-24 주식회사 하이닉스반도체 Parallel-serial converter
US7796064B2 (en) 2008-04-30 2010-09-14 Hynix Semiconductor Inc. Parallel-to-serial converter

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100904483B1 (en) * 2008-04-30 2009-06-24 주식회사 하이닉스반도체 Parallel-serial converter
US7796064B2 (en) 2008-04-30 2010-09-14 Hynix Semiconductor Inc. Parallel-to-serial converter

Similar Documents

Publication Publication Date Title
US6023199A (en) Pulse width modulation circuit and method
JPH0775343B2 (en) Synchronization detection circuit and method
JPH05315971A (en) Serial/parallel conversion circuit
JPS63108566A (en) Digital muting circuit
JPS5843934B2 (en) Shingouhenkansouchi
JPS5941336B2 (en) buffer memory device
JP2518387B2 (en) Serial data transmission circuit
JPH01112182A (en) Mode setting circuit
JPH05191297A (en) Serial/parallel conversion circuit
JPH0289425A (en) Shift data processing circuit
JP2508291B2 (en) Serial input / output circuit
JP2536489B2 (en) Compressed data decoding device
JPH06276248A (en) Data format converter
JP2521535B2 (en) Data transfer circuit
JP3115756B2 (en) Demultiplexer circuit
JPH09246869A (en) Noise generator
SU1517136A1 (en) Series-to-parallel code converter
JP3041932B2 (en) Sample rate conversion circuit
JPH0126208B2 (en)
JPH09181614A (en) Parallel/serial conversion circuit
JPH03102265A (en) Maximum value detecting circuit
JPS6282820A (en) Comparator circuit
JPS63313919A (en) Parallel/serial converting device
JPS60129871A (en) Serial data transfer circuit
JPS59172104A (en) Digital data envelope controlling circuit