JPH0519293A - Thin film field effect transistor element array - Google Patents

Thin film field effect transistor element array

Info

Publication number
JPH0519293A
JPH0519293A JP16855191A JP16855191A JPH0519293A JP H0519293 A JPH0519293 A JP H0519293A JP 16855191 A JP16855191 A JP 16855191A JP 16855191 A JP16855191 A JP 16855191A JP H0519293 A JPH0519293 A JP H0519293A
Authority
JP
Japan
Prior art keywords
bus line
electrode
thin film
field effect
film field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16855191A
Other languages
Japanese (ja)
Inventor
Naoyasu Ikeda
直康 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP16855191A priority Critical patent/JPH0519293A/en
Publication of JPH0519293A publication Critical patent/JPH0519293A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes

Landscapes

  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)

Abstract

PURPOSE:To apply a driving voltage to a liquid crystal so as to be symmetrical vertically and to prevent the deterioration of a picture quality such as a flicker, etc., caused by non-symmetricalness of a driving waveform by providing a shield electrode on the intersecting part of a gate bus line and a drain bus line, and connecting the shield electrode to an electrode whose potential is constant such as a common electrode, etc. CONSTITUTION:On a transparency insulating substrate, plural, parallel gate bus lines 1, and plural parallel drain bus lines 2 are formed like a matrix, and in picture element parts surrounded and formed by the gate bus line 1 and the drain bus line 2, a thin film field effect transistor is formed, respectively. To these thin film field effect transistors, a picture element electrode 3 is connected, respectively, and in a transistor element array in which a storage capacity electrode 5 is connected to a common bus line 4, a shield electrode 6 is inserted into an intersecting part of the gate bus line 1 and the drain bus line 2, and this shield electrode 6 is connected to the common bus line 4.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、特にアクティブマトリ
クス型液晶ディスプレイに用いる、薄膜電界効果型トラ
ンジスタ素子アレイに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a thin film field effect transistor element array for use in an active matrix type liquid crystal display.

【0002】[0002]

【従来の技術】図5は従来の薄膜電界効果型トランジス
タ素子アレイの一画素を示す平面図、図6は図5のA−
A′断面図である。図7は図5の1画素分の等価回路図
で、バスラインの交差部の容量を考慮してある。図8は
ゲートバスライン、ドレインバスライン、コモンバスラ
インに入力される電圧波形を、図9及び図10はそれぞ
れ図8のNフレーム目、N+1フレーム目の信号が入力
された場合のゲート電極及びドレイン電極での信号波形
を示す図である。図5において1、2、4はそれぞれ薄
膜電界効果型トランジスタ素子アレイのクロムゲートバ
スライン、クロムドレインバスライン、クロムコモンバ
スラインである。これらはガラス基板10上に形成され
ている。28a,28b,28cはそれぞれ薄膜電界効
果型トランジスタ素子のクロムソース電極、クロムゲー
ト電極、クロムドレイン電極で、これらとアモルファス
シリコンのチャネル部29とで薄膜電界効果型トランジ
スタ素子14を形成する。図6に示すように、クロムゲ
ートバスライン1とクロムドレインバスライン2の交差
部は、第1の絶縁膜8を介して絶縁されている。その結
果、図7に示すようなCCRS なる容量がゲートバスライ
ンとドレインバスラインの交差部に生じる。
2. Description of the Related Art FIG. 5 is a plan view showing one pixel of a conventional thin film field effect transistor element array, and FIG.
It is an A'sectional view. FIG. 7 is an equivalent circuit diagram for one pixel in FIG. 5, in which the capacitance at the intersection of the bus lines is taken into consideration. FIG. 8 shows voltage waveforms input to the gate bus line, drain bus line, and common bus line, and FIGS. 9 and 10 show the gate electrode and the gate electrode when signals of the Nth frame and the N + 1th frame of FIG. 8 are input, respectively. It is a figure which shows the signal waveform in a drain electrode. In FIG. 5, reference numerals 1, 2 and 4 denote a chrome gate bus line, a chrome drain bus line and a chrome common bus line of the thin film field effect transistor element array, respectively. These are formed on the glass substrate 10. Reference numerals 28a, 28b and 28c respectively denote a chromium source electrode, a chromium gate electrode and a chromium drain electrode of the thin film field effect transistor element, and these and the channel portion 29 of amorphous silicon form the thin film field effect transistor element 14. As shown in FIG. 6, the intersection of the chromium gate bus line 1 and the chromium drain bus line 2 is insulated via the first insulating film 8. As a result, a capacitance C CRS as shown in FIG. 7 occurs at the intersection of the gate bus line and the drain bus line.

【0003】[0003]

【発明が解決しようとする課題】バスライン間に図7の
CRS のような結合容量が生じると、CCRS を介してゲ
ート、ドレイン信号が相互に影響を及ぼすことになる。
When a coupling capacitance such as C CRS in FIG. 7 occurs between the bus lines, the gate and drain signals influence each other via C CRS .

【0004】各バスラインに図8のような信号が入力さ
れている場合、このときの各電極波形は図9及び図10
に示すようになる。図9には図8のNフレーム目の場合
の電極波形を示す。このときゲート電極信号20はC
CRS を介してドレイン信号26の影響を受け、急峻な立
ち上がり及び立ち下がりの特性を示す。またゲート電極
信号20の影響を受けドレイン電極信号21も急峻な立
ち上がり立ち下がりの特性を示し、波形にもオーバーシ
ュート、フィールドスルー電圧の増加等の現象が現れ
る。
When a signal as shown in FIG. 8 is input to each bus line, the waveform of each electrode at this time is as shown in FIGS. 9 and 10.
As shown in. FIG. 9 shows an electrode waveform in the case of the Nth frame in FIG. At this time, the gate electrode signal 20 is C
It is affected by the drain signal 26 via the CRS and exhibits steep rising and falling characteristics. Further, the drain electrode signal 21 is also influenced by the gate electrode signal 20 and exhibits a steep rise and fall characteristic, and phenomena such as overshoot and increase in field through voltage appear in the waveform.

【0005】図10は図8のN+1フレーム目の場合の
電極波形を示す。この場合は、ゲート電極信号20はド
レイン信号26の影響を受けて立ち上がり立ち下がり共
に波形がなまる。このときゲート信号25の影響を受
け、ドレイン電極信号22も波形がなまる。
FIG. 10 shows an electrode waveform in the (N + 1) th frame of FIG. In this case, the gate electrode signal 20 is affected by the drain signal 26 and has a blunt rising and falling waveform. At this time, under the influence of the gate signal 25, the drain electrode signal 22 also has a blunt waveform.

【0006】本発明は、従来の入力信号は変更せず、又
開口率の低下を生じること無く、ゲートバスラインとド
レインバスラインの交差部の結合容量CCRS によって生
じる液晶の印加電圧の非対称を減少する薄膜電界効果型
トランジスタ素子アレイを提供することを目的とする。
According to the present invention, the asymmetry of the applied voltage to the liquid crystal caused by the coupling capacitance C CRS at the intersection of the gate bus line and the drain bus line is maintained without changing the conventional input signal and without lowering the aperture ratio. It is an object of the present invention to provide a thin film field effect transistor device array having a reduced number.

【0007】[0007]

【課題を解決するための手段】透光性絶縁基板上に、平
行な複数のゲートバスラインの平行な複数のドレインバ
スラインとがマトリクス状に形成され、前記ゲートバス
ラインと前記ドレインバスラインとに過去まれて形成さ
れる画素部にはそれぞれ薄膜電界効果型トランジスタが
形成され、各々の前記薄膜電界効果型トランジスタには
それぞれ画素電極が接続され、蓄積容量電極はコモンバ
スラインに接続されている薄膜電界効果型トランジスタ
素子アレイにおいて、前記ゲートバスラインと前記ドレ
インバスラインの交差部にシールド用電極が挿入され、
前記シールド電極が前記コモンバスラインと接続される
構造を特徴としている。
Means for Solving the Problems A plurality of parallel gate bus lines and a plurality of parallel drain bus lines are formed in a matrix on a transparent insulating substrate, and the gate bus lines and the drain bus lines are formed. The thin film field effect transistors are formed in the pixel portions formed in the past, the pixel electrodes are connected to the thin film field effect transistors, and the storage capacitor electrodes are connected to the common bus line. In the thin film field effect transistor element array, a shield electrode is inserted at the intersection of the gate bus line and the drain bus line,
The structure is characterized in that the shield electrode is connected to the common bus line.

【0008】[0008]

【作用】本発明の薄膜電界効果型トランジスタ素子アレ
イによれば、ゲートバスラインとドレインバスラインの
交差部にシールド電極を設け、シールド電極をコモン電
極等の電位が一定の電極に接続することにより、バスラ
イン同士の結合容量が原因の信号波形の変動がなくなる
ので、ドレイン信号の立ち上がり及び立ち下がり波形が
上下対称となる。このため液晶にかかる駆動電圧が上下
対称となるので、液晶駆動波形の非対称性に起因するフ
リッカ等の画質の劣化が生じない。
According to the thin film field effect transistor element array of the present invention, a shield electrode is provided at the intersection of the gate bus line and the drain bus line, and the shield electrode is connected to an electrode having a constant potential such as a common electrode. Since the fluctuation of the signal waveform caused by the coupling capacitance between the bus lines is eliminated, the rising and falling waveforms of the drain signal are vertically symmetrical. For this reason, the driving voltage applied to the liquid crystal becomes vertically symmetrical, so that the deterioration of the image quality such as flicker due to the asymmetry of the liquid crystal driving waveform does not occur.

【0009】[0009]

【実施例】図1は、本発明の実施例による構造を持つ薄
膜電界効果型トランジスタ素子アレイの構造を示す平面
図であり、図2は図1のA−A′断面図である。図3は
図1の1画素分の等価回路図で、バスラインの交差部の
容量を考慮してある。図4は各電極における信号波形図
である。
1 is a plan view showing the structure of a thin film field effect transistor element array having a structure according to an embodiment of the present invention, and FIG. 2 is a sectional view taken along the line AA 'in FIG. FIG. 3 is an equivalent circuit diagram for one pixel in FIG. 1, in which the capacitance at the intersection of the bus lines is taken into consideration. FIG. 4 is a signal waveform diagram at each electrode.

【0010】図1において、1は金属としてクロムを使
用したクロムゲートバスライン、2はクロムドレインバ
スラインである。3はITOを用いた画素電極である。
4はクロムゲートバスラインと同時に形成されたクロム
コモンバスライン、5は蓄積容量線の上に形成されたI
TOを用いた蓄積容量電極である。28a,28b,2
8cはそれぞれ薄膜電界効果型トランジスタのクロムソ
ース電極、クロムゲート電極、クロムドレイン電極で、
これらとチャネル部29とで薄膜電界効果型トランジス
タを形成する。6は金属としてクロムを用いたシールド
電極であり、7はシールド電極と蓄積容量線を接続する
コンタクトホールである。図2において、8は酸化シリ
コン(SiO2 )を用いた第1の絶縁膜、9は窒化シリ
コン(SiNX )を用いた第2の絶縁膜である。10は
ガラス基板、11は表面保護膜である。
In FIG. 1, 1 is a chromium gate bus line using chromium as a metal, and 2 is a chromium drain bus line. Reference numeral 3 is a pixel electrode using ITO.
4 is a chrome common bus line formed at the same time as the chrome gate bus line, and 5 is an I formed on the storage capacitance line.
It is a storage capacitor electrode using TO. 28a, 28b, 2
8c is a chromium source electrode, a chromium gate electrode, and a chromium drain electrode of the thin film field effect transistor,
These and the channel portion 29 form a thin film field effect transistor. Reference numeral 6 is a shield electrode using chromium as a metal, and 7 is a contact hole for connecting the shield electrode and the storage capacitance line. In FIG. 2, 8 is a first insulating film using silicon oxide (SiO 2 ), and 9 is a second insulating film using silicon nitride (SiN x ). Reference numeral 10 is a glass substrate, and 11 is a surface protective film.

【0011】図3に図1の1画素分の等価回路を示す。
図7と異なるのは、バスライン間に形成された結合容量
がCCRS1とCCRS2に分割され、その中点がコモン電極1
9を介してコモンバスライン4に接続されている点であ
る。この結果、バスライン間に結合容量が存在してもコ
モン電極側の電位はコモン電位に固定されているので、
結合容量を介して他の信号に影響を与えることはない。
よって図4に示すように、ゲート信号はNフレーム目、
N+1フレーム目共にゲート電極信号波形20は一致
し、ドレイン電極信号21,22にもゲート信号の影響
による波形の変形は発生しないので、上下対称の波形が
得られることになる。
FIG. 3 shows an equivalent circuit for one pixel in FIG.
7 is different from FIG. 7 in that the coupling capacitance formed between the bus lines is divided into C CRS1 and C CRS2 , the middle point of which is the common electrode 1.
It is connected to the common bus line 4 via 9. As a result, the potential on the common electrode side is fixed to the common potential even if there is a coupling capacitance between the bus lines,
It does not affect other signals via the coupling capacitance.
Therefore, as shown in FIG. 4, the gate signal is the Nth frame,
The gate electrode signal waveforms 20 are the same in the (N + 1) th frame and the waveforms of the drain electrode signals 21 and 22 are not deformed due to the influence of the gate signals, so that vertically symmetrical waveforms are obtained.

【0012】図1のような構成で実際に薄膜電界効果型
トランジスタ素子アレイを作製した場合、ゲートとドレ
インのバスライン同士の交差部の結合容量による干渉は
無視できる値になった。この結果ドレイン信号によるゲ
ート信号の変動の影響が無くなるため、液晶にかかる電
圧が上下対称の交流になり、フリッカ等の画質を劣化す
る要因が減少し、高画質の表示を得ることが出来た。
When a thin film field effect transistor element array was actually manufactured with the structure as shown in FIG. 1, the interference due to the coupling capacitance at the intersection of the bus lines of the gate and the drain was negligible. As a result, since the influence of the fluctuation of the gate signal due to the drain signal is eliminated, the voltage applied to the liquid crystal becomes a vertically symmetrical alternating current, and the factors that deteriorate the image quality such as flicker are reduced, and high quality display can be obtained.

【0013】本実施例においては、画素電極及び蓄積容
量電極としてITOを用いたが、In2 3 やSnO2
も使用できる。またゲート絶縁膜として、SiNX のか
わりにSiO2 を用いてもよい。さらにゲートバスライ
ン、ドレインバスライン及び蓄積容量電極のクロムのか
わりに、Ta,Al,Mo,Ti等の他の金属を用いる
ことも可能である。
In this embodiment, ITO is used for the pixel electrode and the storage capacitor electrode, but In 2 O 3 and SnO 2 are used.
Can also be used. Further, as the gate insulating film, SiO 2 may be used instead of SiN x . Further, it is possible to use other metals such as Ta, Al, Mo, and Ti instead of chromium for the gate bus line, the drain bus line and the storage capacitor electrode.

【0014】[0014]

【発明の効果】以上述べてきたように、本発明の薄膜電
界効果型トランジスタ素子アレイによれば、バスライン
の交差部の容量が原因のゲート信号とドレイン信号の干
渉を減少することが出来る。この構造を用いてパネルを
作製したところ、従来と同様の信号を用い、従来のパネ
ルと同様の開口率を維持したまま、バスライン相互の影
響によるドレイン信号波形の上下非対称を抑えることが
出来、その結果生じるフリッカ等の画質の劣化の無いデ
ィスプレイを実現することができた。
As described above, according to the thin film field effect transistor element array of the present invention, it is possible to reduce the interference between the gate signal and the drain signal due to the capacitance at the intersection of the bus lines. When a panel was manufactured using this structure, it was possible to suppress the vertical asymmetry of the drain signal waveform due to the mutual influence of the bus lines while maintaining the same aperture ratio as the conventional panel by using the same signal as the conventional one. It was possible to realize a display without deterioration of image quality such as flicker as a result.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の薄膜電界効果型トランジスタ素子アレ
イの一画素分の平面図である。
FIG. 1 is a plan view of one pixel of a thin film field effect transistor element array of the present invention.

【図2】図1のA−A′断面図である。FIG. 2 is a sectional view taken along the line AA ′ in FIG.

【図3】本発明の1画素分の等価回路図である。FIG. 3 is an equivalent circuit diagram of one pixel of the present invention.

【図4】本発明による各電極の信号波形図である。FIG. 4 is a signal waveform diagram of each electrode according to the present invention.

【図5】従来の薄膜電界効果型トランジスタ素子アレイ
の一画素分の平面図である。
FIG. 5 is a plan view of one pixel of a conventional thin film field effect transistor element array.

【図6】図3のA−A′断面図である。6 is a cross-sectional view taken along the line AA ′ of FIG.

【図7】従来の1画素分の等価回路図である。FIG. 7 is a conventional equivalent circuit diagram for one pixel.

【図8】各バスラインへの入力信号波形図である。FIG. 8 is a waveform diagram of an input signal to each bus line.

【図9】従来のNフレーム目の電極の信号波形図であ
る。
FIG. 9 is a signal waveform diagram of a conventional N-th frame electrode.

【図10】N+1フレーム目の電極の信号波形図であ
る。
FIG. 10 is a signal waveform diagram of electrodes of the (N + 1) th frame.

【符号の説明】[Explanation of symbols]

1 クロムゲートバスライン 2 クロムドレインバスライン 3 画素電極 4 クロムコモンバスライン 5 蓄積容量ITO電極 6 シールド電極 7 コンタクトホール 8 第1の絶縁膜 9 第2の絶縁膜 10 ガラス基板 11 表面保護膜 14 薄膜電界効果型トランジスタ素子(TFT) 19 コモン電極 20 ゲート電極信号 21 Nフレーム目のドレイン電極信号 22 N+1フレーム目のドレイン電極信号 25 ゲート信号 26 ドレイン信号 28a クロムソース電極 28b クロムゲート電極 28c クロムドレイン電極 29 チャネル部 1 Chrome Gate Bus Line 2 Chrome Drain Bus Line 3 Pixel Electrode 4 Chrome Common Bus Line 5 Storage Capacitance ITO Electrode 6 Shield Electrode 7 Contact Hole 8 First Insulating Film 9 Second Insulating Film 10 Glass Substrate 11 Surface Protecting Film 14 Thin Film Field effect transistor element (TFT) 19 Common electrode 20 Gate electrode signal 21 Nth frame drain electrode signal 22 N + 1 frame drain electrode signal 25 Gate signal 26 Drain signal 28a Chrome source electrode 28b Chrome gate electrode 28c Chrome drain electrode 29 Channel part

Claims (1)

【特許請求の範囲】 【請求項1】 透光性絶縁基板上に、平行な複数のゲー
トバスラインと平行な複数のドレインバスラインとが直
交して形成されてその交差部がマトリクス状に形成さ
れ、前記ゲートバスラインと前記ドレインバスラインと
に囲まれた各画素部にそれぞれ薄膜電界効果型トランジ
スタが形成され、各々の前記薄膜電界効果型トランジス
タにはそれぞれ画素電極が接続され、蓄積容量電極はコ
モンバスラインに接続されている薄膜電界効果型トラン
ジスタ素子アレイにおいて、前記ゲートバスラインと前
記ドレインバスラインの交差部にシールド用電極が挿入
され、前記シールド電極が前記コモンバスラインと接続
される構造の薄膜電界効果型トランジスタ素子アレイ。
Claim: What is claimed is: 1. A plurality of parallel gate bus lines and a plurality of parallel drain bus lines are formed orthogonal to each other on a translucent insulating substrate, and the intersections are formed in a matrix. A thin film field effect transistor is formed in each pixel portion surrounded by the gate bus line and the drain bus line, and a pixel electrode is connected to each thin film field effect transistor, and a storage capacitor electrode is formed. Is a thin film field effect transistor element array connected to a common bus line, a shield electrode is inserted at an intersection of the gate bus line and the drain bus line, and the shield electrode is connected to the common bus line. Thin film field-effect transistor element array of structure.
JP16855191A 1991-07-10 1991-07-10 Thin film field effect transistor element array Pending JPH0519293A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16855191A JPH0519293A (en) 1991-07-10 1991-07-10 Thin film field effect transistor element array

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16855191A JPH0519293A (en) 1991-07-10 1991-07-10 Thin film field effect transistor element array

Publications (1)

Publication Number Publication Date
JPH0519293A true JPH0519293A (en) 1993-01-29

Family

ID=15870124

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16855191A Pending JPH0519293A (en) 1991-07-10 1991-07-10 Thin film field effect transistor element array

Country Status (1)

Country Link
JP (1) JPH0519293A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7894026B2 (en) 2003-10-01 2011-02-22 Samsung Electronics Co., Ltd. Thin film transistor array panel and liquid crystal display including light shield
CN114706242A (en) * 2022-04-07 2022-07-05 友达光电(昆山)有限公司 Display panel

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7894026B2 (en) 2003-10-01 2011-02-22 Samsung Electronics Co., Ltd. Thin film transistor array panel and liquid crystal display including light shield
CN114706242A (en) * 2022-04-07 2022-07-05 友达光电(昆山)有限公司 Display panel
CN114706242B (en) * 2022-04-07 2024-03-08 友达光电(昆山)有限公司 Display panel

Similar Documents

Publication Publication Date Title
JP2907629B2 (en) LCD panel
US4955697A (en) Liquid crystal display device and method of driving the same
US4783147A (en) Active matrix display screen without spurious transistor
JP3062090B2 (en) Liquid crystal display
JP3036513B2 (en) Liquid crystal display
JPH04233516A (en) Active-matrix liquid crystal display device
JP2002040480A (en) Liquid crystal display device
JPH1144893A (en) Liquid crystal display device and its production
US6198516B1 (en) LCD having TFT formed at an intersection of data and capacitor lines
JPH1097224A (en) Liquid crystal display device
KR100320665B1 (en) Active matrix type liquid crystal display device
KR20020009144A (en) liquid crystal display device
JP2660528B2 (en) Driving method of liquid crystal display device
JPH04318512A (en) Thin film transistor type liquid crystal display device
KR100606963B1 (en) Liquid Crystal Display Panel and Method for manufacturing the same
JP3157186B2 (en) Active matrix type liquid crystal display
JPH0519293A (en) Thin film field effect transistor element array
JPS60192370A (en) Thin film transistor array
JPH0469622A (en) Active matrix type liquid crystal display device
JPH0915646A (en) Active matrix liquid crystal display element
JPH04318523A (en) Thin film transistor type liquid crystal display device
JP3339248B2 (en) Display device
JPH05107555A (en) Active matrix type liquid crystal display device
JPH07244296A (en) Active matrix driving type liquid crystal display device
KR20070101549A (en) Liquid crystal display

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19991116