JPH0481890A - 表示装置 - Google Patents
表示装置Info
- Publication number
- JPH0481890A JPH0481890A JP2197425A JP19742590A JPH0481890A JP H0481890 A JPH0481890 A JP H0481890A JP 2197425 A JP2197425 A JP 2197425A JP 19742590 A JP19742590 A JP 19742590A JP H0481890 A JPH0481890 A JP H0481890A
- Authority
- JP
- Japan
- Prior art keywords
- reading start
- signal
- data
- display
- start signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 45
- 230000003111 delayed effect Effects 0.000 claims abstract description 14
- 239000011159 matrix material Substances 0.000 claims description 5
- 238000000034 method Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 2
- 230000004397 blinking Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000013481 data capture Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Digital Computer Display Output (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は、画面ユニットをマトリクス状に配置した表示
パネルを具備した表示装置に関するものである。
パネルを具備した表示装置に関するものである。
[従来の技術]
従来、この種の表示装置は、第4図に示すように、伝送
ケーブルで互いに接続された複数の画素よりなる画面ユ
ニツ1”3x〜3□をマトリクス状に配置した表示パネ
ル3と、表示パネル3に表示する表示データを記憶し所
定の表示手順にしたがって表示データを伝送ライン2に
送出する主制御部1と、伝送ライン(例えば、R342
2)2を介して入力される入力信号を受信して表示パネ
ル3の各画面ユニット31.〜33.に伝送する中継器
5aよりなる信号受信部4とで構成され、主制御部1か
ら信号受信部4にデータ読み取り開始信号PE1nおよ
びクロック信号SCKとともに表示データ信号D0〜D
、をシリアル伝送し、各画面ユニット3目〜334にて
自己の表示データをクロックSCKにてシフトされたデ
ータ読み取り開始信号PE1nに基づいて取り込んだの
ちデータ読み取り開始信号PE1nを伝送ケーブルを介
して次の画面ユニット3II〜3□に伝送するようにし
たものがあった。ここに、画面ユニット311〜3,4
は、複数の画素(8X4)30にて構成されており、表
示データとして、8ビツトの並列データがシリアル伝送
されるようになっている0表示パネル3中の矢印は、各
画素30の点滅順序を示しており、各画面ユニット3,
1〜3,4間の伝送は直列的に行われる。
ケーブルで互いに接続された複数の画素よりなる画面ユ
ニツ1”3x〜3□をマトリクス状に配置した表示パネ
ル3と、表示パネル3に表示する表示データを記憶し所
定の表示手順にしたがって表示データを伝送ライン2に
送出する主制御部1と、伝送ライン(例えば、R342
2)2を介して入力される入力信号を受信して表示パネ
ル3の各画面ユニット31.〜33.に伝送する中継器
5aよりなる信号受信部4とで構成され、主制御部1か
ら信号受信部4にデータ読み取り開始信号PE1nおよ
びクロック信号SCKとともに表示データ信号D0〜D
、をシリアル伝送し、各画面ユニット3目〜334にて
自己の表示データをクロックSCKにてシフトされたデ
ータ読み取り開始信号PE1nに基づいて取り込んだの
ちデータ読み取り開始信号PE1nを伝送ケーブルを介
して次の画面ユニット3II〜3□に伝送するようにし
たものがあった。ここに、画面ユニット311〜3,4
は、複数の画素(8X4)30にて構成されており、表
示データとして、8ビツトの並列データがシリアル伝送
されるようになっている0表示パネル3中の矢印は、各
画素30の点滅順序を示しており、各画面ユニット3,
1〜3,4間の伝送は直列的に行われる。
いま、主制御部1から送出された表示データ信号、デー
タ読み取り開始信号PE1nおよびクロック信号SCK
は、第5図に示すようになっており、伝送ライン2を介
して中継器5にて受信され、画面ユニット311〜30
.内の画素制御回路が扱うCMOSレベルの信号に変換
される。中継器5で受信変換された信号は、画面ユニッ
ト3.、〜334を直列的に互いに接続する伝送ケーブ
ルを介して各画面ユニット3Il〜3,4に伝送される
。ここに、最初の画面ユニット3zでは、データ読み取
り開始信号PE1nおよびクロックSCKに基づいて自
己の表示データを取り込んで画素30の点滅を行うとと
もに、次の画面ユニット3,2に信号を伝送する。同様
にして、順次、最終画面ユニット33、まで表示データ
の取り込みおよび表示が行われる。
タ読み取り開始信号PE1nおよびクロック信号SCK
は、第5図に示すようになっており、伝送ライン2を介
して中継器5にて受信され、画面ユニット311〜30
.内の画素制御回路が扱うCMOSレベルの信号に変換
される。中継器5で受信変換された信号は、画面ユニッ
ト3.、〜334を直列的に互いに接続する伝送ケーブ
ルを介して各画面ユニット3Il〜3,4に伝送される
。ここに、最初の画面ユニット3zでは、データ読み取
り開始信号PE1nおよびクロックSCKに基づいて自
己の表示データを取り込んで画素30の点滅を行うとと
もに、次の画面ユニット3,2に信号を伝送する。同様
にして、順次、最終画面ユニット33、まで表示データ
の取り込みおよび表示が行われる。
この場合、表示データの取り込みタイミングは、データ
読み取り開始信号PE1nでトリガされ、この信号はク
ロック信号SCKにてシフトされ、次の画素、次の画面
ユニットへ送られる。ここに、最初の画面ユニット3.
Iへのデータ読み取り開始信号PE1nは、60Hzあ
るいは120Hzで発生し、表示画面をリフレッシュさ
せるようになっている。
読み取り開始信号PE1nでトリガされ、この信号はク
ロック信号SCKにてシフトされ、次の画素、次の画面
ユニットへ送られる。ここに、最初の画面ユニット3.
Iへのデータ読み取り開始信号PE1nは、60Hzあ
るいは120Hzで発生し、表示画面をリフレッシュさ
せるようになっている。
[発明が解決しようとする課題]
しかしながら、上述の従来例にあっては、画素データは
、1系統の伝送ラインを介してシリアル伝送されており
、データ取り込み開始信号PE1nをクロックSCKに
基づいて多数回(画素数)シフトさせ、各画素30の表
示データを取り込むようになっているので、画素数が多
くなった場合における表示信頼性が悪くなるという問題
があった。すなわち、画素数が8000個ある場合、8
000個の表示データを60Hzもしくは120Hzの
同期速度で伝送するには、クロックSCKをIMHzと
して8m5ecかかり、8000個の表示データを取り
込むには、データ読み取り開始信号PE1nをクロック
に同期して8000回もシフトレジスタにてシフトさせ
る必要があった。
、1系統の伝送ラインを介してシリアル伝送されており
、データ取り込み開始信号PE1nをクロックSCKに
基づいて多数回(画素数)シフトさせ、各画素30の表
示データを取り込むようになっているので、画素数が多
くなった場合における表示信頼性が悪くなるという問題
があった。すなわち、画素数が8000個ある場合、8
000個の表示データを60Hzもしくは120Hzの
同期速度で伝送するには、クロックSCKをIMHzと
して8m5ecかかり、8000個の表示データを取り
込むには、データ読み取り開始信号PE1nをクロック
に同期して8000回もシフトレジスタにてシフトさせ
る必要があった。
このシフト動作は画面ユニット35.〜334中で行わ
れるため動作の正確さが要求される。ここに、表示デー
タD。−D、およびクロックSCKは各画面ユニット3
11〜33.に伝送ケーブルを介して並列的に伝送され
るが、データ読み取り開始信号PE1nは直列的に伝送
されており、ノイズが混入すると、データ読み取り開始
信号PE1nのシフト動作が乱れて増減し、間違った表
示データを読み取って表示することになり、表示信頼性
が低下するという問題があった。この現象は画面ユニッ
ト311〜3,4が増加するほど発生頻度が高くなり、
特に画面を大きくする場合には、現場調整などのノイズ
対策に相当コストがかがるという問題があった。
れるため動作の正確さが要求される。ここに、表示デー
タD。−D、およびクロックSCKは各画面ユニット3
11〜33.に伝送ケーブルを介して並列的に伝送され
るが、データ読み取り開始信号PE1nは直列的に伝送
されており、ノイズが混入すると、データ読み取り開始
信号PE1nのシフト動作が乱れて増減し、間違った表
示データを読み取って表示することになり、表示信頼性
が低下するという問題があった。この現象は画面ユニッ
ト311〜3,4が増加するほど発生頻度が高くなり、
特に画面を大きくする場合には、現場調整などのノイズ
対策に相当コストがかがるという問題があった。
そこで、第5図に示すように、表示パネル3を構成する
画面ユニ・ント3z〜31.を行あるいは列に分割(図
示例では、各列に分割)し、各列に対応した複数系統の
伝送ライン2a、2b、2cを設け、主制御部1から各
系統の伝送ライン2a。
画面ユニ・ント3z〜31.を行あるいは列に分割(図
示例では、各列に分割)し、各列に対応した複数系統の
伝送ライン2a、2b、2cを設け、主制御部1から各
系統の伝送ライン2a。
2b、2cを介して表示データを伝送することが考えら
れている。しかしながら、このようにして複数系統の伝
送ライン2a、2b、2cを設ける場合には、伝送ライ
ン2a、2b、2cの配線にコストがかかるとともに、
主制御部1の信号処理に負担がかかり、構成が複雑にな
ってコストが高くなるという問題があった。すなわち、
主制御部1において、各系統の伝送ライン2a、2b、
2Cに対応して表示データメモリと、読み出し回路およ
び伝送回路が必要になるので、コストが高くなるという
問題があった。
れている。しかしながら、このようにして複数系統の伝
送ライン2a、2b、2cを設ける場合には、伝送ライ
ン2a、2b、2cの配線にコストがかかるとともに、
主制御部1の信号処理に負担がかかり、構成が複雑にな
ってコストが高くなるという問題があった。すなわち、
主制御部1において、各系統の伝送ライン2a、2b、
2Cに対応して表示データメモリと、読み出し回路およ
び伝送回路が必要になるので、コストが高くなるという
問題があった。
本発明は、上述の点に鑑みて為されたものであり、その
目的とするところは、ノイズ対策を容易にすることがで
き、しかも、主制御部の信号処理の負担を少なくして構
成を簡単にしてコストを安くすることができる表示装置
を提供することにある。
目的とするところは、ノイズ対策を容易にすることがで
き、しかも、主制御部の信号処理の負担を少なくして構
成を簡単にしてコストを安くすることができる表示装置
を提供することにある。
[課題を解決するための手段]
本発明の表示装置は、複数の画素よりなる画面ユニット
をマトリクス状に配置した表示パネルと、表示パネルに
表示する表示データを記憶し所定の表示手順にしたがっ
て表示データを伝送ラインに送出する主制御部と、伝送
ラインを介して入力される入力信号を受信して表示パネ
ルの各画面ユニットに伝送する信号受信部とで構成され
、主制御部から信号受信部にデータ読み取り開始信号お
よびクロック信号とともに表示データ信号をシリアル伝
送し、各画面ユニットにて自己の表示データをクロック
にてシフトされたデータ読み取り開始信号に基づいて取
り込んだのちデータ読み取り開始信号を伝送ケーブルを
介して次の画面ユニットに伝送するようにした表示装置
において、表示パネルを構成する行あるいは列の画面ユ
ニットを伝送ケーブルで接続し、接続された行あるいは
列の画面ユニットに対応して設けられ各行あるいは列の
画面ユニットに表示させる表示データを中継伝送する中
継器と、伝送ラインを介して受信される入力信号を各中
継器に分配する分配器とで信号受信部を形成し、主制御
部から伝送されたデータ読み取り開始信号を各行あるい
は列に対応して適当に遅延させた遅延読み取り開始信号
を形成する遅延手段を中継器に設けたものである。
をマトリクス状に配置した表示パネルと、表示パネルに
表示する表示データを記憶し所定の表示手順にしたがっ
て表示データを伝送ラインに送出する主制御部と、伝送
ラインを介して入力される入力信号を受信して表示パネ
ルの各画面ユニットに伝送する信号受信部とで構成され
、主制御部から信号受信部にデータ読み取り開始信号お
よびクロック信号とともに表示データ信号をシリアル伝
送し、各画面ユニットにて自己の表示データをクロック
にてシフトされたデータ読み取り開始信号に基づいて取
り込んだのちデータ読み取り開始信号を伝送ケーブルを
介して次の画面ユニットに伝送するようにした表示装置
において、表示パネルを構成する行あるいは列の画面ユ
ニットを伝送ケーブルで接続し、接続された行あるいは
列の画面ユニットに対応して設けられ各行あるいは列の
画面ユニットに表示させる表示データを中継伝送する中
継器と、伝送ラインを介して受信される入力信号を各中
継器に分配する分配器とで信号受信部を形成し、主制御
部から伝送されたデータ読み取り開始信号を各行あるい
は列に対応して適当に遅延させた遅延読み取り開始信号
を形成する遅延手段を中継器に設けたものである。
[作 用コ
本発明は上述のように構成されており、表示パネルを構
成する行あるいは列の画面ユニットを伝送ケーブルで接
続し、接続された行あるいは列の画面ユニットに対応し
て設けられ各行あるいは列の画面ユニットに表示させる
表示データを中継伝送する中継器と、伝送ラインを介し
て受信される入力信号を各中継器に分配する分配器とで
信号受信部を形成し、主制御部から伝送されたデータ読
み取り開始信号を各行あるいは列に対応して適当に遅延
させた遅延読み取り開始信号を形成する遅延手段を中継
器に設けたものであり、ノイズ対策を容易にすることが
でき、しかも、主制御部の信号処理の負担を少なくして
構成を簡単にしてコストを安くすることができるように
なっている。
成する行あるいは列の画面ユニットを伝送ケーブルで接
続し、接続された行あるいは列の画面ユニットに対応し
て設けられ各行あるいは列の画面ユニットに表示させる
表示データを中継伝送する中継器と、伝送ラインを介し
て受信される入力信号を各中継器に分配する分配器とで
信号受信部を形成し、主制御部から伝送されたデータ読
み取り開始信号を各行あるいは列に対応して適当に遅延
させた遅延読み取り開始信号を形成する遅延手段を中継
器に設けたものであり、ノイズ対策を容易にすることが
でき、しかも、主制御部の信号処理の負担を少なくして
構成を簡単にしてコストを安くすることができるように
なっている。
[実施例]
第1図および第2図は、本発明一実施例を示すもので、
複数の画素よりなる画面ユニット311〜3J4をマト
リクス状に配置した表示パネル3と、表示パネル3に表
示する表示データを記憶し所定の表示手順にしたがって
表示データを伝送ライン2に送出する主制御部1と、伝
送ライン2を介して入力される入力信号を受信して表示
パネル3の各画面ユニット311〜3,4に伝送する信
号受信部4とで構成され、主制御部1から信号受信部4
にデータ読み取り開始信号PE1nおよびクロック信号
SCKとともに表示データ信号D0〜D、をシリアル伝
送し、各画面ユニット31.〜3□にて自己の表示デー
タをクロックにてシフトされたデータ読み取り開始信号
に基づいて取り込んだのちデータ読み取り開始信号を伝
送ケーブルを介して次の画面ユニット3□〜334に伝
送するようにした表示装置において、表示パネル3を構
成する行あるいは列の画面ユニット31.〜3,4.3
21〜324.331〜3,4を伝送ケーブルで接続し
、接続された列の画面ユニット3□〜311.3□1〜
321.3゜〜334に対応して設けられ各列の画面ユ
ニット3〜3,4.321〜324.3り、〜31.に
表示させる表示データを中継伝送する中継器5+152
.5)と、伝送ライン2を介して受信される入力信号を
各中継器57,5□、5.に分配する分配器6とで信号
受信部4を形成し、主制御部1から伝送されたデータ読
み取り開始信号PE1nを各列に対応して適当に遅延さ
せた遅延読み取り開始信号PEi n、、 PE i
n、、PE1rzを形成する遅延手段を中継器55,5
□、5.に設けたものである。
複数の画素よりなる画面ユニット311〜3J4をマト
リクス状に配置した表示パネル3と、表示パネル3に表
示する表示データを記憶し所定の表示手順にしたがって
表示データを伝送ライン2に送出する主制御部1と、伝
送ライン2を介して入力される入力信号を受信して表示
パネル3の各画面ユニット311〜3,4に伝送する信
号受信部4とで構成され、主制御部1から信号受信部4
にデータ読み取り開始信号PE1nおよびクロック信号
SCKとともに表示データ信号D0〜D、をシリアル伝
送し、各画面ユニット31.〜3□にて自己の表示デー
タをクロックにてシフトされたデータ読み取り開始信号
に基づいて取り込んだのちデータ読み取り開始信号を伝
送ケーブルを介して次の画面ユニット3□〜334に伝
送するようにした表示装置において、表示パネル3を構
成する行あるいは列の画面ユニット31.〜3,4.3
21〜324.331〜3,4を伝送ケーブルで接続し
、接続された列の画面ユニット3□〜311.3□1〜
321.3゜〜334に対応して設けられ各列の画面ユ
ニット3〜3,4.321〜324.3り、〜31.に
表示させる表示データを中継伝送する中継器5+152
.5)と、伝送ライン2を介して受信される入力信号を
各中継器57,5□、5.に分配する分配器6とで信号
受信部4を形成し、主制御部1から伝送されたデータ読
み取り開始信号PE1nを各列に対応して適当に遅延さ
せた遅延読み取り開始信号PEi n、、 PE i
n、、PE1rzを形成する遅延手段を中継器55,5
□、5.に設けたものである。
ここに、中継器51,5□、5.は、平衡R8422レ
ベル信号である表示データ信号り。〜D7、データ読み
取り開始信号PE1nを非平衡CMOSレベル信号へ変
換するレベル変換器10と、所定個数のクロックを計数
するカウンタ11よりなる遅延手段とで構成されており
、遅延時間(クロックのカウント数)はデイツプスイッ
チなどよりなる設定部にて設定される。
ベル信号である表示データ信号り。〜D7、データ読み
取り開始信号PE1nを非平衡CMOSレベル信号へ変
換するレベル変換器10と、所定個数のクロックを計数
するカウンタ11よりなる遅延手段とで構成されており
、遅延時間(クロックのカウント数)はデイツプスイッ
チなどよりなる設定部にて設定される。
また、配線面から見て、信号受信部4は、表示パネル3
の近くに配置するのが望ましいく大部分を1系統の伝送
ライン2として低コスト化を図るため)ことは言うまで
もない。
の近くに配置するのが望ましいく大部分を1系統の伝送
ライン2として低コスト化を図るため)ことは言うまで
もない。
以下、実施例の動作について説明する。いま、制御部1
から伝送ライン(R3422)2を介して伝送される信
号(PE i n、SCK、Do−/D7)は、分配器
6によって3系統に分配されて各中継器58,5□、5
.に入力される。各中継器53,52.5.は、R34
22レベル信号をCMOSレベル信号に変換するレベル
変換機能と、データ読み取り開始信号PE1nを適当に
遅延させて遅延読み取り開始信号PE1n、、PE1n
2、PE1n、を作成するタイミング作成機能とをもっ
ている。
から伝送ライン(R3422)2を介して伝送される信
号(PE i n、SCK、Do−/D7)は、分配器
6によって3系統に分配されて各中継器58,5□、5
.に入力される。各中継器53,52.5.は、R34
22レベル信号をCMOSレベル信号に変換するレベル
変換機能と、データ読み取り開始信号PE1nを適当に
遅延させて遅延読み取り開始信号PE1n、、PE1n
2、PE1n、を作成するタイミング作成機能とをもっ
ている。
ここに、遅延読み取り開始信号PE1n、、PE1n2
、PE i n)は、自利以前に表示される表示データ
を読み飛ばすためのトリガ信号であり、データ読み取り
開始信号PE1nから白側の最初の表示データまでの予
め設定されたクロックSCKの数をカウンタ11で計数
して形成される。
、PE i n)は、自利以前に表示される表示データ
を読み飛ばすためのトリガ信号であり、データ読み取り
開始信号PE1nから白側の最初の表示データまでの予
め設定されたクロックSCKの数をカウンタ11で計数
して形成される。
例えば、1列の画素数がr500Jで、クロック周波数
がIMHzの場合には、2列目の遅延読み取り開始信号
PE i n2は、データ読み取り開始信号PE1nが
得られてからクロックSCKを500個カウントした時
点で発生させれば良く、また、3列目の遅延読み取り開
始信号P E i n 3は1000個カウントした時
点で発生させれば良い、なお、1列目の遅延読み取り開
始信号PE1n1はデータ読み取り開始信号PE1nと
同一信号である。また、カウンタ11は、カウント値が
プリロードされたデータと一致した後は、カウント動作
を停止するようになっており、第3図は動作を示すもの
である。
がIMHzの場合には、2列目の遅延読み取り開始信号
PE i n2は、データ読み取り開始信号PE1nが
得られてからクロックSCKを500個カウントした時
点で発生させれば良く、また、3列目の遅延読み取り開
始信号P E i n 3は1000個カウントした時
点で発生させれば良い、なお、1列目の遅延読み取り開
始信号PE1n1はデータ読み取り開始信号PE1nと
同一信号である。また、カウンタ11は、カウント値が
プリロードされたデータと一致した後は、カウント動作
を停止するようになっており、第3図は動作を示すもの
である。
[発明の効果コ
本発明は上述のように構成されており、表示パネルを構
成する行あるいは列の画面ユニットを伝送ケーブルで接
続し、接続された行あるいは列の画面ユニットに対応し
て設けられ各行あるいは列の画面ユニットに表示させる
表示データを中継伝送する中継器と、伝送ラインを介し
て受信される入力信号を各中継器に分配する分配器とで
信号受信部を形成し、主制御部から伝送されたデータ読
み取り開始信号を各行あるいは列に対応して適当に遅延
させた遅延読み取り開始信号を形成する遅延手段を中継
器に設けたものであり、ノイズ対策を容易にすることが
でき、しかも、主制御部の信号処理の負担を少なくして
構成を簡単にしてコストを安くすることができるという
効果がある。
成する行あるいは列の画面ユニットを伝送ケーブルで接
続し、接続された行あるいは列の画面ユニットに対応し
て設けられ各行あるいは列の画面ユニットに表示させる
表示データを中継伝送する中継器と、伝送ラインを介し
て受信される入力信号を各中継器に分配する分配器とで
信号受信部を形成し、主制御部から伝送されたデータ読
み取り開始信号を各行あるいは列に対応して適当に遅延
させた遅延読み取り開始信号を形成する遅延手段を中継
器に設けたものであり、ノイズ対策を容易にすることが
でき、しかも、主制御部の信号処理の負担を少なくして
構成を簡単にしてコストを安くすることができるという
効果がある。
第1図は本発明一実施例の概略構成図、第2図は同上の
要部回路図、第3図は同上の動作説明図、第4図は従来
例の概略構成図、第5図は同上の動作説明図、第6図は
他の従来例の概略構成図である。 1は主制御部、2は伝送ライン、3は表示パネル、31
1〜3□は画面ユニット、4は信号受信部、5、.52
.5+は中継器、6は分配器である。 代理人 弁理士 石 1)長 七 第3図 5cKJIfL川U徂几−−−一一丑几第4図 第5図 第6図
要部回路図、第3図は同上の動作説明図、第4図は従来
例の概略構成図、第5図は同上の動作説明図、第6図は
他の従来例の概略構成図である。 1は主制御部、2は伝送ライン、3は表示パネル、31
1〜3□は画面ユニット、4は信号受信部、5、.52
.5+は中継器、6は分配器である。 代理人 弁理士 石 1)長 七 第3図 5cKJIfL川U徂几−−−一一丑几第4図 第5図 第6図
Claims (1)
- (1)複数の画素よりなる画面ユニットをマトリクス状
に配置した表示パネルと、表示パネルに表示する表示デ
ータを記憶し所定の表示手順にしたがって表示データを
伝送ラインに送出する主制御部と、伝送ラインを介して
入力される入力信号を受信して表示パネルの各画面ユニ
ットに伝送する信号受信部とで構成され、主制御部から
信号受信部にデータ読み取り開始信号およびクロック信
号とともに表示データ信号をシリアル伝送し、各画面ユ
ニットにて自己の表示データをクロックにてシフトされ
たデータ読み取り開始信号に基づいて取り込んだのちデ
ータ読み取り開始信号を伝送ケーブルを介して次の画面
ユニットに伝送するようにした表示装置において、表示
パネルを構成する行あるいは列の画面ユニットを伝送ケ
ーブルで接続し、接続された行あるいは列の画面ユニッ
トに対応して設けられ各行あるいは列の画面ユニットに
表示させる表示データを中継伝送する中継器と、伝送ラ
インを介して受信される入力信号を各中継器に分配する
分配器とで信号受信部を形成し、主制御部から伝送され
たデータ読み取り開始信号を各行あるいは列に対応して
適当に遅延させた遅延読み取り開始信号を形成する遅延
手段を中継器に設けたことを特徴とする表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2197425A JP2613665B2 (ja) | 1990-07-25 | 1990-07-25 | 表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2197425A JP2613665B2 (ja) | 1990-07-25 | 1990-07-25 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0481890A true JPH0481890A (ja) | 1992-03-16 |
JP2613665B2 JP2613665B2 (ja) | 1997-05-28 |
Family
ID=16374309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2197425A Expired - Fee Related JP2613665B2 (ja) | 1990-07-25 | 1990-07-25 | 表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2613665B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004056614A (ja) * | 2002-07-23 | 2004-02-19 | Mitsubishi Electric Corp | 大型映像装置 |
JP2019219657A (ja) * | 2018-06-14 | 2019-12-26 | 三星電子株式会社Samsung Electronics Co.,Ltd. | 電子装置及びその制御方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI521491B (zh) * | 2014-04-07 | 2016-02-11 | 友達光電股份有限公司 | 應用於顯示器的資料傳輸系統及操作方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01164995A (ja) * | 1987-12-21 | 1989-06-29 | Matsushita Electric Works Ltd | 表示装置 |
-
1990
- 1990-07-25 JP JP2197425A patent/JP2613665B2/ja not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01164995A (ja) * | 1987-12-21 | 1989-06-29 | Matsushita Electric Works Ltd | 表示装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004056614A (ja) * | 2002-07-23 | 2004-02-19 | Mitsubishi Electric Corp | 大型映像装置 |
JP2019219657A (ja) * | 2018-06-14 | 2019-12-26 | 三星電子株式会社Samsung Electronics Co.,Ltd. | 電子装置及びその制御方法 |
US11036455B2 (en) | 2018-06-14 | 2021-06-15 | Samsung Electronics Co., Ltd. | Electronic apparatus and method for controlling thereof |
Also Published As
Publication number | Publication date |
---|---|
JP2613665B2 (ja) | 1997-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES8206878A1 (es) | Perfeccionamientos en una conexion en estrella de aparatos de pie de cama con una central | |
JP3802492B2 (ja) | 表示装置 | |
JPH0481890A (ja) | 表示装置 | |
US5325411A (en) | Display driving circuit | |
US20040160383A1 (en) | Multi-screen driving device and method | |
US4232292A (en) | Data transmitter device | |
CN117373391A (zh) | 视频信号处理电路、显示面板及电子设备 | |
JPS63164779A (ja) | 映像信号伝送装置 | |
SU412620A1 (ja) | ||
JPS626387B2 (ja) | ||
SU1727159A1 (ru) | Устройство дл отображени графической информации | |
KR20230172303A (ko) | 영상센서 및 이를 이용한 영상처리시스템 | |
SU513362A1 (ru) | Устройство дл сопр жени формировател кода времени с эвм | |
SU1605245A1 (ru) | Устройство дл сопр жени вычислительной машины с датчиками | |
SU922715A1 (ru) | Устройство дл ввода информации | |
SU364011A1 (ru) | УСТРОЙСТВО дл ПЕРЕДАЧИ ТЕЛ ЕИНФОРМАЦИИ | |
SU1243158A1 (ru) | Устройство отображени телевизионной информации | |
SU1647923A1 (ru) | Селектор кадровых синхроимпульсов | |
SU1700566A1 (ru) | Устройство дл контрол стыковки разъемов | |
SU1562914A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1084772A1 (ru) | Устройство дл сопр жени | |
RU2050018C1 (ru) | Устройство приема и передачи двоичных сигналов | |
SU1107336A2 (ru) | Устройство кадровой синхронизации | |
SU941986A1 (ru) | Устройство дл контрол диспле | |
SU451997A1 (ru) | Устройство дл сбора,обработки и отражени информации |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080227 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090227 Year of fee payment: 12 |
|
LAPS | Cancellation because of no payment of annual fees |