JPH04596Y2 - - Google Patents

Info

Publication number
JPH04596Y2
JPH04596Y2 JP1986080092U JP8009286U JPH04596Y2 JP H04596 Y2 JPH04596 Y2 JP H04596Y2 JP 1986080092 U JP1986080092 U JP 1986080092U JP 8009286 U JP8009286 U JP 8009286U JP H04596 Y2 JPH04596 Y2 JP H04596Y2
Authority
JP
Japan
Prior art keywords
current
diodes
bias voltage
circuit
meter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1986080092U
Other languages
Japanese (ja)
Other versions
JPS62191235U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1986080092U priority Critical patent/JPH04596Y2/ja
Publication of JPS62191235U publication Critical patent/JPS62191235U/ja
Application granted granted Critical
Publication of JPH04596Y2 publication Critical patent/JPH04596Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 〔考案の産業上の利用分野〕 本考案は、ラジオ受信機のメータ駆動回路に関
するものである。
[Detailed Description of the Invention] [Industrial Application Field of the Invention] The present invention relates to a meter drive circuit for a radio receiver.

〔考案が解決しようとする問題点〕[Problem that the invention attempts to solve]

第2図は従来のメータ駆動回路を示す図であ
る。交流信号が入力される端子1、接地端子2、
電圧源用の端子3、検波用ダイオードD11から
なる検波回路4、バイアス電圧源5、電界強度計
11、平滑回路12、負荷抵抗R11とトランジ
スタQ10からなる増幅段13からなる。交流入
力信号が端子1から入力結合コンデンサC10を
介してバイアス電圧源5に重畳されて検波回路4
に印加され、検波用ダイオードD11により検波
された後に平滑され、その出力が増幅回路13で
増幅され、電界強度計11を駆動している。しか
し、無信号時であつても、トランジスタQ10の
ベースには、所定のバイアス電圧が印加されてお
り、このバイアス電圧によりオフセツト電流が生
じ電界強度計11の指針を振らす原因となり、正
常な動作表示をしない問題点がある。
FIG. 2 is a diagram showing a conventional meter drive circuit. Terminal 1 to which an AC signal is input, ground terminal 2,
It consists of a voltage source terminal 3, a detection circuit 4 consisting of a detection diode D11, a bias voltage source 5, a field strength meter 11, a smoothing circuit 12, and an amplification stage 13 consisting of a load resistor R11 and a transistor Q10. An AC input signal is superimposed on the bias voltage source 5 from the terminal 1 via the input coupling capacitor C10, and the detection circuit 4
The signal is applied to the detector diode D11 and smoothed after being detected by the detection diode D11.The output thereof is amplified by the amplifier circuit 13 and drives the electric field strength meter 11. However, even when there is no signal, a predetermined bias voltage is applied to the base of the transistor Q10, and this bias voltage generates an offset current that causes the pointer of the field strength meter 11 to swing, thereby preventing normal operation. There is a problem with not displaying it.

〔考案の目的〕[Purpose of invention]

本考案は、上述の如き問題点を解消する為にな
されたものであつて、その主な目的は増幅回路の
バイアス電圧に起因するオフセツト電流を零にし
て電界強度計の指針が正常な動作をするメータ駆
動回路を提供するにある。
The present invention was devised to solve the above-mentioned problems, and its main purpose is to eliminate the offset current caused by the bias voltage of the amplifier circuit so that the pointer of the field strength meter can operate normally. To provide a meter drive circuit for

〔考案の実施例〕[Example of idea]

第1図は、本考案に係るメータ駆動回路の一実
施例を示す回路図である。図に於いて、1は交流
入力信号が入力される入力端子、2は接地端子、
3は電源端子である。斯かるメータ駆動回路は、
検波用ダイオードD1,D2と平滑用コンデンサ
C2からなる検波回路4、バイアス電圧源5、差
動対トランジスタQ1,Q2とその負荷回路であ
るカレント・ミラー回路8,9と、その負荷回路
からの出力をシングルエンド出力化するカレン
ト・ミラー回路10を具えた差動増幅器6、トラ
ンジスタQ9と負荷抵抗R1からなる増幅回路1
3、及び電界強度計11等から形成されている。
FIG. 1 is a circuit diagram showing an embodiment of a meter drive circuit according to the present invention. In the figure, 1 is an input terminal into which an AC input signal is input, 2 is a ground terminal,
3 is a power supply terminal. Such a meter drive circuit is
A detection circuit 4 consisting of detection diodes D1, D2 and a smoothing capacitor C2, a bias voltage source 5, differential pair transistors Q1, Q2 and their load circuits, current mirror circuits 8, 9, and outputs from the load circuits. an amplifier circuit 1 consisting of a differential amplifier 6 including a current mirror circuit 10 for converting the output into a single-ended output, a transistor Q9 and a load resistor R1;
3, an electric field strength meter 11, etc.

次にその動作について説明する。差動増幅器6
は、その差動対トランジスタQ1,Q2の夫々の
ベースに互いに等しいバイアス電圧E1が印加さ
れている。バイアス電圧源5には、夫々検波用ダ
イオードD1,D2及びバイアス調整用ダイオー
ドD3,D4が接続され、バイアス電圧源5から
それらの順方向電圧を差し引いた値をバイアス電
圧E1として設定している。交流入力信号は入力
端子1から入力結合コンデンサC1を介して供給
され、検波回路4によつて検波される。且つ平滑
コンデンサC2によつて、信号成分△Vが平滑さ
れバイアス電圧E1に重畳されて直流出力(E1
△V)が得られ、その直流出力がトランジスタQ
1のベースに印加される。一方、トランジスタQ
2のベースにベイアス電圧E1が給給される。差
動増幅器6のカレント・ミラー回路8,9からな
る負荷回路に夫々負荷電流(I+△i)、Iが流
れる。△iは、信号の電流成分である。カレン
ト・ミラー回路8はダイオード接続されたトラン
ジスタQ3とQ4のエミツタ面積を等しくするこ
とによつて、ミラー電流として負荷電流(I+△
i)に等しい電流(I+△i)が流れる。同様に
トランジスタQ5,Q6からなるカレントミラー
回路9に於いても、負荷電流Iと等しいミラー電
流Iが流れる。そして、ミラー電流Iがダイオー
ド接続されたカレントミラー回路10のトランジ
スタQ7に流れ込み、トランジスタQ7と対をな
すトランジスタQ8のコレクタ電流として電流I
が流れようとする。従つて、P1点から、トラン
ジスタQ9のベースに信号成分△iの出力電流が
流れる。出力電流(ベース電流)△iは、トラン
ジスタQ9によつて増幅され、駆動電流が電界強
度計11に流れる。
Next, its operation will be explained. Differential amplifier 6
An equal bias voltage E1 is applied to the bases of the differential pair transistors Q1 and Q2. Detection diodes D1, D2 and bias adjustment diodes D3, D4 are connected to the bias voltage source 5, respectively, and the value obtained by subtracting their forward voltage from the bias voltage source 5 is set as the bias voltage E1 . . The AC input signal is supplied from the input terminal 1 via the input coupling capacitor C1, and is detected by the detection circuit 4. In addition, the signal component △V is smoothed by the smoothing capacitor C2 and superimposed on the bias voltage E 1 to produce a DC output (E 1 +
△V) is obtained, and its DC output is the transistor Q
1 base. On the other hand, transistor Q
A bias voltage E 1 is supplied to the base of 2. Load currents (I+Δi) and I flow through load circuits consisting of current mirror circuits 8 and 9 of the differential amplifier 6, respectively. Δi is the current component of the signal. The current mirror circuit 8 generates a load current (I+△
A current (I+Δi) equal to i) flows. Similarly, in the current mirror circuit 9 made up of transistors Q5 and Q6, a mirror current I equal to the load current I flows. Then, the mirror current I flows into the transistor Q7 of the diode-connected current mirror circuit 10, and the current I flows as the collector current of the transistor Q8 that is paired with the transistor Q7.
is about to flow. Therefore, an output current of signal component Δi flows from point P1 to the base of transistor Q9. The output current (base current) Δi is amplified by the transistor Q9, and a driving current flows to the field strength meter 11.

このように、差動増幅器6の差動対トランジス
タQ1,Q2のベースにダイオードD1〜D4を
介して等いしバイアス電圧E1が印加され、且つ、
ダイオードD1とD2との接続点に入力信号が印
加され、その出力段がシングルエンド出力化され
ており、バイアス電圧によつて生じる負荷電流I
が打ち消されるのでオフセツト電流が発生するこ
とがなく、信号成分△iのみを得ることが可能で
ある。従つて、電界強度計11が、無信号時に指
針を振らすことがない。又、トランジスタQ9に
よつて信号成分△iは、任意に増幅され、電界強
度計11の十分な駆動電流を得ることが可能であ
る。
In this way, the equal bias voltage E1 is applied to the bases of the differential pair transistors Q1 and Q2 of the differential amplifier 6 via the diodes D1 to D4, and
An input signal is applied to the connection point between diodes D1 and D2, and its output stage is a single-ended output, and the load current I generated by the bias voltage
is canceled, no offset current is generated, and it is possible to obtain only the signal component Δi. Therefore, the electric field strength meter 11 does not wave its pointer when there is no signal. Further, the signal component Δi is arbitrarily amplified by the transistor Q9, and it is possible to obtain a sufficient driving current for the field strength meter 11.

〔考案の効果〕[Effect of idea]

本考案に係るメータ駆動回路は、従来の如きそ
の増幅回路のバイアス電圧によつて生じるオフセ
ツト電圧が消去されるので、無信号時に電界強度
計の指針が振れることがなく、正しい動作表示が
なされて不快な現象が解消される極めて効果的な
ものである。
The meter drive circuit according to the present invention eliminates the offset voltage caused by the bias voltage of the conventional amplifier circuit, so the pointer of the field strength meter does not waver when there is no signal, and the correct operation display is made. It is extremely effective in eliminating unpleasant phenomena.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本考案に係るメータ駆動回路の一実
施例を示す図、第2図は、従来のメータ駆動回路
を示す図である。 4……検波回路、5……バイアス電圧源、6…
…差動増幅器、8〜10……カレント・ミラー回
路、11……電界強度計、13……増幅回路。
FIG. 1 is a diagram showing an embodiment of a meter driving circuit according to the present invention, and FIG. 2 is a diagram showing a conventional meter driving circuit. 4...Detection circuit, 5...Bias voltage source, 6...
... Differential amplifier, 8 to 10 ... Current mirror circuit, 11 ... Field strength meter, 13 ... Amplification circuit.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 出力段がシングルエンド化された差動増幅器で
あつて、該差動増幅器の差動対トランジスタQ
1,Q2の夫々のベースに、二組のダイオード群
D1,D2、D3,D4の各第1のダイオードD
2,D4のカソードが接続されてそれらの第1の
ダイオードD2,D4のアノードに各第2のダイ
オードD1,D3のカソードが夫々接続され、互
いの第2のダイオードD1,D3のアノードを共
通接続して、その接続点にバイアス電圧源5が接
続され、一方の組の第1と第2のダイオードD
1,D2の接続点に入力信号が印加されるように
なされ、該出力段から該入力信号の強度に応じた
メータ駆動電流を得ることを特徴とするメータ駆
動回路。
A differential amplifier whose output stage is single-ended, and a differential pair transistor Q of the differential amplifier.
1, Q2, each first diode D of two diode groups D1, D2, D3, D4.
The cathodes of the second diodes D1 and D4 are connected to the anodes of the first diodes D2 and D4, respectively, and the anodes of the second diodes D1 and D3 are connected in common. A bias voltage source 5 is connected to the connection point, and one set of first and second diodes D
1. A meter drive circuit characterized in that an input signal is applied to a connection point between D1 and D2, and a meter drive current is obtained from the output stage in accordance with the intensity of the input signal.
JP1986080092U 1986-05-27 1986-05-27 Expired JPH04596Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1986080092U JPH04596Y2 (en) 1986-05-27 1986-05-27

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1986080092U JPH04596Y2 (en) 1986-05-27 1986-05-27

Publications (2)

Publication Number Publication Date
JPS62191235U JPS62191235U (en) 1987-12-05
JPH04596Y2 true JPH04596Y2 (en) 1992-01-09

Family

ID=30930578

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1986080092U Expired JPH04596Y2 (en) 1986-05-27 1986-05-27

Country Status (1)

Country Link
JP (1) JPH04596Y2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53127805U (en) * 1977-03-17 1978-10-11

Also Published As

Publication number Publication date
JPS62191235U (en) 1987-12-05

Similar Documents

Publication Publication Date Title
JPS6142965B2 (en)
JPS6156642B2 (en)
JPS6212691B2 (en)
JPH04596Y2 (en)
JPH0232585B2 (en)
US4318050A (en) AM Detecting circuit
JP3847628B2 (en) Low voltage drive circuit and method
JPS5827539Y2 (en) audio amplifier
JPH0145766B2 (en)
JP3169496B2 (en) AC amplifier circuit
JPS5910627Y2 (en) Absolute value detection circuit
JPS6325765Y2 (en)
JPS6223135Y2 (en)
JPS5940674Y2 (en) Voltage-absolute value current conversion circuit
JPH0526541Y2 (en)
JPH082009B2 (en) Amplifier circuit
JP3028504B2 (en) Differential amplifier circuit
JPH0424647Y2 (en)
JPH0345568B2 (en)
JPH0340978B2 (en)
JP2604132Y2 (en) Signal strength detection circuit
JPH0216042B2 (en)
JPS62234406A (en) Power amplifier circuit
JPS5851683B2 (en) BTL type amplification circuit
JPH0529858A (en) Signal processor