JPH0450929U - - Google Patents

Info

Publication number
JPH0450929U
JPH0450929U JP9328390U JP9328390U JPH0450929U JP H0450929 U JPH0450929 U JP H0450929U JP 9328390 U JP9328390 U JP 9328390U JP 9328390 U JP9328390 U JP 9328390U JP H0450929 U JPH0450929 U JP H0450929U
Authority
JP
Japan
Prior art keywords
counter
low frequency
controlling
phase difference
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9328390U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP9328390U priority Critical patent/JPH0450929U/ja
Publication of JPH0450929U publication Critical patent/JPH0450929U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【図面の簡単な説明】
第1図はこの考案の一実施例である低周波π/2
位相推移装置のブロツク図、第2図は、第1図の
入力信号をサンプリングするときの動作を説明す
るための一例を示したタイミングチヤート、第3
図は従来の低周波π/2位相推移装置のブロツク図
、第4図は第3図のAPFの一例を示す回路図、
第5図は位相器の一例を示す回路図、第6図は位
相器の周波数の位相の関係を示す図、第7図は入
力信号と出力信号の位相関係を説明するためのベ
クトル図である。 図において、1は入力信号端子、2は増幅器、
3はシユミツトバツフア、4はパルスサンプリン
グ装置、5はUPカウンタ、6は1bitシフタ
、7はDownカウンタ、8は“L”検出回路、
9はパルス生成装置、10はクロツク信号入力端
子、11は信号出力端子である。なお図中、同一
符号は同一、または相当部を示す。
補正 平2.12.19 実用新案登録請求の範囲を次のように補正する
【実用新案登録請求の範囲】 低周波アナログ信号を処理して2つの出力信号
がπ/2位相差で得られるπ/2位相推移装置におい
て、低周波アナログ信号を波形整形しサンプリン
グする手段、前記サンプリングデジタルデータを
カウントするUPカウンタと、またUPカウンタ
のデータを1/2に変換する1bitシフタとDo
wnカウンタとで構成するπ/2位相差を制御する
手段、前記UPカウンタのデータによつてパルス
幅を出力する手段、上記の各手段に対して入力低
周波アナログ信号の最大周波数の4n倍のクロツ
ク信号で同期させ、また、波形整形された信号に
よつて制御させる手段とを備えることを特徴とす
る低周波π/2位相推移装置。

Claims (1)

    【実用新案登録請求の範囲】
  1. 低周波アナログ信号を処理して2つの出力信号
    がπ/2位相差で得られるπ/2位相推移装置におい
    て、低周波アナログ信号を波形整形してサンプリ
    ングする手段、前記サンプリングデジタルデータ
    をカウントするUPカウンタと、またUPカウン
    タのデータを2/1に変換する1bitシフタとD
    ownカウンタとで構成するπ/2位相差を制御す
    る手段、前記UPカウンタのデータによつてパル
    ス幅を出力する手段、上記の各手段に対して入力
    低周波アナログ信号の最大周波数の4n倍のクロ
    ツク信号で同期させ、また、波形整形された信号
    によつて制御させる手段とを備えることを特徴と
    する低周波π/2位相推移装置。
JP9328390U 1990-09-04 1990-09-04 Pending JPH0450929U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9328390U JPH0450929U (ja) 1990-09-04 1990-09-04

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9328390U JPH0450929U (ja) 1990-09-04 1990-09-04

Publications (1)

Publication Number Publication Date
JPH0450929U true JPH0450929U (ja) 1992-04-28

Family

ID=31830368

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9328390U Pending JPH0450929U (ja) 1990-09-04 1990-09-04

Country Status (1)

Country Link
JP (1) JPH0450929U (ja)

Similar Documents

Publication Publication Date Title
KR930001596A (ko) 변조된 신호를 위한 주파수 자동중계 코히어런트 아날로그 대 디지탈 변환 시스템 및 그 방법
JPH0450929U (ja)
JPH03120127U (ja)
JPS6122356Y2 (ja)
JPH0398532U (ja)
JPS63163028U (ja)
JPS6140043U (ja) 差分a/d変換器
JPH01149134U (ja)
JPS59195566U (ja) 速度検出装置
JPH0439740U (ja)
JPS6430930U (ja)
JPS61168766U (ja)
JPS60106169U (ja) バ−スト波の連続波変換回路
JPS588231U (ja) 周波数/電圧変換回路
JPS58538U (ja) デ−タ速度変換回路
JPH01119269U (ja)
JPS5882039U (ja) 位相比較回路
JPH0338968U (ja)
JPS6022033U (ja) デジタル−アナログ変換装置
JPS63125425U (ja)
JPS63158058U (ja)
JPS5864137U (ja) 周波数電圧変換回路
JPS61111273U (ja)
JPH0450928U (ja)
JPS6450374U (ja)