JPH0338968U - - Google Patents
Info
- Publication number
- JPH0338968U JPH0338968U JP1989097455U JP9745589U JPH0338968U JP H0338968 U JPH0338968 U JP H0338968U JP 1989097455 U JP1989097455 U JP 1989097455U JP 9745589 U JP9745589 U JP 9745589U JP H0338968 U JPH0338968 U JP H0338968U
- Authority
- JP
- Japan
- Prior art keywords
- ccd type
- type delay
- delay element
- output
- phase
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001934 delay Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Picture Signal Circuits (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Facsimile Scanning Arrangements (AREA)
Description
第1図は本考案の一実施例を示すブロツク図、
第2図は本考案による周波数特性を示す特性図、
第3図は本考案の入出力直線性特性図、第4図は
従来の実施例、第5図は従来の周波数特性図、第
6図は従来の直線性特性図である。 2,7……ローパスフイルタ、3,4……CC
D型遅延素子、5……反転増幅器、6……差動増
幅器、10……位相反転器。
第2図は本考案による周波数特性を示す特性図、
第3図は本考案の入出力直線性特性図、第4図は
従来の実施例、第5図は従来の周波数特性図、第
6図は従来の直線性特性図である。 2,7……ローパスフイルタ、3,4……CC
D型遅延素子、5……反転増幅器、6……差動増
幅器、10……位相反転器。
Claims (1)
- アナログ入力信号をクロツクパルスによりサン
プリングして遅延させるCCD型遅延装置におい
て、2個のCCD型遅延素子を並列に設け、上記
アナログ入力信号を第1のCCD型遅延素子に正
相で、第2のCCD型遅延素子に逆相で加える手
段と、上記第1のCCD型遅延素子の出力と第2
のCCD型遅延素子の出力を減算しこれを出力信
号とする手段と、該第1のCCD型遅延素子のク
ロツク位相に対し、第2のCCD型遅延素子のク
ロツク位相が180°異なるように加える手段に
より構成したことを特徴とするCCD型遅延装置
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989097455U JPH0338968U (ja) | 1989-08-23 | 1989-08-23 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989097455U JPH0338968U (ja) | 1989-08-23 | 1989-08-23 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0338968U true JPH0338968U (ja) | 1991-04-15 |
Family
ID=31646595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1989097455U Pending JPH0338968U (ja) | 1989-08-23 | 1989-08-23 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0338968U (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51132922A (en) * | 1975-05-14 | 1976-11-18 | Nec Corp | Outline emphasis signal generation apparatus |
JPS635665A (ja) * | 1986-06-25 | 1988-01-11 | Matsushita Electric Ind Co Ltd | Ccd遅延装置のs/n改善方法 |
-
1989
- 1989-08-23 JP JP1989097455U patent/JPH0338968U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51132922A (en) * | 1975-05-14 | 1976-11-18 | Nec Corp | Outline emphasis signal generation apparatus |
JPS635665A (ja) * | 1986-06-25 | 1988-01-11 | Matsushita Electric Ind Co Ltd | Ccd遅延装置のs/n改善方法 |