JPH0437791A - 映像表示装置 - Google Patents

映像表示装置

Info

Publication number
JPH0437791A
JPH0437791A JP2143453A JP14345390A JPH0437791A JP H0437791 A JPH0437791 A JP H0437791A JP 2143453 A JP2143453 A JP 2143453A JP 14345390 A JP14345390 A JP 14345390A JP H0437791 A JPH0437791 A JP H0437791A
Authority
JP
Japan
Prior art keywords
input
signal
abnormal
video
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2143453A
Other languages
English (en)
Inventor
Hikari Taoka
田岡 光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2143453A priority Critical patent/JPH0437791A/ja
Publication of JPH0437791A publication Critical patent/JPH0437791A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、不正な入力信号の検出機能を有する映像表
示装置に関するものである。
〔従来の技術〕
第4図は従来の映像表示装置を示すブロック図であり、
図において、1は入力映像信号、2は入力同期信号、3
は入力映像信号1.入力同期信号2を受信するインタ7
工イス回路、4は入力映像信号1の直流再生や出力のゲ
イン、バイアス等を調節するプリアンプ、95はプリア
ンプ4からの映像信号を増幅するメインアンプ、6はメ
インアンプ5からの映像信号を表示する表示部としての
CRT、7は入力同期信号2と同期してCRT6を駆動
するための偏向高圧回路、8は入力同期信号2から作ら
れプリアンプ4に与えられる直流再生用のクランプ信号
である。
次に動作について説明する。
今、仮にこの映像表示装置の表示能力以外の不正な入力
信号が受信されたとすると、CRT5を駆動する偏向高
圧回路7はそれ自身の持つ自走周波数により動作し、こ
れによりCRT5は不正な入力信号の入力同期信号2と
は異なる水平及び/又は垂直周波数で駆動されている。
一方、映像回路系では、不正な入力信号の入力映像信号
1と入力同期信号2から作られたクランプ信号8とがプ
リアンプ4に入力されるため、入力映像信号1は、直流
再生、増幅等が行われた後、メインアンプ5により増幅
されてCRT6の電極に加えられる。
従って、このときCRT5は映像と水平、垂直走査との
同期がとれず、異常な表示が行われることになる。
〔発明が解決しようとする課題〕
従来の映像表示装置は以上のように構成されているので
、不正な入力信号の受信時の表示は意味を成さないもの
となり、このとき使用者は不正入力が行われているのか
、映像表示装置自体の故障かの判別が不可能であるなど
の課題があった。
この発明は上記のような課題を解消するためになされた
もので、不正入力時の検出機能を有する映像表示装置を
得ることを目的とする。
〔課題を解決するための手段〕
この発明に係る映像表示装置は、表示能力以外の不正な
入力信号を受信したことを検出しこの検出に基づいて不
正入力が有ったことを示す異常映像信号を発生する制御
部を設けたものである。
〔作 用〕
この発明における映像表示装置は、不正入力が有ったと
きは、制御部より異常映像信号が出力されて表示部で表
示されるので、使用者は不正入力が有ったことを知るこ
とができる。
〔実施例〕
以下、この発明の一実施例を図について説明する。第1
図においては第4図と対応する部分には同一符号を付し
て説明を省略する。
第1図において9は制御部であり、インタフェイス回路
3を通じて得られる入力同期信号2に基づいてクランプ
信号8を作ってプリアンプ4に与えると共に、不正入力
があったときこれを検出し、この検出に基づいて異常表
示を行うための所定の異常映像信号を発生しメインアン
プ5に加えるように構成されている。
次に動作について説明する。
映像表示装置の表示能力以外の不正入力があった場合は
、制御部9において、不正入力を検出し、この検出に応
じてメインアンプ5へ制御部9より異常を示す異常映像
信号10が送られる。これによってCRT5は不正入力
があったことの表示を行う。
なお、異常映像信号は文字やマーク、その他の特定の画
偉で異常を示す信号であればよく、従って、制御部9は
この異常映像信号を発生する異常映像信号発生手段を有
しているものとする。
第2図は制御部9の不正入力の検出を、マイクロプロセ
ッサを用いて行う場合に実行されるマイクロプロセッサ
の処理を示すフローチャートである。
先ず、ステップSTIにおいて、水平及び/又は垂直の
同期信号の周期あるいは所定時間内における同期信号の
数をカウントする。次にステップST2ではステップS
TIでカウントされたカウント値が映像表示装置の表示
能力範囲、即ち所定の同期可能範囲に有るか否かが判断
される。上記カウント値が同期可能範囲に有れば、正常
入力としてステップST3に進み、ここでクランプ信号
8をプリアンプ4に送ると共に同期信号を偏向高圧回路
7に送る。上記カウント値が上記同期可能範囲に無いと
判断された場合はステップST4に進み、ここで上記異
常映像発生手段が駆動されて、異常映像信号10がメイ
ンアンプ5に送られる。
第3図は制御部9の不正入力の検出をハードウェア構成
で行う場合の構成図である。
第3図において、水平同期信号Hによりモノマルチ11
をトリガすることにより、所定のパルス幅を有する水平
周波数のパルスが得られる。このパルスを平滑回路12
で平滑することにより、この平滑回路12より水平周波
数に応じた大きさを有する電圧VHが得られる。従って
、このモノマルチ11及び平滑回路12により周波数−
電圧変換回路が構成される。上記電圧VHはコンパレー
タ13,14に加えられて、それぞれ基準電圧■1+v
2及びv2 と比較される。即ち、水平周波数を示す電
圧vHが同期可能範囲の下限を示す電圧V2及び上限を
示す電圧■1+v2とそれぞれ比較されることにより、
第2図のステップST2と実質的に同じように現在の入
力が不正入力か否かが判断される。
入力の水平周波数が同期可能範囲を外れていれば、コン
パレータ13,14の何れか一方から「1」の信号が出
力され、この信号「1」は排他的オアゲート15を通じ
て不正入力の検出信号OUTとして出力される。従って
、上記検出信号により上記異常映像信号発生手段が駆動
されて、異常映像信号10がメインアンプ5に送られる
なお垂直同期信号についても第3図と同様の回路を設け
てよいことは勿論である。
また、上記実施例では異常映像信号10をメインアンプ
5へ送る場合を示したが、異常映像信号10はプリアン
プ4へ送るようにしても良い。
また、異常映像信号としては、プリアンプ4からの出力
信号の直流バイアスを増加させるような回路方式でも同
様の効果を奏する。
〔発明の効果〕
以上のように、この発明によれば不正入力を検出して異
常映像信号を発生する制御部を設けるように構成したの
で、映像表示装置による不正入力の自己診断が可能にな
り、使用者は表示を見て表示能力以外の不正入力が有っ
たことを容易に且つ確実に知ることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例による映像表示装置を示す
ブロック図、第2図は同装置の制御部の動作を示すフロ
ーチャート、第3図は上記制御部の実施例を示す構成図
、第4図は従来の映像表示装置を示すブロック図である
。 1は入力映像信号、2は入力同期信号、6はCRT、9
は制御部、10は異常映像信号。 なお、図中、同一符号は同一 又は相当部分を示す。 特許出願人   三菱電機株式会社 (外2名) 第1図 第2図 1 : 入力映像イ4号 2:入力同期イ寞号 6:CRT 9:制御部 10:異需吠像信号

Claims (1)

    【特許請求の範囲】
  1. 入力映像信号と入力同期信号とから成る入力信号を受信
    し、上記入力同期信号に同期して表示部を駆動すると共
    に上記表示部により上記入力映像信号から得られる映像
    を表示するようにした映像表示装置において、上記表示
    の能力以外の不正な入力信号を受信したことを検出しこ
    の検出に基づいて不正入力が有ったことを示す異常映像
    信号を発生する制御部を設けたことを特徴とする映像表
    示装置。
JP2143453A 1990-06-01 1990-06-01 映像表示装置 Pending JPH0437791A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2143453A JPH0437791A (ja) 1990-06-01 1990-06-01 映像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2143453A JPH0437791A (ja) 1990-06-01 1990-06-01 映像表示装置

Publications (1)

Publication Number Publication Date
JPH0437791A true JPH0437791A (ja) 1992-02-07

Family

ID=15339056

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2143453A Pending JPH0437791A (ja) 1990-06-01 1990-06-01 映像表示装置

Country Status (1)

Country Link
JP (1) JPH0437791A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995034880A1 (en) * 1994-06-14 1995-12-21 Nanao Corporation Video monitor adjusting system
EP1430938B1 (en) * 2002-11-20 2013-01-23 Universal Entertainment Corporation Gaming machine and display device therefor

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995034880A1 (en) * 1994-06-14 1995-12-21 Nanao Corporation Video monitor adjusting system
EP1430938B1 (en) * 2002-11-20 2013-01-23 Universal Entertainment Corporation Gaming machine and display device therefor

Similar Documents

Publication Publication Date Title
JPH0437791A (ja) 映像表示装置
US6744444B2 (en) Circuit for detecting valid range of video signal
JPH1055158A (ja) 同期信号自己診断装置及び診断方法
JP3442322B2 (ja) ディスプレイ装置及びその駆動方法
US6339412B1 (en) Device and method for stabilizing horizontal transistor of video display device
US6781574B1 (en) Apparatus and method for preventing poor operation of key due to chattering noise
KR100433874B1 (ko) 동기신호 및 모드 검출장치와 방법
KR100528478B1 (ko) 디스플레이 장치와 그것의 동기신호 판별장치 및 판별방법
KR0174561B1 (ko) 영상표시장치에있어서 제어용 칼라바 신호 발생회로
KR930009173B1 (ko) 온 스크린 신호를 이용한 백 스크린 표시방법
JPH02179680A (ja) 画像表示装置のセルフテスト回路
KR100415998B1 (ko) 디스플레이장치 및 그 제어방법
KR100304186B1 (ko) 온 스크린 디스플레이를 이용한 동기 신호 주파수 표시 기능을 갖는 디스플레이 장치 및 그의 제어 방법
KR200197411Y1 (ko) 모니터의 오에스디 제어회로
KR100251128B1 (ko) 주파수 오버 레인지 경보 장치 및 방법
KR100464163B1 (ko) 모니터의 수직화면 보상 회로
JP3278548B2 (ja) 表示装置
JP2597161Y2 (ja) マルチスキャンモニタ
US20020033780A1 (en) Auto sizing and positioning video data using generalized timing formula
JPH0659638A (ja) マルチ走査型ディスプレイ装置
JPH10222137A (ja) ディスプレイ装置
JP2000041233A (ja) テレビジョン受像機
JPH03223891A (ja) 信号レベル表示回路
KR20010011496A (ko) 모니터의 입력신호 보상장치 및 방법
JPS63245068A (ja) 画像表示装置