JPH04313974A - チャンネル・プリセット用信号検出回路 - Google Patents

チャンネル・プリセット用信号検出回路

Info

Publication number
JPH04313974A
JPH04313974A JP7959091A JP7959091A JPH04313974A JP H04313974 A JPH04313974 A JP H04313974A JP 7959091 A JP7959091 A JP 7959091A JP 7959091 A JP7959091 A JP 7959091A JP H04313974 A JPH04313974 A JP H04313974A
Authority
JP
Japan
Prior art keywords
channel
signal
input signal
channel preset
oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7959091A
Other languages
English (en)
Inventor
Mitsuo Tada
光男 多田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP7959091A priority Critical patent/JPH04313974A/ja
Publication of JPH04313974A publication Critical patent/JPH04313974A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、テレビジョン受信機等
の調整治具に関し、特に製造時等におけるチャンネル・
プリセットを確実に行うためのチャンネル・プリセット
用信号検出回路に関するものである。
【0002】
【従来の技術】チャンネル・プリセットとは、テレビジ
ョン受信機等において、操作ボタン等で選局が指示され
た場合に、その指示に対応して選局動作するためにチュ
ーナに与えるバリキャップ電圧を工場出荷時等に設定し
ておくことを言う。
【0003】図2は従来のチャンネル・プリセット方法
を示すブロック図である。ここでは、テレビジョン受信
機の構成部分のうちチャンネル・プリセットに関わる部
分のみ示してある。テレビジョン受信機10を構成する
部分として、図中の11はアンテナ、12はチューナ、
13はVIF(映像中間周波増幅)部、14は映像検波
器(DET)、15はバンドパスフィルタ(BPF)、
16は選局IC(集積回路)、17はD/A変換器、1
8はメモリを示している。また、チャンネル・プリセッ
トを行う測定器として、19は全波同時発生器を示す。
【0004】全波同時発生器19はアンテナ11の入力
端子に接続され、全チャンネルのRF信号(VHF,U
HF)を発生する。チャンネル・プリセットの動作モー
ドにおいては、選局IC16がバリキャップ電圧(VC
)を可変して行き、D/A変換器17を通してチューナ
12に与える。チューナ12はバリキャップ電圧に基づ
いて選局動作を行い、VIF部13に受信信号を出力す
る。VIF部13で処理され増幅された信号は映像検波
器14で検波され、BPF15に分岐される。BPF1
5はL(インダクタ),C(コンデサ)などで構成され
、水平同期信号を取り出し、これを選局IC16にチャ
ンネル・プリセット用信号として入力している。選局I
C16は、このチャンネル・プリセット用信号が入力さ
れたとき、VIF部13からのAFT信号の有無を見て
チューナ12が所定チャンネルを選局したと判断し、そ
のときに与えたバリキャップ電圧のディジタル値をメモ
リ18に登録する。以上は、VSS方式と呼ばれる方式
である。
【0005】家庭などでの通常の使用においては、リモ
コン等でチャンネルが指示されると、上記により予め登
録されているバリキャップ電圧のディジタル値を選局I
C16がメモリ18から読み出し、これをA/D変換器
17でアナログ電圧に変換してチューナ12へ与え、指
示されたチャンネルの選局動作を行わせている。
【0006】
【発明が解決しようとする課題】しかしながら、上記従
来の技術によるチャンネル・プリセット方法では、(1
)メモリ18へのチャンネル・プリセットにおいて、ノ
イズ信号により誤書き込みが発生すること、(2)全波
同時発生器19などから調整基板に入力するRF信号レ
ベルの管理を良くしないと、チャンネル・プリセット動
作が安定しないこと、などの問題点があった。即ち、L
CによるBPF15で映像検波器14の信号中の水平同
期周波数成分を取り出しチャンネル・プリセット信号を
検出する従来の方式は、同じ周波数のノイズや水平同期
信号以外の入力信号成分をもチャンネル・プリセット信
号として検出する可能性があり、実際にこのノイズ信号
等でチャンネル・プリセットの誤書き込みが発生してい
た。
【0007】本発明は、上記問題点を解決するためにな
されたものであり、その目的は、テレビジョン受信機な
どの製造時等におけるチャンネル・プリセットを簡単な
回路構成で確実に行えるチャンネル・プリセット用信号
検出回路を提供することにある。
【0008】
【課題を解決するための手段】上記の目的を達成するた
め、本発明のチャンネル・プリセット用信号検出回路に
おいては、水平同期周波数の周期より僅かに遅いかもし
くは僅かに速い発振周期を有しチャンネル・プリセット
用の入力信号があるときにはその入力信号に同期して発
振する発振器と、アンド回路とを具備し、前記入力信号
を前記発振器とともに前記アンド回路の入力の一方に接
続し、前記アンド回路の入力の他方に前記発振器の出力
を接続し、前記アンド回路の出力をテレビジョン受信機
のチャンネル・プリセット用信号とすることを特徴とし
ている。
【0009】
【作用】本発明のチャンネル・プリセット用信号検出回
路では、水平同期周波数を有するチャンネル・プリセッ
ト用の入力信号があったときに、その入力信号に発振器
の発振出力を同期させ、その入力信号と発振器の出力と
の論理積を採ってチャンネル・プリセット用信号とする
。この論理積を採ることにより、発振器出力と位相の一
致する正規の水平同期周波数を有するチャンネル・プリ
セット用の入力信号は検出するが、位相の一致しないノ
イズ等は排除し、ノイズ等によるテレビジョン受信機な
どの製造時等におけるチャンネル・プリセット不良を防
止する。
【0010】
【実施例】以下、本発明の実施例を、図面を参照して詳
細に説明する。
【0011】図1は本発明の一実施例を示す回路構成図
である。本実施例の構成部分として、図中の1はフリー
ラン発振器、2はアンドゲート、R1,R2,R3は抵
抗、Cはコンデンサである。本実施例の回路は、図2中
の従来例におけるBPF16の代わりに用いられる信号
検出回路である。上記において、フリーラン発振器1は
、入力信号があるときにはその入力信号に同期して発振
する機能を有するとともに、可変抵抗VRで水平同期周
波数(周期63.5μS)より僅かに遅いかもしくは僅
かに速い発振周波数(例えば63μS〜70μSの間の
周期)で発振できるものとする。また、アンドゲート2
は2入力タイプとする。
【0012】以上の各構成部分の接続において、図略の
映像検波器からの入力信号は、アンドゲート(AND)
ゲート2の一方の入力に接続するとともに、抵抗R1,
R2で分圧してフリーラン発振器1の同期入力に接続す
る。ただし、ここで入力信号は水平同期信号が顕著なも
のとする。従って、同期分離出力を用いても良い。また
、アンドゲート2の他方の入力には、フリーラン発振器
1の出力を接続する。このアンドゲート2の出力を、チ
ャンネル・プリセット用信号として図略の選局ICに出
力する。ここで、電源ノイズ等による信号ノイズを除去
するために、アンドゲート2の出力は回路電源(例えば
+5V)に抵抗R3でプルアップするとともに、コンデ
ンサCで接地する。
【0013】以上のように構成した一実施例の動作およ
び作用を述べる。
【0014】フリーラン発振器1は、入力信号中に水平
同期信号(HSYNC)が存在するときには、それに同
期して発振する。従って、アンドゲート2の2つの入力
、すなわち入力信号中の水平同期信号とフリーラン発振
器1の発振出力とは位相が一致し、それらの論理積(A
ND)は“1”となってチャンネル・プリセット用の信
号としての水平同期信号が検出される。一方、入力信号
中にノイズが存在するとき、フリーラン発振器1はこの
ノイズに同期しようとするが、そのノイズは一般に単発
的であるかもしくは発生間隔がランダムであるため、ア
ンドゲート2の入力において入力信号とフリーラン発振
器1の出力とは位相が一致することはない。即ち、水平
同期信号は確実に検出されるが、ノイズは排除されるこ
とになる。この結果、水平同期信号の検出能力が高まり
、ノイズによるチャンネル・プリセットの誤書き込みを
防止することができるようになる。また、チャンネル・
プリセットのために調整基板に入力するRF信号等のレ
ベルの許容範囲が広くなり、チャンネル・プリセットを
容易に、かつ安定・確実に行えるようになる。 さらに、本実施例の回路構成は簡単であり、投資が少な
くて済む利点がある。
【0015】なお、上記実施例のフリーラン発振器は、
リトリガブルな単安定の発振器(モノステーブルマルチ
バイブレータ)に代え、入力信号をそのトリガ端子へ入
力するようにしても同様に水平同期信号のみを検出する
ことができる。このように本発明は、その主旨に沿って
種々に応用され、種々の実施態様を取り得るものである
【0016】
【発明の効果】以上の説明で明らかなように、本発明の
チャンネル・プリセット用信号検出回路によれば、少な
い投資でテレビジョン受信機等の基板調整におけるチャ
ンネル・プリセット不良をなくすことができるとともに
、チャンネル・プリセットのために調整基板に入力する
RF信号等のレベル変動の許容範囲が広くすることがで
き、安定・確実にチャンネル・プリセットが行える。
【図面の簡単な説明】
【図1】本発明の一実施例を示す回路構成図
【図2】従
来例のチャンネル・プリセット方法を示すブロック図
【符号の説明】
1…フリーラン発振器、2…アンドゲート。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  水平同期周波数の周期より僅かに遅い
    かもしくは僅かに速い発振周期を有しチャンネル・プリ
    セット用の入力信号があるときにはその入力信号に同期
    して発振する発振器と、アンド回路とを具備し、前記入
    力信号を前記発振器とともに前記アンド回路の入力の一
    方に接続し、前記アンド回路の入力の他方に前記発振器
    の出力を接続し、前記アンド回路の出力をテレビジョン
    受信機のチャンネル・プリセット用信号とすることを特
    徴とするチャンネル・プリセット用信号検出回路。
JP7959091A 1991-04-12 1991-04-12 チャンネル・プリセット用信号検出回路 Pending JPH04313974A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7959091A JPH04313974A (ja) 1991-04-12 1991-04-12 チャンネル・プリセット用信号検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7959091A JPH04313974A (ja) 1991-04-12 1991-04-12 チャンネル・プリセット用信号検出回路

Publications (1)

Publication Number Publication Date
JPH04313974A true JPH04313974A (ja) 1992-11-05

Family

ID=13694214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7959091A Pending JPH04313974A (ja) 1991-04-12 1991-04-12 チャンネル・プリセット用信号検出回路

Country Status (1)

Country Link
JP (1) JPH04313974A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8041247B2 (en) 2009-03-09 2011-10-18 Ricoh Company, Ltd. Image forming apparatus, control method of the same, recording medium for the same, and image forming system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8041247B2 (en) 2009-03-09 2011-10-18 Ricoh Company, Ltd. Image forming apparatus, control method of the same, recording medium for the same, and image forming system

Similar Documents

Publication Publication Date Title
JPS626389B2 (ja)
JPH04313974A (ja) チャンネル・プリセット用信号検出回路
KR100422226B1 (ko) 비디오디스플레이에서의자주주파수정렬방법수평편향신호발생기
US4843636A (en) Television receiver having an automatic radiofrequency resonant circuit adjustment circuit
EP0579236B1 (en) Keyed pulse sensor circuit
JPH0286378A (ja) テレビジョン受像機
US3931467A (en) Synchronizing circuit having a variable bandpass filter
JPH0631779Y2 (ja) 電子選局装置
KR910008287Y1 (ko) 컬러tv의 지터 제거회로
JPS628577Y2 (ja)
JPH09154037A (ja) デジタルpll及び同期分離回路
KR920002287Y1 (ko) 영상신호 수신용 튜너의 자동 선국 동기검출회로
JPS61227484A (ja) ビデオ信号検出回路
JPH0528849Y2 (ja)
JPS5816652B2 (ja) ジユシンキ
JPH082085B2 (ja) 同期検出装置
JP2588968B2 (ja) ミュートパルス発生回路
KR970004924Y1 (ko) 방송방식 자동 전환회로
JPH0548983A (ja) テレビ受信装置
JPH084781Y2 (ja) 信号検出回路
KR940002984Y1 (ko) 영상신호처리 자동 검파회로
JP2850362B2 (ja) Pll映像検波装置
KR960010672Y1 (ko) 자동이득제어에 의한 영상기기에서의 채널자동 검색회로
JPS5838988B2 (ja) ジユシンキ
JPS5840701Y2 (ja) テレビジヨン受像機の電源制御装置