JPH04179336A - Atmシステムにおけるコネクションレスメッセージの交換処理方式 - Google Patents

Atmシステムにおけるコネクションレスメッセージの交換処理方式

Info

Publication number
JPH04179336A
JPH04179336A JP2306045A JP30604590A JPH04179336A JP H04179336 A JPH04179336 A JP H04179336A JP 2306045 A JP2306045 A JP 2306045A JP 30604590 A JP30604590 A JP 30604590A JP H04179336 A JPH04179336 A JP H04179336A
Authority
JP
Japan
Prior art keywords
atm
cell
header
identifier
header conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2306045A
Other languages
English (en)
Inventor
Toshiharu Ueda
上田 敏晴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP2306045A priority Critical patent/JPH04179336A/ja
Publication of JPH04179336A publication Critical patent/JPH04179336A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、非同期転送モード(ATN)システムにおけ
るコネクションレスメツセージの交換処理方式に関する
(従来の技術) ^TMシステムにおけるコネクションレスメツセージは
次のように構成されている。
第2図には+ ATMシステムにおける可変長のコネク
ションレスメツセージの構成例、このコネクションレス
メツセージが分割されてATMセルのペイロードへ組み
込まれる様子およびATMセル内のAAL4ヘッダ、A
AL4 トレイラの部分の構成が示されている。
コネクションレスメツセージ3は、可変長のメツセージ
ペイロード1とヘッダ部2から構成さ熟ている。ヘッダ
部2には、コネクションレスメツセージ3の配送先を示
す宛先アドレス4aと発信元を示す発信元アドレス4b
とが格納されている。宛先アドレス4a、発信元アドレ
ス4bの番号計画はCCITT E、164に準拠する
ものとされ、各々8バイト長(16桁)である。
ATMセル5は、コネクションレスメツセージ3を44
バイト単位で分割して転送する単位となるデータブロッ
クであり、CCITT 1.361のAAL4に準拠し
たATMヘッダ6、CCJTT 1.353のAAL4
に準拠したAAL4ヘッダ7とAAL4 トレイラ9に
よって、コネクションレスメツセージ3を44バイト単
位で分割したATMセルペイロード8をはさんだ構成を
とっている。 AAL4ヘッダ7は、分割識別子10.
多重識別子11.その他から構成されている。分割識別
子10は、コネクションレスメツセージ3の分割状況を
示すもので、2ビツトの長さを有する。多重識別子11
は、ATMシステムのバーチセルチャネルをさらに多重
化して使用する場合の識別子である。
AAL4 トレイラ9は、CHCL3その他から構成さ
れている。 CHCL3は、 AAL4ヘッダ7、AT
Mセルペイロード8、AAL4 )−レイラ9の誤り制
御に使用される。
第3図には第2図のATMへラダ6の内部構成が示され
ている。 ATMへラダ6は、バーチセルパス識別子1
3.バーチャルチャネル識別子I4、HECI5その他
から構成されている。HEC15は、ATMヘッダの誤
り制御に使用される。
第4図には、第2図の2ビツト長の分割識別子lOの意
味が示されている。分割識別子10は、ATMセル5内
のATMセルペイロード8が、コネクションレスメツセ
ージ3の始めの部分を格納しているか(以後ROMとい
う)、途中の部分を格納しているか(以後COMという
)、終わりの部分を格納しているか(以後EOMという
)、またはATMセルペイロード8にコネクションレス
メツセージがすべて格納されているか(以後SSMとい
う)、のいずれかの意味を、第4図に示す2ビツトの論
理組合せにより表現している。
第5図には、1つのコネクションレスメツセージ3がA
TMセル5内のATMセルペイロード8に分割格納され
転送される場合の分割識別子10の遷移が示されている
。同図に示されるように、分割識別子10は、80月、
COW、、 、 、 COM、EOMと遷移する。
第6図には、コネクションレスメツセージ3が完全に1
つのATMセル5のATSセルペイロード8内に格納さ
れ得る場合の分割識別子10の表示が示されており、こ
の時、分割識別子lOの表示はSSMとなる。また、自
明ではあるが、ヘッダ部2がATMセルペイロード8に
格納されているATMセル5の分割識別子10はROM
またはSSMを示すことになる。
第7図には、ATMシステムにおけるコネクションレス
メツセージの交換処理実現のためのシステム構成の一例
が示されている。
CL端末16.17は、すでに説明したコネクションレ
スメツセージ3を^TMセル5に分割してATM交換機
22に入力し、コネクションレス通信サービスを受ける
ユーザ端末である。 CL端末16は、多重識別aを、
 CL端末17は多重識別すをシステムから割り当てら
れている。ATM交換機22は、 CL端末16.17
とコネクションレス通信の交換処理を実現するCLサー
バ23との間の通信路をATMモードで提供するもので
ある。第7図に示される例においては、ATM交換機2
2は、CL端末16とCLサーバ23との接続用通信路
にバーチセルチャネル18およびバーチセルパス20を
、CL端末I7とCLサーバ23との接続用通信路にバ
ーチセルチャネル19およびバーチセルパス21をそれ
ぞれ提供している。ATM交換機22は、ATM交換機
22に入力されるATにセル5をそのATMヘッダ6内
のバーチセルパス識別子13、バーチセルチャネル識別
子14の内容で指示されるATM交換機22内の通信路
すなわちバーチャルパス、バーチャルチャネルを使って
配送する機能を有する。
CLサーバ23は、コネクションレスメツセージ3のル
ーティング処理を行う交換処理装置である。
ここで、CL端末16からCL端末17へ、CLサーバ
23のコネクションレスメツセージ3の交換処理機能を
使ってコネクションレスメツセージ3を送信する場合の
システムの動作について説明する。
CL端末I6は、第7図のシステム内でCL端末17に
与えられたアドレスを宛先アドレス4aに、システム内
でCL端末16に与えられたアドレスを発信元アドレス
4bに格納してヘッダ部2を構成し、メツセージペイロ
ード1の先頭に付加してコネクションレスメツセージ3
を作成する。作成されたコネクションレスメツセージ3
は、第2図に示したように44バイト単位でATMセル
5のATMセルペイロード8に組み込まれると同時に、
 ATMヘッダ6内のバーチセルパス識別子13は第7
図のバーチセルパス20を、バーチセルチャネル識別子
14はバーチセルチャネル18を指示する内容を設定し
、かつCL端末16に与えられた多重識別子11を設定
してATMセル5を組み立てる。組み立てられたATM
セル5は、順次CL端末16からATM交換機22へ入
力される。ATM交換機22は、CL端末16から入力
されたATMセル5をそのATMヘッダ6のバーチセル
パス識別子13゜バーチセルチャネル識別子14の指示
するバーチセルチャネル20、バーチセルバスI8を使
用して配送し、接続先のCLサーバ23に到達させる。
CLサーバ23はCL端末16から到達したATMセル
5のバーチセルパス識別子13、バーチセルチャネル識
別子14.多重識別子11の内容を、ヘッダ部2の宛先
アドレス4aを分析することによって得られた新しいバ
ーチセルパス識別子13.バーチャルチャネル識別子1
4、多重識別子11に変換し、再びATM交換機22に
入力することである。第7図の例では。
CL端末16からCLサーバ23へ到達したATMセル
5のバーチセルパス識別子13はバーチセルパス20を
、バーチセルチャネル識別子14はバーチセルチャネル
18を、多重識別子11は多重識別aを示す値を有する
が、第5図、第6図に示した通り、分割識別子10がB
OMまたはSSMを有するATMセル5のATMセルペ
イロード8内に宛先アドレス4aが格納されているため
、それを抽出分析し、結果としてバーチセルバス21、
バーチセルチャネル19、多重識別すを得、これらの値
でバーチセルバス識別子13.バーチャルチャネル識別
子14、多重識別子11を変換する。変換が行われたA
TMセル5は再びATN交換機22に入力され、ATM
ヘッダ6のバーチセルパス識別子13.バーチャルチャ
ネル識別子14の示すバーチセルパス21、バーチセル
チャネル19を使ってATM交換機22内の配送が行わ
れ、結果としてCL端末17へ到達する。CL端末17
は多重識別子11の表示が自らに割り当てられた多重識
別子すであることを確認してATMセル5を取り込む。
このようにしてコネクションレスメツセージの交換処理
が行われる。交換処理の中核となるCLサーバ23は従
来、第8図に示すような構成をとっている。セルバッフ
ァ27は経路aから入力されるATMセル5を複数蓄積
できるバッファ回路であり、lセルバッファ28はセル
バッファ27か61つの^TMセル5を読み出して蓄積
し、分割識別子10を分析し、分割識別子10がROM
またはSSHの場合は^TMセルペイロード8から宛先
アドレス4aを抽出してCPU25に送出すると同時に
、ATMセル5のバーチセルパス識別子13、バーチセ
ルチャネル識別子14、多重識別子11を組み合わせた
アドレスfをNUX32へ出力する機能を有する。また
、CPU25からの信号eによる指示により、ヘッダ変
換29へATMセル5を出力する機能を有する。ヘッダ
変換29は1セルバツフア28から受は取ったATMセ
ル5のバーチセルパス識別子13、バーチセルチャネル
識別子14、多重識別子11を組み合わせたアドレスg
をMUX32に供給してヘッダ変換メモリ31から新た
なルーティング情報となるヘッダ変換情報りを読み出し
てATMセル5のバーチセルパス識別子13.バーチャ
ルチャネル識別子14、多重識別子11を変換し、CR
C,HEC更新30へ出力する機能を有する。CRC。
HEC更新30は、ヘッダ変換29でATMセル5のA
TMヘッダ6とAAL4ヘッダ7が変換されるため、C
HCL3とHEC15を演算し直してATSセル5内へ
格納して経路すへ出力する機能を有する。
ヘッダ変換メモリ31はCPU25とヘッダ変換29が
アクセスできるメモリであり、AT阿セル5のバーチセ
ルパス識別子13、バーチセルチャネル識別子14、多
重識別子11の有効ビット長の和をnとすると2″のア
ドレス空間を持ち、新たなルーティング情報となるヘッ
ダ変換情報りを格納するものである。MUX32はCP
U25とヘッダ変換29のヘッダ変換メモリ31へのア
クセス調停機能とアクセスに伴うアドレスfとアドレス
gの切り換え機能を有する。
このようなMUX32の機能により、 CPU25とヘ
ッダ変換29は互いに意識することなくヘッダ変換メモ
リ31をアクセスできる。
CPU25は中央処理装置、12GはCPU25用の宛
先アドレス分析用プログラムが格納されるメモリである
経路aはATMセル5のCLサーバ23への入力ルート
、経路すはCLサーバ23からのATMセル5の出力ル
ート、バスCはCPU25の入出力バス、信号dは1セ
ルバツフア28からバスCを通してCPU25へ情報伝
達する信号、アドレスiはヘッダ変換メモリ31のアド
レスである。
第8図に示した構造を有するCLサーバ23によるコネ
クションレスメツセージ3の交換処理動作について説明
する。
ATM交換機22から経路aを通じて入力されたATM
セル5はセルバッファ27八−時蓄積される。蓄積され
た^TMセル5は1セルバツフア28の指示により読み
出しが行われ、1セルバツフア28へ出力される。1セ
ルバツフア28ではATMセル5内の分割識別子10の
表示がチエツクされ1表示がROMまたはSSMであれ
ばATMセルペイロード8内の宛先アドレス4aを信号
dとして出力してCPU25に通知すると同時に、AT
Mセル5からアドレスfを阿υX32へ出力する。
CPu25はバスCを通じて信号dの情報すなわち宛先
アドレス4aを受信し、MM26上の宛先アドレス分析
用プログラムを用いて、新たなルーティング情報となる
バーチャルパス、バーチセルチャネル、多重識別を検索
してアドレス変換情報りとし、ヘッダ変換メモリ31へ
書き込む。この動作が完了したところでCPU25用1
セルバツフア28にバスCを経由して信号eを出力して
ATMセル5をヘッダ変換29へ出力するように指示を
出す。1セルバツフア28はATMセル5をヘッダ変換
29へ出力し、ヘッダ変換29は受は取ったATMセル
5からアドレスgをNtlX32へ出力し、ヘッダ変換
メモリ31からの読呂を行い、先にCPU25が検索し
た結果であるヘッダ変換情報りを得る。このヘッダ変換
情報りにより、ATMセル5のバーチセルパス識別子1
3、バーチセルチャネル識別子14、多重識別子11を
変換し、CRC,DEC更新30にATMセル5を出力
する。 CRC,HEC更新30ではATMセル5のC
HCL3、HgCl2を更新し、経絡すを使用してAT
Mセル5をATM交換機22へ再入力する。
分割識別子lOの表示がBOMで始まったコネクション
レスメツセージの交換処理の場合、以降経路aから入力
されるATMセル5の分割識別子10は第5図に示した
通り、 COM、、 、 、 COM、EOMと遷移す
る。これらのATMセル5はセルバッファ27から1セ
ルバツフア28に渡るが1分割識別子10がROMまた
はSSM以外であるので1セルバツフア28はATにセ
ル5をヘッダ変換29へ引き渡す処理のみを行う。
ヘッダ変換29では分割識別子10の表示にROMを持
ったATMセル5により検索されヘッダ変換メモリ31
に設定されたヘッダ変換情報りによって、受は取った訂
Nセル5のバーチセルパス識別子13.バーチャルチャ
ネル識別子14、多重識別子11を変換し、それをCR
C,HEC更新30に引き渡す、 CRC,)IEC更
新30は所定の処理を行い経路すを使ってATMセル5
をATM交換機22に再入力する。
このようにして、コネクションレスメツセージ3を分割
してATMセルペイロード8内に収容したすべてのAT
Mセル5のバーチセルパス識別子13、バーチセルチャ
ネル識別子14、多重識別子11は、宛先アドレス4a
を基に検索されたルーティング情報をもつ各識別子に変
換される。すなわち、変換処理が行われたことになる。
(発明が解決しようとする課題) しかしながら、上記構成の装置では宛先アドレス4aを
分析し、新たなATMセル5のルーティング情報となる
ヘッダ変換情報りを検索する処理をCPU25とMM2
6によるソフトウェアにより実行しているため、ヘッダ
変換情報りの検索に要する時間が長く、ATMセル5の
交換遅延が大きくなり、コネクションレス通信サービス
の特性を充分に生かせないという欠点があった。また、
交換遅延が大きいため、CLサーバ23自体の処理能力
も制限されるという欠点もあった。
本発明は、上記のような、宛先アドレス4aからヘッダ
変換情報りを検索する処理をソフトウェアで行うことに
より、ATMセル5の交換遅延が長くなってしまうとい
う問題点を除去するため、宛先アドレス4aからヘッダ
変換情報りを検索する機能をハードウェアによって実現
し、ATMセル5の交換遅延を短縮できる優れた装置を
提供することを目的とする。
(課題を解決するための手段) 上記課題を解決するため1本発明は、 ATMシステム
においてATMセルに分割されてヘッダ情報により交換
処理されるコネクションレスメツセージの交換処理方式
において、コネクションレスメツセージ内に格納された
宛先アドレスからコネクションレスメツセージのルーテ
ィング情報となるATMヘッダ変換情報を検索する検索
手段と、検索手段により検索されるAT!’Iヘッダ変
換情報を格納する検、頻用記憶手段とを有し、検索手段
により検索用記憶手段を検索してATMヘッダ変換情報
を得て、得られたATMヘッダ変換情報によりATMセ
ルのヘッタ部を変換し、コネクションレスメツセージの
交換処理を行う。
すなわち、ATMシステムにおけるコネクションレス通
信サーバ装置において、コネクションレスメツセージの
宛先アドレスからATMセルのルーティング情報となる
ヘッダ変換情報を検索する検索手段と、検索手段が検索
処理を行う時に使用するデータを格納する検索用記憶手
段を設けたものである。
(作 用) 本発明によれば、通信サーバ装置において、ヘッダ変換
情報を検索するために必要となるデータを検索用記憶手
段に記憶させておき、ATM交換機からATMセルが入
力されると、入力されたATMセルが宛先アドレスを含
む場合には、これを検索手段に入力し、検索手段は受は
取った宛先アドレスを用いて検索用記憶手段からヘッダ
変換情報を得る。
このヘッダ変換情報を用いてATMセルのヘッダ変換を
行う。
したがって、従来のように宛先アドレスを用いてソフト
ウェアによってヘッダ変換情報を得る場合に比較して、
低遅延の交換処理を実現することができる。
(実施例) 以下、本発明の実施例を図面を参照して説明する。
第1図には、本発明によるATMシステムにおいて使用
されるCLサーバの一実施例が示されている。
セルバッファ35はA子片セル5の入力経路となる経路
jに接続され、次段の1セルバツフア36と経路Vによ
り接続されている。
1セルバツフア36は次段のヘッダ変換37と経路Xに
より接続され、ヘッダ変換37は経路yによりCRC,
HEC更新38に、CRC,HEC更新38はATMセ
ル5の圧力経路となる経路にと接続されている。
1セルバツフア36はサーチ回路41との間で信号1お
よび信号mの2つの信号をやりとりする。信号1はサー
チ回路41へ宛先アドレス4aを引き渡す信号であり、
信号mはサーチ回路41が1セルバツフア36に次段へ
ATMセル5を引き渡す指示を行う信号である。また、
サーチ回路41は、サーチメモリ42との間で信号rと
信号S、ヘッダ変換メモリ39との間で信号pをやりと
りする。
アドレス信号Sはサーチ回路41がサーチメモリ42を
アクセスするときに使用するアドレスであり。
信号rはその読み出しデータである。1セルバツフア3
6からMUX40へ送られるアドレスnは、サーチ回路
41が検索結果であるヘッダ変換情報tを信号pとして
ヘッダ変換メモリ39へ出力し、書き込む時に使用する
アドレスとなる。
ヘッダ変換37は、アドレスQをMUX40へ送り、信
号2をヘッダ変換メモリ39から送られるが、このアド
レスQはMUX40を経由してヘッダ変換メモリ39か
らヘッダ変換情報tを読み呂す時に使用されるアドレス
であり、信号2はその時の読み出しデータすなわちヘッ
ダ変換情報tを与える信号である。MUX40は、アド
レスnをヘッダ変換メモリ39に出力するが、信号Uは
MUX40でサーチ回路41とヘッダ変換37のヘッダ
変換メモリ39へのアクセス要求の調停がとられた結果
としてのヘッダ変換メモリ39のアドレスである。また
、信号qはCPU25からサーチメモリ42ヘサーチ回
路41がヘッダ変換情報tを検索する時に使用するデー
タ類をロードする経路となる。
第1図のセルバッファ35.1セルバツフア36、ヘッ
ダ変換37、CRC,HEC更新38.ヘッダ変換メモ
リ39、MUX40、CPU33. MM34は、それ
ぞれ第8図のセルバッファ27,1セルバツフア28、
ヘッダ変換29、CRC,HEC更新30、ヘッダ変換
メモリ31. MυX32、CPU25. MM26と
同一機能を有するものである6ただし、MM26に格納
されるプログラムとMM34に格納されるプログラムと
が異なっていることはいうまでもない。
また、第1図の信号1、信号m、アドレスn、アドレス
Q、ヘッダ変換情報tはそれぞれ第8図の信号d、信号
e、アドレスf、アドレスg、ヘッダ変換情報りと同一
の機能を有するものである。
まず始めに、 CPU33は信号qとしてサーチメモリ
42ヘサーチ回路41がヘッダ変換情報tを検索するた
めに必要となるデータ類をあらかじめロードしておく。
CPU33はこの動作以降、交換処理には関与しない。
次に、ATM交換機22から経路jへ分割識別子10が
BOMまたはSSMであるATMセル5が入力されると
、セルバッファ35に一時蓄積される。1セルバツフア
36は経路Vを用いてセルバッファ35からそのATM
セル5を読み出し1分割識別子10の表示がBOMまた
はSSMであることを知ると、信号1を使ってATMセ
ルペイロード8内から抽出した宛先アドレス4aをサー
チ回路41へ引き渡す。サーチ回路41は受は取った宛
先アドレス4aをキーワードとしてサーチメモリ42を
信号Sを用いて検索処理を行い、サーチメモリ42から
ヘッダ変換情報tを得る。1セルバツフア36からすで
にMUX40を経由してヘッダ変換メモリ39ヘアドレ
スnの情報が供給されているのでサーチ回路41はヘッ
ダ変換情報tを、信号pを使ってアドレス変換メモリ3
9へ書き込み、その後信号mとして1セルバツフア36
へATMセル5をヘッダ変換37へ引き渡す指示を与え
る。これにより、1セルバツフア36は経路Xを使って
ATMセル5をヘッダ変換37へ引き渡し、ヘッダ変換
37はアドレスQによってMUX40を経由してヘッダ
変換メモリ39にアドレスを与え、信号2としてヘッダ
変換情報tを読み取り、その情報でATMセル5のバー
 チセルパス識別子13.バーチャルチャネル識別子1
4、多重識別子11の変換を行った後、経路yを通して
CRC,HEC更新38へATMセル5を出力する。
CRC,HEC更新38ではCHCL3.HEC15を
更新後、経路kにATMセル5を出力する。
分割識別子10の表示がBOMで始まったコネクション
レスメツセージの場合、以降経路jを通して入力される
ATMセル5の分割識別子lOはCOM、COM、 。
、 、 COM、ROMと遷移するが、これらのATM
セル5はセルバッファ35.1セルバツフア36、ヘッ
ダ変換37という経路をたどり、ヘッダ変換37におい
て、先の分割識別子10の表示がBOMのATMセル5
から検索され、ヘッダ変換メモリ39へ設定されたヘッ
ダ変換情報tによってバーチセルパス識別子13、バー
チセルチャネル識別子14、多重識別子11を変換され
た後、 CRC,HEC更新38へ出力され、所定の処
理を行ねれた後、経路kに出力され、ATM交換機22
八再入力される。
このようにして、ATMシステムにおけるコネクション
レスメツセージの交換処理が行われる。
(発明の効果) 以上詳細に説明したように、本発明によれば、AT阿ク
システムおけるコネクションレスメツセージの交換処理
において、最も処理時間を要し、ATMセルの交換遅延
の大部分をしめる宛先アドレスからのATMセルのヘッ
ダ変換情報の検索処理を検索手段および検索記憶手段を
用いてハードウェアで実行することとしたため、従来の
ようにソフトウェアで実行するコネクションレスメツセ
ージの交換処理に比べ、きわめて低遅延の交換処理を実
現することができる。
【図面の簡単な説明】
第1図は本発明によるATMシステムにおけるコネクシ
ョンレスメツセージの交換処理に使用されるCLサーバ
の一実施例を示すブロック図、第2図はATMシステム
における可変長のコネクションレスメツセージの構成例
を示す図、第3図は第2図のATMTッダ6の内部構成
を示す図、 第4図は第2図の分割識別子の意味を示す図、第5図は
コネクションレスメツセージがATMセル内のATMT
ルペイロードに分割格納され転送される場合の分割識別
子の遷移を示す図、第6図はコネクションレスメツセー
ジが完全に1つのATMセルのATMセルセルロード内
に格納さ九得る場合の分割識別子の表示を示す図、第7
図はATMシステムにおけるコネクションレスメツセー
ジの交換処理システムの構成の一例を示す図、 第8図は従来のコネクションレスメツセージの交換処理
に用いられるCLサーバを示す図である。 の、1の l 301.コネクションレスメツセージ 4a、 、 、宛先アドレス 5、、、AT阿セセル 6、、、ATSTッダ 8、、、ATMTルペイロード io、 、 、分割識別子 11、 、 、多重識別子 13、 、 、バーチセルパス識別子 1411.バーチャルチャネル識別子 16.17 、 CL端末 22、 、 、 AT河交換機 23、 、 、 CLサーバ 37、 、 、ヘッダ変換 39、 、 、ヘッダ変換メモリ 41、 、 、サーチ回路 42、 、 、サーチメモリ 特許出願人 沖電気工業株式会社 1′3 ATMセルのATMヘンダの構成 第3図 分割識別子の意味 第4図 ATMシステムにおけるコネクションレス交換/ステム
の構成図第7図 従来のCLサーバの構成例 第8図

Claims (2)

    【特許請求の範囲】
  1. (1)ATMシステムにおいてATMセルに分割されて
    ヘッダ情報により交換処理されるコネクションレスメッ
    セージの交換処理方式において、 コネクションレスメッセージ内に格納された宛先アドレ
    スから該コネクションレスメッセージのルーティング情
    報となるATMヘッダ変換情報を検索する検索手段と、 該検索手段により検索される前記ATMヘッダ変換情報
    を格納する検索用記憶手段とを有し、前記検索手段によ
    り前記検索用記憶手段を検索して前記ATMヘッダ変換
    情報を得て、得られたATMヘッダ変換情報によりAT
    Mセルのヘッダ部を変換し、コネクションレスメッセー
    ジの交換処理を行うことを特徴とするATMシステムに
    おけるコネクションレスメッセージの交換処理方式。
  2. (2)請求項1に記載の方式において、前記検索手段は
    ハードウェアにより実現されるサーチ回路であることを
    特徴とするATMシステムにおけるコネクションレスメ
    ッセージの交換処理方式。
JP2306045A 1990-11-14 1990-11-14 Atmシステムにおけるコネクションレスメッセージの交換処理方式 Pending JPH04179336A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2306045A JPH04179336A (ja) 1990-11-14 1990-11-14 Atmシステムにおけるコネクションレスメッセージの交換処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2306045A JPH04179336A (ja) 1990-11-14 1990-11-14 Atmシステムにおけるコネクションレスメッセージの交換処理方式

Publications (1)

Publication Number Publication Date
JPH04179336A true JPH04179336A (ja) 1992-06-26

Family

ID=17952396

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2306045A Pending JPH04179336A (ja) 1990-11-14 1990-11-14 Atmシステムにおけるコネクションレスメッセージの交換処理方式

Country Status (1)

Country Link
JP (1) JPH04179336A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994015438A1 (en) * 1992-12-18 1994-07-07 Italtel Societa' Italiana Telecomunicazioni S.P.A. Device for the conversion of data blocks, frame structured, into atm cells and vice versa

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994015438A1 (en) * 1992-12-18 1994-07-07 Italtel Societa' Italiana Telecomunicazioni S.P.A. Device for the conversion of data blocks, frame structured, into atm cells and vice versa

Similar Documents

Publication Publication Date Title
USRE39317E1 (en) System for server obtaining terminal address via searching address table or via broadcasting to all terminals through exchange in response to terminal address interrogation request
US7760662B2 (en) Data transfer system and method
US5546387A (en) Label handling in packet networks
EP0413899A2 (en) Packet switching system having bus matrix switch
US5550978A (en) Multiprocessor system having switches for routing cells in parallel among processors by splitting data into blocks having numbers of cells equals to proccessor bus width
JPH0715435A (ja) 非同期転送モード交換装置
JP2723083B2 (ja) Atm交換機
US6094432A (en) Apparatus for and method of segmenting and reassembling constant bit rate traffic in asynchronous transfer mode network
JPH07264213A (ja) Atmタイプ通信ネットワークの保守およびテストの方法および装置
US6463036B2 (en) ATM communication apparatus and method of controlling congestion in a communication network using the ATM communication apparatus
JPH04179336A (ja) Atmシステムにおけるコネクションレスメッセージの交換処理方式
US7095745B2 (en) Communication apparatus and system comprising the same
JPH07336354A (ja) Stmデータ/atmセル変換方法及び装置
US5787075A (en) Switched multi-megabit digital service switching apparatus
KR0168927B1 (ko) 에이티엠 연결 식별자 관리 장치 및 그 방법
JP2001024661A (ja) マルチキャスト方式とその交換方法
JP2962916B2 (ja) Atm交換機
US20010009549A1 (en) Method of injecting/extracting control cells in an asynchronous transfer mode (ATM) network
JP2837548B2 (ja) 多重セル組立回路
JPH10327175A (ja) スイッチ及びスイッチング方法
JPH10224371A (ja) データ通信装置
JPH1174892A (ja) セル交換機
JPH09252311A (ja) Atm通信装置およびそれを用いた通信網の輻輳制御方法
KR970002748B1 (ko) 에이티엠(atm) 교환기의 내부셀 생성장치
KR100317784B1 (ko) 에이티엠교환시스템의셀처리장치및방법