JPH04160459A - データ転送装置 - Google Patents

データ転送装置

Info

Publication number
JPH04160459A
JPH04160459A JP28491790A JP28491790A JPH04160459A JP H04160459 A JPH04160459 A JP H04160459A JP 28491790 A JP28491790 A JP 28491790A JP 28491790 A JP28491790 A JP 28491790A JP H04160459 A JPH04160459 A JP H04160459A
Authority
JP
Japan
Prior art keywords
data transfer
data
write data
priority
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28491790A
Other languages
English (en)
Inventor
Yoshihisa Shibata
柴田 義久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP28491790A priority Critical patent/JPH04160459A/ja
Publication of JPH04160459A publication Critical patent/JPH04160459A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデータ転送装置に関し、特にライトデータ転送
中の先取りデータ転送時におけるデータ転送要求の優先
順位を決定するデータ転送装置に関する。
〔従来の技術〕
従来、この種のデータ転送装置のチャネルには、データ
オーバラン対策のため多量のデータバ・ツファを備えて
おり、ライトデータ転送時にはこのデータバッファにラ
イトデータを先取りしてから入出力インタフェース上の
データ転送を開始しているが、ライトデータ先取り時の
データ転送要求優先順位は入出力インタフェース上のデ
ータ転送開始後と同じ値を使用していた。
〔発明が解決しようとする課題〕
上述した従来のデータ転送装置は、データバッファが満
杯になるまではチャネルの最大能力でデータ転送要求を
行なっているため、高優先順位でライトデータ先取り要
求を実施するチャネルが複数個発生したときには、チャ
ネル制御部の処理がこれらのチャネルのために専有され
てしまい、他の入出力インタフェース上でデータ転送を
開始しているチャネルからのデータ要求が長時開時たさ
れてしまうこと、があるという欠点があった。
〔課題を解決するための手段〕
本発明のデータ転送装置は、入出力インタフェースを制
御する複数個のチャネルと、この複数個のチャネルとメ
モリ間のデータ転送を制御するチャネル制御部とを有す
るデータ転送装置において、前記各チャネルはデータ転
送要求の優先度を発生する優先順位発生手段と、ライト
データ先取り転送中を表示する表示手段とを設け、この
表示手段が前記ライトデータ先取り転送中を表示してい
る間は前記優先順位発生手段は低レベルの優先順位によ
って前記チャネル制御部へデータ転送要求を行なうこと
を特徴とする。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明のデータ転送装置の一実施例を示すブロ
ック図である。
本実施例のデータ転送装置は主メモリ1と、チャネル制
御部2と、チャネル31.〜3nと、周辺装置4とから
なる。各チャネル31.〜3nはバッファ制御部10と
、ライトデータ先取り転送中を表示する先取り表示部1
1と、優先順位発生部12により構成される。
続いて本実施例の動作について説明する。
まずチャネル制御部2がライトデータ転送指示(主メモ
リ1から周辺装置4へのデータ転送)を信号線19によ
りチャネル3に対して行なうと、バッファ制御部10は
信号線24により先取り表示部11をオンにし、信号線
26によりライトデータ転送要求を優先順位発生部12
に対して行なう。優先順位発生部12は信号線25によ
る先取り表示信号がオンの場合、データ転送要求信号で
指定される優先順位とは関係なしに信号線20の低優先
要求によりチャネル制御部2に対してライトデータ転送
要求を行なう。
チャネル制御部2は全チャネル31.〜3nがらの低優
先要求および高優先要求の優先順位を判定して最も優先
度の高い要求に対する処理を実行する。
ここで、もしチャネル31からの信号線20による低優
先要求が選択されたものとすると、この低優先要求で指
定されるアドレス情報およびライト要求情報によりチャ
ネル制御部2は主メモリ1からデータを読み出し、信号
線23によるライトデータと信号線22によるリプライ
信号をチャネル31のバッファ制御部10へ送出する。
バッファ制御部10はライトデータのうちリプライ信号
の制御情報により指定される有効バイトを内部のデータ
バッファ(図示せず)に格納して内部の制御情報を更新
する。更にリプライ信号の受信により優先順位発生部1
2の低優先要求信号およびバッファ制御部10のライト
データ転送要求がリセットされる。
次に内部の制御情報を更新したバッファ制御部10はデ
ータバッファの格納状態を判定し、先取り動作を続行す
る必要があると判定すれば先取り表示部11をオンにし
たまま信号線26によるライトデータ要求により優先順
位発生部12に対してデータ書込み要求を行なう。優先
順位発生部12は先取り表示信号がオンになっているた
め前回と同様に低優先要求によりチャネル制御部2に対
してライトデータ転送要求を行なう。同様にチャネル制
御部2はチャネル31がらデータ転送要求を受付けたと
きは、チャネル31に対してリプライ信号を送出する。
バッファ制御部1oは同様にライトデータをバッファに
取り込んで内部制御情報を更新する。以上の動作をバッ
ファが一杯になるまで繰り返す。
バッファが一杯になると、バッファ制御部1゜は先取り
表示部11をリセットする。次に周辺装置4との間で入
出力インタフェース27を通してライトデータ転送を開
始する。データ転送が進んでバッファ制御部10内のデ
ータバッファに空きが生じると、データ転送要求信号に
より優先順位発生部12に対してライトデータ転送要求
を行なう。
優先順位発生部12は先取り表示信号がオフになってい
るので、データ転送要求信号により、っまり初めにチャ
ネル制御部2から信号線19により指定された優先順位
に従った低優先要求または高優先要求によりチャネル制
御部2に対してライトデータ転送要求を行なう。これ以
降データ転送が完了するまで先取り表示部11がオフの
ままでライトデータ転送要求を行なう。
〔発明の効果〕
以上説明したように本発明は、ライトデータ先取り転送
中を表示し、ライトデータ先取中のデータ転送要求を低
優先で行なうことにより、他の先取り中でないチャネル
からのデータ要求が高優先のときには優先的にこの転送
要求を受けるようにしたので、データ要求に対する待合
わせ時間を短かくし、データオーバランの発生を少なく
するという効果を有する。
【図面の簡単な説明】
第1図は本発明のデータ転送装置の一実施例を示すブロ
ック図である。 1・・・主メモリ、2・・・チャネル制御部、31.〜
3n・・チャネル、4・・・周辺装置、10・・・バッ
ファ制御部、11・・・先取り表示部、12・・・優先
順位発生部、27・・・入出力インタフェース。

Claims (1)

    【特許請求の範囲】
  1. 入出力インタフェースを制御する複数個のチャネルと、
    この複数個のチャネルとメモリ間のデータ転送を制御す
    るチャネル制御部とを有するデータ転送装置において、
    前記各チャネルはデータ転送要求の優先度を発生する優
    先順位発生手段と、ライトデータ先取り転送中を表示す
    る表示手段とを設け、この表示手段が前記ライトデータ
    先取り転送中を表示している間は前記優先順位発生手段
    は低レベルの優先順位によって前記チャネル制御部へデ
    ータ転送要求を行なうことを特徴とするデータ転送装置
JP28491790A 1990-10-23 1990-10-23 データ転送装置 Pending JPH04160459A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28491790A JPH04160459A (ja) 1990-10-23 1990-10-23 データ転送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28491790A JPH04160459A (ja) 1990-10-23 1990-10-23 データ転送装置

Publications (1)

Publication Number Publication Date
JPH04160459A true JPH04160459A (ja) 1992-06-03

Family

ID=17684731

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28491790A Pending JPH04160459A (ja) 1990-10-23 1990-10-23 データ転送装置

Country Status (1)

Country Link
JP (1) JPH04160459A (ja)

Similar Documents

Publication Publication Date Title
US5613162A (en) Method and apparatus for performing efficient direct memory access data transfers
JPH0827707B2 (ja) Fifoバッファの制御装置及び制御方法並びにデータ転送を制御する装置
JPH06236343A (ja) メモリに対し非同期でデータの読出し/書込みを行う方法及びそのためのダイレクトメモリアクセス・コントローラ
EP1063594B1 (en) An interrupt controller and a microcomputer incorporating this controller
US5129072A (en) System for minimizing initiator processor interrupts by protocol controller in a computer bus system
JPH04363746A (ja) Dma機能を有するマイクロコンピュータシステム
JPH02129746A (ja) 入出力チャネル装置
JPH04160459A (ja) データ転送装置
US6633928B2 (en) Fast process context switching buffer
EP0341670B1 (en) Processing time allocation system and method
JPH06131294A (ja) データ転送装置
JP3259095B2 (ja) データ転送方法
JP2963696B2 (ja) データ転送制御システム
JPH02310649A (ja) 受信フレーム転送方式および通信制御装置
JPS5936773B2 (ja) ロ−カルバ−スト転送制御方式
JPH08249269A (ja) Dma転送制御方法及びdma転送制御装置
JP2826780B2 (ja) データ転送方法
JPS6019023B2 (ja) デ−タ処理装置
JP2533958B2 (ja) デ―タ先行セット装置
JPH0344753A (ja) データ転送システム
JPS6336021B2 (ja)
JPH03192451A (ja) 入出力制御装置
JPH02133849A (ja) 受信データ転送処理方式
JPS5938827A (ja) マイクロプロセツサipl方式
JPH01284950A (ja) 入出力チャネル方式