JPH04101437A - 半導体装置の実装方法 - Google Patents
半導体装置の実装方法Info
- Publication number
- JPH04101437A JPH04101437A JP21978890A JP21978890A JPH04101437A JP H04101437 A JPH04101437 A JP H04101437A JP 21978890 A JP21978890 A JP 21978890A JP 21978890 A JP21978890 A JP 21978890A JP H04101437 A JPH04101437 A JP H04101437A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor chip
- die attach
- attach material
- lead frame
- mounting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 40
- 239000000463 material Substances 0.000 claims abstract description 25
- 239000012778 molding material Substances 0.000 claims description 8
- 238000000034 method Methods 0.000 claims 1
- 238000010276 construction Methods 0.000 abstract 1
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
Landscapes
- Die Bonding (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、半導体装置の実装に関する。
この発明は、半導体装置の実装において、半導体チップ
をダイアタッチ材を介して、リードフレームに取り付け
る際に、ダイアタッチ材の量を調整して、半導体デツプ
の側面をダイアタッチ材で覆うようにすることで、半導
体チップの端部でのモールド材からの応力を低減するよ
うにしたものである。
をダイアタッチ材を介して、リードフレームに取り付け
る際に、ダイアタッチ材の量を調整して、半導体デツプ
の側面をダイアタッチ材で覆うようにすることで、半導
体チップの端部でのモールド材からの応力を低減するよ
うにしたものである。
従来、第2図に示すように半導体チップ1をダイアタッ
チ材3を介してリードフレーム2に取り付けた半導体装
置の実装が知られていた。
チ材3を介してリードフレーム2に取り付けた半導体装
置の実装が知られていた。
しかし、従来の半導体装置の実装は半導体チップ1の端
部が直角になっており、モールド材4からの応力を半導
体チップ1の表面と、半導体チップ1の側面の両方から
受けて、半導体チップ1の表面上にある素子の特性を劣
化させるという問題点があった。
部が直角になっており、モールド材4からの応力を半導
体チップ1の表面と、半導体チップ1の側面の両方から
受けて、半導体チップ1の表面上にある素子の特性を劣
化させるという問題点があった。
そこで、この発明は従来のこのような欠点を解決するた
め、半導体チップlの端部でのモールド材から受ける応
力を低減することを目的としている。
め、半導体チップlの端部でのモールド材から受ける応
力を低減することを目的としている。
上記課題を解決するために、この発明は半導体デツプを
ダイアタッチ材を介してリードフレームに取り付ジノる
ことにおいて、半導体チップの側面をダイアタッチ材で
覆うようにダイアタッチ材の量を調整し、半導体チップ
の端部での応力を低減するようにした。
ダイアタッチ材を介してリードフレームに取り付ジノる
ことにおいて、半導体チップの側面をダイアタッチ材で
覆うようにダイアタッチ材の量を調整し、半導体チップ
の端部での応力を低減するようにした。
上記のように作製された半導体装置の実装は、半導体チ
ップの側面がダイアタッチ材で覆われているため、半導
体チップの側面の応力が小さくなり、半導体チップの端
部でのモールド材から受ける応力を小さくすることがで
きるのである。
ップの側面がダイアタッチ材で覆われているため、半導
体チップの側面の応力が小さくなり、半導体チップの端
部でのモールド材から受ける応力を小さくすることがで
きるのである。
以下に、この発明の実施例を図面に基づいて説明する。
第1図において、半導体チップ1をダイアタッチ材3を
介して、リードフレーム2に固着する。
介して、リードフレーム2に固着する。
この際に、ダイアタッチ材3の量を調整し、半導体チッ
プ1の側面にダイアタッチ材3が覆うようにする。そし
て半導体デツプ1とり−トフレーム2を全部覆うように
、モールド材4を被覆する。
プ1の側面にダイアタッチ材3が覆うようにする。そし
て半導体デツプ1とり−トフレーム2を全部覆うように
、モールド材4を被覆する。
このように、ダイアタッチ材3の量を調整して半導体装
ツブ1の側面を覆うので、半導体チップ1の端部へのモ
ールド材からの応力を低減することができる。
ツブ1の側面を覆うので、半導体チップ1の端部へのモ
ールド材からの応力を低減することができる。
この発明は、以上説明したように半導体チップの側面を
ダイアタッチ材で覆うことで、半導体チップの端部への
モールド材からの応力を低減する効果がある。
ダイアタッチ材で覆うことで、半導体チップの端部への
モールド材からの応力を低減する効果がある。
第1図はこの発明にかかる半導体装置の実装の縦断面図
、第2図は従来の半導体装置の縦断面図である。 1・・・半導体チップ 2・・・リードフレーム 3・・・ダイアタッチ材 4・・・モールド材 以上 出願人 セイコー電子工業株式会社 代理人 弁理士 林 敬 之 助
、第2図は従来の半導体装置の縦断面図である。 1・・・半導体チップ 2・・・リードフレーム 3・・・ダイアタッチ材 4・・・モールド材 以上 出願人 セイコー電子工業株式会社 代理人 弁理士 林 敬 之 助
Claims (1)
- 半導体チップをダイアタッチ材を介してリードフレー
ムを取りつけ、前記半導体チップと前記リードフレーム
をモールド材で被覆した実装において、前記ダイアタッ
チ材の量を前記半導体チップの側面を覆うように調整し
たことを特徴とする半導体装置の実装方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21978890A JPH04101437A (ja) | 1990-08-21 | 1990-08-21 | 半導体装置の実装方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21978890A JPH04101437A (ja) | 1990-08-21 | 1990-08-21 | 半導体装置の実装方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04101437A true JPH04101437A (ja) | 1992-04-02 |
Family
ID=16741029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21978890A Pending JPH04101437A (ja) | 1990-08-21 | 1990-08-21 | 半導体装置の実装方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04101437A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998032172A1 (de) * | 1995-07-17 | 1998-07-23 | Siemens Aktiengesellschaft | Elektronisches bauelement |
WO2003063239A3 (en) * | 2002-01-18 | 2004-05-06 | Advanced Micro Devices Inc | Method and apparatus for controlling die attach fillet height to reduce die shear stress |
US6870245B1 (en) | 1997-01-22 | 2005-03-22 | Siemens Aktiengesellschaft | Electric component with an integrated circuit mounted on an island of a lead frame |
-
1990
- 1990-08-21 JP JP21978890A patent/JPH04101437A/ja active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998032172A1 (de) * | 1995-07-17 | 1998-07-23 | Siemens Aktiengesellschaft | Elektronisches bauelement |
US6870245B1 (en) | 1997-01-22 | 2005-03-22 | Siemens Aktiengesellschaft | Electric component with an integrated circuit mounted on an island of a lead frame |
WO2003063239A3 (en) * | 2002-01-18 | 2004-05-06 | Advanced Micro Devices Inc | Method and apparatus for controlling die attach fillet height to reduce die shear stress |
GB2401991A (en) * | 2002-01-18 | 2004-11-24 | Advanced Micro Devices Inc | Method and apparatus for controlling die attach fillet height to reduce die shear stress |
GB2401991B (en) * | 2002-01-18 | 2005-04-20 | Advanced Micro Devices Inc | Method and apparatus for controlling die attach fillet height to reduce die shear stress |
CN100352041C (zh) * | 2002-01-18 | 2007-11-28 | 先进微装置公司 | 为减少晶粒的剪应力而控制晶粒固定用嵌角的方法与装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW338183B (en) | Electronic package having improved wire bonding capability | |
MY113280A (en) | Resin mold type semiconductor device. | |
WO2004073031A3 (en) | Alternative flip chip in leaded molded package design and method for manufacture | |
EP0338298A3 (en) | Semiconductor device having a lead frame and manufacturing method therefor | |
JP2001015668A5 (ja) | ||
EP0503072A4 (en) | Semiconductor device and its manufacturing process | |
JPH04101437A (ja) | 半導体装置の実装方法 | |
JPH04101446A (ja) | 半導体装置の実装方法 | |
JPH04249355A (ja) | 半導体用フレーム | |
JPH04246847A (ja) | 半導体集積回路のパッケージ | |
JPH04171751A (ja) | 半導体装置のリードフレーム | |
JPH02129953A (ja) | 半導体材料 | |
JPH10270622A (ja) | リードフレーム | |
JPS6481257A (en) | Resin-sealed semiconductor device | |
JPS6392048A (ja) | 半導体装置 | |
JPS55165654A (en) | Semiconductor device sealed up with thin resin | |
JPH02285665A (ja) | リードフレーム | |
JPS63252455A (ja) | 半導体装置 | |
JPS62232951A (ja) | 半導体装置 | |
JPH0526743Y2 (ja) | ||
JPH0425050A (ja) | Icのパッケージ | |
JPH02240955A (ja) | 半導体装置用リードフレーム | |
JPH0536882A (ja) | 半導体用フレーム | |
JPH02144950A (ja) | 半導体装置用リードフレーム | |
JPH05267375A (ja) | 半導体樹脂封止金型 |