JPH0395591A - 画像信号処理装置 - Google Patents
画像信号処理装置Info
- Publication number
- JPH0395591A JPH0395591A JP1233318A JP23331889A JPH0395591A JP H0395591 A JPH0395591 A JP H0395591A JP 1233318 A JP1233318 A JP 1233318A JP 23331889 A JP23331889 A JP 23331889A JP H0395591 A JPH0395591 A JP H0395591A
- Authority
- JP
- Japan
- Prior art keywords
- display
- data
- palette
- signal processing
- processing device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims description 3
- 239000000758 substrate Substances 0.000 claims description 3
- 239000004973 liquid crystal related substance Substances 0.000 abstract description 11
- 238000006243 chemical reaction Methods 0.000 description 4
- 239000003086 colorant Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は、グラフィック機能が拡充されたパーソナルコ
ンピュータ、エンジニアリングワークステーションにお
ける、ディスプレイコントローラまたはマイクロプロセ
ッザ等に制御され、CRTディスプレイまたは、液晶、
プラズマディスプレイなどを表示するための画像信号を
発生する画像信号処理装置に関し、特に表示データをデ
ィスプレイ表示データに変換するパレット(ルックアッ
プテーブルとも呼ばれる。)を有する画像信号処理装置
に関する。
ンピュータ、エンジニアリングワークステーションにお
ける、ディスプレイコントローラまたはマイクロプロセ
ッザ等に制御され、CRTディスプレイまたは、液晶、
プラズマディスプレイなどを表示するための画像信号を
発生する画像信号処理装置に関し、特に表示データをデ
ィスプレイ表示データに変換するパレット(ルックアッ
プテーブルとも呼ばれる。)を有する画像信号処理装置
に関する。
[従来の技術]
第2図に画素単位の表示データを、ディスプレイ表示デ
ータ(たとえば、デジタルRGBデータ)に変換するパ
レットを具備した、CRTディスプレイ及び、液晶また
はプラズマディスプレイを表示するシステムの方式の従
来例を示す。第2図の従来例によれば、パレット82は
、RAMで構成されており(以下パレットRAMと称す
る)、ディスプレイコントローラ81により、]画素単
位に相当するクロック92(ピクセルクロック)と各画
素単位の表示データ99(ピクセルアドレス)を供給さ
れる。パレット82は、この表示データをアドレスとし
て、RAMの読み出し動作を行なうことでディスプレイ
表示データ93への変換を行なっている。パレットの変
換データは、80のマイクロプロセッサより、データパ
ス96を介してパレットRAMに書き込まれる。パレッ
トにより変換されたディスプレイ表示データ93は、8
3のデジタル・アナログ変換器(以下D/A変換器と称
する)によりCRTディスプレイ表示用の信号88(例
えばアナログRGB信号)に変換され、CRTディスプ
レイ87に供給される。またCRTディスプレイへの同
期信号91は、ディスプレイコントローラ81より供給
される。一方、液晶またはプラズマディスプレイを表示
するのには、83のD/A変換器の出力であるCRTデ
ィスプレイ用のアナログ信号を84のアナログデジタル
変換器(以下A/D変換器と称する)によりA/D変換
したのち、液晶、プラズマディスプレイインターフエイ
ス装置85に、ディスプレイ表示データとして供給され
る。また、インターフェイス装置85は、ディスプレイ
コントローラ81より、1画素単位に相当するビクセル
クロツク92を供給され、各画素毎のデータを取り込む
。液晶、プラズマディスプレイ表示のための同期信号も
、ディスプレイコントローラ81より、インターフェイ
ス装置に供紹される。その後、インターフエイス装置8
5は、液晶またはプラズマディスプレイ86を表示する
。
ータ(たとえば、デジタルRGBデータ)に変換するパ
レットを具備した、CRTディスプレイ及び、液晶また
はプラズマディスプレイを表示するシステムの方式の従
来例を示す。第2図の従来例によれば、パレット82は
、RAMで構成されており(以下パレットRAMと称す
る)、ディスプレイコントローラ81により、]画素単
位に相当するクロック92(ピクセルクロック)と各画
素単位の表示データ99(ピクセルアドレス)を供給さ
れる。パレット82は、この表示データをアドレスとし
て、RAMの読み出し動作を行なうことでディスプレイ
表示データ93への変換を行なっている。パレットの変
換データは、80のマイクロプロセッサより、データパ
ス96を介してパレットRAMに書き込まれる。パレッ
トにより変換されたディスプレイ表示データ93は、8
3のデジタル・アナログ変換器(以下D/A変換器と称
する)によりCRTディスプレイ表示用の信号88(例
えばアナログRGB信号)に変換され、CRTディスプ
レイ87に供給される。またCRTディスプレイへの同
期信号91は、ディスプレイコントローラ81より供給
される。一方、液晶またはプラズマディスプレイを表示
するのには、83のD/A変換器の出力であるCRTデ
ィスプレイ用のアナログ信号を84のアナログデジタル
変換器(以下A/D変換器と称する)によりA/D変換
したのち、液晶、プラズマディスプレイインターフエイ
ス装置85に、ディスプレイ表示データとして供給され
る。また、インターフェイス装置85は、ディスプレイ
コントローラ81より、1画素単位に相当するビクセル
クロツク92を供給され、各画素毎のデータを取り込む
。液晶、プラズマディスプレイ表示のための同期信号も
、ディスプレイコントローラ81より、インターフェイ
ス装置に供紹される。その後、インターフエイス装置8
5は、液晶またはプラズマディスプレイ86を表示する
。
[発明が解決しようとずる課題]
現状の平面ディスプレイの階調表示能力はモノクロでせ
いぜい16階調であり、またカラー液晶でも4096色
である。CRTのためのパレットとしては通常2621
44色表示可能なパレットを有している。従来の技術で
は平面ディスプレイ使用時において、このパレットを全
て動作させ、その情報すなわち変換データを出力しなけ
ればならず、平面ディスプレイを使用時にucRTディ
スプレイ表示時と同様な消費電流を消費してしまうとい
う問題を有していた。
いぜい16階調であり、またカラー液晶でも4096色
である。CRTのためのパレットとしては通常2621
44色表示可能なパレットを有している。従来の技術で
は平面ディスプレイ使用時において、このパレットを全
て動作させ、その情報すなわち変換データを出力しなけ
ればならず、平面ディスプレイを使用時にucRTディ
スプレイ表示時と同様な消費電流を消費してしまうとい
う問題を有していた。
本発明は上記問題点を解決するちので、その目的とする
ところは、CRTディスプレイと平面ディスプレイが表
示可能であり、かつ平面ディスプレイ表示時にバレッ1
・において不必要すなわち表示に関係しない回路の電流
を流さないことを実現した低消費電流のパレットを有す
る画像信号処理装置を提供することにある。
ところは、CRTディスプレイと平面ディスプレイが表
示可能であり、かつ平面ディスプレイ表示時にバレッ1
・において不必要すなわち表示に関係しない回路の電流
を流さないことを実現した低消費電流のパレットを有す
る画像信号処理装置を提供することにある。
[課題を解決するための手段]
本発明の画像信号処理装置は、ディスプレイコン1・ロ
ーラまたはマイクロプロセッサにより制御され、画素単
位の表示データを入力とし、前記表示データをディスプ
レイ表示データに変換する記憶装置であるパレットを有
する画像信号処理装置において、第1に、CRTディス
プレイ表示データに変換するパレットと、平面ディスプ
レイ表示データに変換するパレットと、前記CRTディ
スプレイと平面ディスプレイの少なくとも一方を選択す
る駆動装置と、前記CRT及び平面ディスプレイを表示
するための画像信号を出力する装置とを具備したことを
特徴とする。
ーラまたはマイクロプロセッサにより制御され、画素単
位の表示データを入力とし、前記表示データをディスプ
レイ表示データに変換する記憶装置であるパレットを有
する画像信号処理装置において、第1に、CRTディス
プレイ表示データに変換するパレットと、平面ディスプ
レイ表示データに変換するパレットと、前記CRTディ
スプレイと平面ディスプレイの少なくとも一方を選択す
る駆動装置と、前記CRT及び平面ディスプレイを表示
するための画像信号を出力する装置とを具備したことを
特徴とする。
第2に前記画像信号処理装置において、CRTディスプ
レイ表示データに変換するパレットに記憶された一部の
情報と、平面ディスプレイ表示データに変換するパレッ
トに記憶された情報とが同一となる手段を具備したこと
を特徴とする。
レイ表示データに変換するパレットに記憶された一部の
情報と、平面ディスプレイ表示データに変換するパレッ
トに記憶された情報とが同一となる手段を具備したこと
を特徴とする。
第3に、前記画像信号処理装置において、前記第l、第
2の手段を同一の半導体基板上に集積したことを特徴と
する。
2の手段を同一の半導体基板上に集積したことを特徴と
する。
[実 施 例]
以下本発明について、実施例に基づいて説明する。第1
図は、本発明の実施例を示す図である。
図は、本発明の実施例を示す図である。
100が本発明による画像信号処理装置であり、同一半
導体基板上に構成される。101は表示コントローラと
のインターフェースエ/F部であり、表示コントローラ
よりビクセルクロツク116とビクセルアドレス].
1 7を供給される。]02及び118はパレットであ
る。パレッl・はRAM (Random Acces
s Memory)て構成されており、表示コントロー
ラから供給された表示データ(ビクセルアドレス)を1
02のパレットではR(Red・赤) 6b i t.
G (Green :緑)6bit,B (B]ue
:青)6bitのデジタル力ラーデータ(112〜11
4)に変換している。118は平面ディスプレイLCD
またはFDPのためのパレットである。103〜105
は、各R.G.Bのパレット出力データを、D/A変換
するためにデコードをするデコーダ106〜108は、
各R.G,BのD/A変換器である。115は、液晶ま
たはプラズマディスプレイインターフエイス装置であり
、1ooの画像信号処理装置から、パレット118によ
り変換されたデータを供給され、液晶またはプラズマデ
ィスプレイを表示する。一方、109〜111はアナロ
グRGB信号出力であり、106〜108のD/A変換
器によりD/A変換されたアナログRGB信号が出力さ
れ、CRTディスプレイを表示する。
導体基板上に構成される。101は表示コントローラと
のインターフェースエ/F部であり、表示コントローラ
よりビクセルクロツク116とビクセルアドレス].
1 7を供給される。]02及び118はパレットであ
る。パレッl・はRAM (Random Acces
s Memory)て構成されており、表示コントロー
ラから供給された表示データ(ビクセルアドレス)を1
02のパレットではR(Red・赤) 6b i t.
G (Green :緑)6bit,B (B]ue
:青)6bitのデジタル力ラーデータ(112〜11
4)に変換している。118は平面ディスプレイLCD
またはFDPのためのパレットである。103〜105
は、各R.G.Bのパレット出力データを、D/A変換
するためにデコードをするデコーダ106〜108は、
各R.G,BのD/A変換器である。115は、液晶ま
たはプラズマディスプレイインターフエイス装置であり
、1ooの画像信号処理装置から、パレット118によ
り変換されたデータを供給され、液晶またはプラズマデ
ィスプレイを表示する。一方、109〜111はアナロ
グRGB信号出力であり、106〜108のD/A変換
器によりD/A変換されたアナログRGB信号が出力さ
れ、CRTディスプレイを表示する。
液晶またはプラズマディスプレイインターフエイス装置
への出力は、上記の実施例以外にもディスプレイの表示
能力などに対応してきめればよい。またこの第1図の実
施例では、パレットRAMへのデータの書き込みを行な
う回路は省略してある。
への出力は、上記の実施例以外にもディスプレイの表示
能力などに対応してきめればよい。またこの第1図の実
施例では、パレットRAMへのデータの書き込みを行な
う回路は省略してある。
〔発明の効果]
以上述べたように本発明によれば、CRTディスプレイ
と平面ディスプレイが表示可能である画像信号処理装置
において、CRTディスプレイ用パレット、平面ディス
プレイ用パレットを同時に持つことにより、平面ディス
プレイ使用時に必要とされるパレットのみを動作状態と
させることが可能となり、CRT表示のためのパレット
を用いた平面ディスプレイを表示する場合に比べ、パレ
ッ1・で消費する電流を低減でき、低消費電流の画像信
号処理装置とすることができるという効果を有する。
と平面ディスプレイが表示可能である画像信号処理装置
において、CRTディスプレイ用パレット、平面ディス
プレイ用パレットを同時に持つことにより、平面ディス
プレイ使用時に必要とされるパレットのみを動作状態と
させることが可能となり、CRT表示のためのパレット
を用いた平面ディスプレイを表示する場合に比べ、パレ
ッ1・で消費する電流を低減でき、低消費電流の画像信
号処理装置とすることができるという効果を有する。
第1図は、本発明の実施例を示すブロック図。
第2図は、従来例を示すブロック図である。
以上
Claims (3)
- (1)ディスプレイコントローラまたは、マイクロプロ
セッサにより制御され、画素単位の表示データを入力と
し、前記表示データをディスプレイ表示データに変換す
る記憶装置であるパレットを有する画像信号処理装置に
おいて、CRTディスプレイ表示データに変換するパレ
ットと、平面ディスプレイ表示データに変換するパレッ
トと、前記CRTディスプレイと平面ディスプレイの少
なくとも一方を選択する駆動装置と、前記CRT及び平
面ディスプレイを表示するための画像信号を出力する装
置とを具備したことを特徴とする画像信号処理装置。 - (2)CRTディスプレイ表示データに変換するパレッ
トに記憶された一部の情報と、平面ディスプレイ表示デ
ータに変換するパレットに記憶された情報とが同一とな
る手段を具備したことを特徴とする請求項1記載の画像
信号処理装置。 - (3)請求項1または2記載の画像信号処理装置を同一
半導体基板上に集積したことを特徴とする画像信号処理
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1233318A JPH0395591A (ja) | 1989-09-08 | 1989-09-08 | 画像信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1233318A JPH0395591A (ja) | 1989-09-08 | 1989-09-08 | 画像信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0395591A true JPH0395591A (ja) | 1991-04-19 |
Family
ID=16953256
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1233318A Pending JPH0395591A (ja) | 1989-09-08 | 1989-09-08 | 画像信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0395591A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007236664A (ja) * | 2006-03-09 | 2007-09-20 | Shiroki Corp | リクライニング装置 |
CN104361879A (zh) * | 2014-11-28 | 2015-02-18 | 东南大学 | 一种显示器校准方法 |
-
1989
- 1989-09-08 JP JP1233318A patent/JPH0395591A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007236664A (ja) * | 2006-03-09 | 2007-09-20 | Shiroki Corp | リクライニング装置 |
CN104361879A (zh) * | 2014-11-28 | 2015-02-18 | 东南大学 | 一种显示器校准方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5552800A (en) | Color display control apparatus for controlling display gray scale of each scanning frame or each plurality of dots | |
US6922189B2 (en) | Image-signal driving circuit eliminating the need to change order of inputting image data to source driver | |
KR100584056B1 (ko) | 표시 장치 및 표시용 구동 회로 | |
JP4050240B2 (ja) | 表示装置の駆動システム | |
US20060208983A1 (en) | Liquid crystal display and driving method thereof | |
JP2003084736A (ja) | 液晶表示装置 | |
JP3859514B2 (ja) | サブサンプリングされたy/cカラー信号によるフラットパネル駆動 | |
JPH02124593A (ja) | 階調表示装置 | |
JP2006171761A (ja) | 表示装置及びその駆動方法 | |
JP3882593B2 (ja) | 表示駆動装置及び駆動制御方法 | |
JPH0395591A (ja) | 画像信号処理装置 | |
KR940003622B1 (ko) | 화상 신호 처리 장치 | |
JP2001166752A (ja) | 液晶表示装置 | |
JP2001249655A (ja) | 表示装置 | |
JP2973209B2 (ja) | 画像信号処理装置 | |
JP3172450B2 (ja) | 画像情報処理装置 | |
JP2967729B2 (ja) | 表示制御装置 | |
JP2656267B2 (ja) | 表示制御装置 | |
JPH01105295A (ja) | 表示制御装置 | |
CN112349253A (zh) | 过驱动补偿方法及其装置 | |
JPH0451091A (ja) | 画像信号発生装置 | |
JPH0561447A (ja) | 表示体制御システム | |
JPH02204781A (ja) | カラー信号合成装置 | |
JPH02250087A (ja) | 表示制御装置 | |
JP2004326006A (ja) | Dstn制御方法とその装置 |