JPH033963B2 - - Google Patents

Info

Publication number
JPH033963B2
JPH033963B2 JP56178637A JP17863781A JPH033963B2 JP H033963 B2 JPH033963 B2 JP H033963B2 JP 56178637 A JP56178637 A JP 56178637A JP 17863781 A JP17863781 A JP 17863781A JP H033963 B2 JPH033963 B2 JP H033963B2
Authority
JP
Japan
Prior art keywords
tuning
signal
threshold
mode
sweep
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56178637A
Other languages
English (en)
Other versions
JPS5880921A (ja
Inventor
Eishin Kakihara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP17863781A priority Critical patent/JPS5880921A/ja
Publication of JPS5880921A publication Critical patent/JPS5880921A/ja
Publication of JPH033963B2 publication Critical patent/JPH033963B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0041Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers
    • H03J1/005Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers in a loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Description

【発明の詳細な説明】 この発明はPLLシンセサイザ選局方式の受信
機に関するものである。
この発明の基礎となる受信機は、第1図に示す
ように、選局開始操作に応答して周波数掃引を開
始し、受信信号レベルが所定しきい値より高いこ
とを示す局探知信号が発生したときに周波数掃引
を停止する掃引選局とプリセツト選局とが可能な
PLLシンセサイザ選局回路1と、このPLLシン
セサイザ選局回路1により選局された周波数の受
信信号の再生モードがオートモードまたは強制モ
ノラルモードに切替えられるFMステレオ復調器
(オート/モノラルモード切替回路)5と、前記
PLLシンセサイザ選局回路1の選局動作完了時
に前記局探知信号の有無を検出し前記局探知信号
があつたときにのみ前記FMステレオ復調器(オ
ート/モノラルモード切替回路)5の再生モード
をオートモードに設定するDフリツプフロツプ
(局探知信号検出回路)9とを備えている。
より詳しく説明すると、この受信機は、フロン
トエンド2の出力を中間周波増幅器3を介して
FM検波器4で検波し、このFM検波器4の出力
をFMステレオ復調器5およびミユーテイング回
路10を介してとり出すようになつている。選局
は、フロントエンド2とプリスケーラ6とPLL
コントローラ7と低域ろ波器8とでPLLシンセ
サイザ選局回路1を構成し、掃引選局を行うかま
たはプリセツト選局を行うようになつている。掃
引選局は、選局操作によりPLLシンセサイザ選
局回路1におけるアツプまたはダウンの周波数掃
引が開始され、FM検波器4で検出される受信信
号レベルが所定しきい値より大きいことを示す局
探知信号が発生したときにPLLシンセサイザ選
局回路1が周波数掃引を停止することにより行わ
れる。一方、プリセツト選局は、選局すべき周波
数をPLLコントローラ7にあらかじめセツトし
ておき、チヤンネル選択することにより行われ
る。
選局動作中、PLLコントローラ7よりミユー
テイング信号が出力され、このミユーテイング信
号によりミユーテイング回路10が作動して選局
時の雑音を消去するようになつている。
Dフリツプフロツプ9は、ミユーテイング信号
をクロツク入力Cとするとともに局探知信号をデ
ータ入力Dとし、ミユーテイング信号発生中、す
なわち選局動作中検出状態にあり、ミユーテイン
グ信号の立下がり、すなわち、選局動作完了に応
答して保持状態となる。したがつて、掃引選局に
おいて、局探知信号が発生せず、周波数掃引を行
つている間はDフリツプフロツプ9は検出状態に
あり、出力は前の状態を保持している。もし探
知信号が発生すると、周波数掃引が停止し、その
結果、ミユーテイング信号の立下がりで局探知信
号はDフリツプフロツプ9に読み込まれて出力
は低レベルになる。Dフリツプフロツプ9は出
力が低レベルの状態をつぎの選局動作が行われる
まで保持し、出力が低レベルとなることにより
FMステレオ復調器5の再生モードをオートモー
ドに設定する。
一方、プリセツト選局において、選局操作を行
うとミユーテイング信号が発生し、選局動作が完
了するとミユーテイング信号が立下がる。この
際、局探知信号の有無に無関係にプリセツトした
周波数が選局される。Dフリツプフロツプ9は、
ミユーテイング信号が発生すると検出状態となる
とともにミユーテイング信号の立下がりに応答し
て保持状態となるが受信信号レベルが自動掃引を
停止するしきい値より低く、局探知信号が発生し
なかつたときには出力が高レベルの状態とな
り、ミユーテイング信号の立下がりによりその状
態が保持され、選局完了後のFMステレオ復調器
5の再生モードを強制モノラルモードに設定す
る。また、受信信号レベルが自動掃引を停止する
しきい値より高く、局探知信号が発生とたときは
ミユーテイング信号の立下がりによりDフリツプ
フロツプ9の出力が低レベルの状態となり、そ
の状態が保持され、選局完了後のFMステレオ復
調器5の再生モードをオートモードに設定する。
したがつて、FM検波器4によつて所定レベル以
上の受信信号が検波されたときは、局探知信号が
発生し、再生モードはオートモードに設定され
る。その結果、受信信号が安定的に得られる状態
で、再生モードはパイロツト信号の有無に応じて
ステレオモードとモノラルモードとの間で自動的
に切替えられる。また、局探知信号が得られない
ときは、再生モードは受信された放送信号がステ
レオ信号あるいはモノラル信号のいずれかにかか
わらずモノラルモードに設定される。その結果、
弱信号入力時には常にモノラルモードで再生され
ることとなり、特に弱入力のステレオ放送を再生
するときにステレオモードで再生するものに比べ
て感度を上げることができ(ステレオ受信はモノ
ラル受信に比べ通常20dB程度大きい入力信号が
必要とされる)、良好な受信を実現できる。
なお、Dフリツプフロツプ9のリセツト入力R
に接続したタクトスイツチ11をオンすることに
よりFMステレオ復調器5の再生モードを手動で
モノラルモードに設定することができる。
このような第1図の受信機は、受信信号レベル
がしきい値を越えたときに発生する局探知信号を
自動掃引の停止信号とオート/モノラルモード切
替信号とに共用しているが、局探知信号を発生さ
せるしきい値は、ステレオ再生が可能な受信信号
レベルをもとにしてしきい値を決定する必要があ
り、このようにしきい値を低く設定すると自動掃
引の際にノイズや妨害信号によつて周波数掃引が
簡単に停止するという問題があつた。
したがつて、この発明の目的は、プリセツト選
局あるいは掃引選局時において受信信号レベルが
比較的低くてもステレオ再生を行うことができ、
しかも、ノイズや妨害信号による自動掃引の停止
を防止することができる受信機を提供することで
ある。
この発明の一実施例を第2図に示す。すなわ
ち、この受信機は、FM検波器4から出力される
局探知信号をしきい値切替回路12を介して
PLLコントローラ7およびDフリツプフロツプ
9に力するようにし、PLLコントローラ7から
掃引選局動作中掃引選局動作信号を発生させ、こ
の掃引選局動作信号の有無に応答してPLLコン
トローラ7およびDフリツプフロツプ9に力され
る局探知信号のしきい値切替を行うことにより、
局探知信号が発生するしきい値を高低に切替える
ようにしたものである。すなわち、しきい値切替
回路12を、掃引選局動作信号の有無に応答して
局探知信号が発生するしきい値をプリセツト選局
時には第1のしきい値に、掃引選局時には第1の
しきい値より高い第2のしきい値に切替えるよう
に構成したものである。
この受信機は、掃引選局において、選局操作を
行うと、PLLシンセサイザ選局回路1における
アツプまたはダウンの周波数掃引が開始するとと
もにPLLコントローラ7から掃引選局動作信号
およびミユーテイング信号が発生してしきい値切
替回路12が局探知信号のしきい値を高くするよ
うに切替わり、FM検波器4の局探知信号が高い
方のしきい値以下では局探知信号は発生せず、高
い方のしきい値で局探知信号が発生すると、周波
数掃引が停止し、掃引選局動作信号がなくなつて
しきい値切替回路12が局探知信号のしきい値を
低くするように切替わり、局探知信号は、局探知
信号が低い方のしきい値を越えることにより発生
し、Dフリツプフロツプ9は局探知信号を検出し
て出力が低レベルとなり、ミユーテイング信号
の立下がりによりDフリツプフロツプ9は出力
が低レベルの状態を保持し、出力が低レベルと
なることによりFMステレオ復調器5の再生モー
ドをオートモードに設定する。
一方、プリセツト選局において、選局操作を行
うと、第1図のものと同様に選局動作を行い、D
フリツプフロツプ9は局探知信号の有無に応じて
第1図のものと同様にFM復調回路5のオートモ
ードとモノラルモードとを切替える。この場合、
PLLコントローラ7からは掃引選局動作信号は
発生しないため、しきい値切替回路12は局探知
信号のしきい値を低くするように切替わり、局探
知信号のレベルが低い方のしきい値を越えたとき
にオートモードにし、低い方のしきい値以下のと
きにモノラルモードにする。
その他の動作は第1図のものと同様である。
このように、この実施例は、Dフリツプフロツ
プ9を付設して選局時に局探知信号があつたとき
にのみFMステレオ復調器5の再生モードをオー
トモードに設定するようにしたため、プリセツト
選局時において、局探知信号レベルが低いときは
再生モードが強制モノラルモードに設定されるこ
とになり、ステレオ再生とモノラル再生との間の
再生モード変動は生じない。また、局探知信号を
発生させる回路にヒステリシス特性をもたせる必
要はない。さらに、掃引選局動作中、PLLコン
トローラ7から掃引選局動作信号を発生させ、こ
の掃引選局動作信号の有無により局探知信号のし
きい値を高低に切替えるようにしたため、受信信
号レベルが比較的低くてもステレオ再生を行うこ
とができ、しかもノイズや妨害信号による自動掃
引の停止を防止することができる。
以上のように、この発明の受信機は、選局開始
操作に応答して周波数掃引を開始し、受信信号レ
ベルが所定しきい値より高いことを示す局探知信
号が発生したときに周波数掃引を停止する掃引選
局とプリセツト選局とが可能で、掃引選局動作中
に掃引選局動作信号を発生するPLLシンセサイ
ザ選局回路と、前記掃引選局動作信号の有無に応
答して前記局探知信号が発生するしきい値をプリ
セツト選局時には第1のしきい値に、掃引選局時
には第1のしきい値より高い第2のしきい値に切
替えるしきい値切替回路と、前記PLLシンセサ
イザ選局回路により選局された周波数の受信信号
の再生モードがオートモードまたは強制モノラル
モードに切替えられるオート/モノラルモード切
替回路と、前記PLLシンセサイザ選局回路の選
局動作完了時に前記局探知信号の有無を検出し前
記受信信号の再生モードをオートモードに設定す
るラツチ回路からなる局探知信号検出回路とを備
えているので、受信信号レベルが比較的低くても
ステレオ再生を行うことができ、しかもノイズや
妨害信号による自動掃引の停止を防止できるとい
う効果がある。
【図面の簡単な説明】
第1図はこの発明の基礎となる受信機のブロツ
ク図、第2図はこの発明の一実施例のブロツク図
である。 1……PLLシンセサイザ選局回路、5……FM
ステレオ復調器(オート/モノラルモード切替回
路)、9……Dフリツプフロツプ(局探知信号検
出回路)、12……しきい値切替回路。

Claims (1)

    【特許請求の範囲】
  1. 1 選局開始操作に応答して周波数掃引を開始
    し、受信信号レベルが所定しきい値より高いこと
    を示す局探知信号が発生したときに周波数掃引を
    停止する掃引選局とプリセツト選局とが可能で、
    掃引選局動作中に掃引選局動作信号を発生する
    PLLシンセサイザ選局回路と、前記掃引選局動
    作信号の有無に応答して前記局探知信号が発生す
    るしきい値をプリセツト選局時には第1のしきい
    値に、掃引選局時には第1のしきい値より高い第
    2のしきい値に切替えるしきい値切替回路と、前
    記PLLシンセサイザ選局回路により選局された
    周波数の受信信号の再生モードがオートモードま
    たは強制モノラルモードに切替えられるオート/
    モノラルモード切替回路と、前記PLLシンセサ
    イザ選局回路の選局動作完了時に前記局探知信号
    の有無を検出し前記受信信号の再生モードをオー
    トモードに設定するラツチ回路からなる局探知信
    号検出回路とを備えた受信機。
JP17863781A 1981-11-07 1981-11-07 受信機 Granted JPS5880921A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17863781A JPS5880921A (ja) 1981-11-07 1981-11-07 受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17863781A JPS5880921A (ja) 1981-11-07 1981-11-07 受信機

Publications (2)

Publication Number Publication Date
JPS5880921A JPS5880921A (ja) 1983-05-16
JPH033963B2 true JPH033963B2 (ja) 1991-01-21

Family

ID=16051933

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17863781A Granted JPS5880921A (ja) 1981-11-07 1981-11-07 受信機

Country Status (1)

Country Link
JP (1) JPS5880921A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS48102902A (ja) * 1972-04-07 1973-12-24

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS48102902A (ja) * 1972-04-07 1973-12-24

Also Published As

Publication number Publication date
JPS5880921A (ja) 1983-05-16

Similar Documents

Publication Publication Date Title
US5220687A (en) Radio receiver having switch for switching between a wide filter and a narrow filter
US4356567A (en) Radio receiver with bandwidth switching
JPS636165B2 (ja)
EP0286366B1 (en) Space diversity receiving system
US4387469A (en) Tuner control system
JPH0572137B2 (ja)
US4087641A (en) Noise limiting circuit for FM stereo receiver
US3660765A (en) Squelch circuit having short and long time constant filters for squelch tail elimination
US4916741A (en) FM/FMX stereophonic receiver
JPH033963B2 (ja)
KR920008266Y1 (ko) Tv방송의 6채널 수신시 fm혼신방지회로
JPH0613943A (ja) ラジオ受信機
JPS5880920A (ja) 受信機
JPS6149853B2 (ja)
JPS5917740A (ja) スペ−ス・ダイバ−シテイ受信機
JPH036031Y2 (ja)
JP3124119B2 (ja) 受信機
JPH0352061Y2 (ja)
JPS6329446B2 (ja)
JPS5920286B2 (ja) デジタルプリセツトチユ−ナ
JPS6211085Y2 (ja)
JPS5932924B2 (ja) 自動選局装置
JPS60134632A (ja) Am受信機
JPS62139433A (ja) レシ−バ−の音場補正機能自動切換回路
JPS6242542B2 (ja)