JPH03287291A - Driving circuit of image display device - Google Patents

Driving circuit of image display device

Info

Publication number
JPH03287291A
JPH03287291A JP8746390A JP8746390A JPH03287291A JP H03287291 A JPH03287291 A JP H03287291A JP 8746390 A JP8746390 A JP 8746390A JP 8746390 A JP8746390 A JP 8746390A JP H03287291 A JPH03287291 A JP H03287291A
Authority
JP
Japan
Prior art keywords
clock
signal
shift register
display device
image display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8746390A
Other languages
Japanese (ja)
Inventor
Tatsuji Asakawa
浅川 辰司
Minoru Akatsuka
赤塚 實
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AGC Inc
Original Assignee
Asahi Glass Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Glass Co Ltd filed Critical Asahi Glass Co Ltd
Priority to JP8746390A priority Critical patent/JPH03287291A/en
Publication of JPH03287291A publication Critical patent/JPH03287291A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To display a high-definition image by sampling and holding the image signal of a data line by using a sampling signal of logic between the output of a common shift register and the polyphase clocks of two systems when the image signal is supplied to column electrodes of the image display device. CONSTITUTION:Sample-and-hold circuits 6 - 10 and 11 - 15 form the two systems and half-bit shift registers 1 and 2 are connected in stages and used in common between the systems. A clock of one phase is frequency-divided to generate the transfer clock and polyphase clock of the shift registers 1 and 2; and the image signal of the data line is sampled and held by using the logic signal between the outputs of the shift registers 1 and 2 and the polyphase clocks of the systems, so that even when the number of column electrodes increases, the image signal is sampled and held with the sampling signal generated by using the shift registers 1 and 2 operating with a clock of frequency a half or less than the conventional one and a logic circuit. Consequently, the high- definition image signal can be driven.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、基板間に液晶を挟持し、画素毎に能動素子で
液晶を駆動する画像表示装置の駆動回路に関するもので
ある。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a drive circuit for an image display device in which a liquid crystal is sandwiched between substrates and the liquid crystal is driven by an active element for each pixel.

[従来の技術] シフトレジスターとサンプル・ホールド回路を有する従
来の画像表示装置の駆動回路を第18図に示す。(11
7)の−ビットのシフトレジスターを多段連結し、各シ
フトレジスター出力り、(11,D、(21,D、(3
)、・・・で、3本のデータ線の画像信号DA、DB、
Deを順次サンプル・ホールドする。第20図タイミン
グチャートに示すタイミングでり、(1)が1’(vo
、)になると、データスイッチ(118)をオンし、デ
ータ容量(119)にそのタイミングの画像信号をサン
プリングする。
[Prior Art] FIG. 18 shows a conventional drive circuit for an image display device having a shift register and a sample-and-hold circuit. (11
7) - bit shift registers are connected in multiple stages, and each shift register output is (11, D, (21, D, (3
), . . ., the image signals DA, DB, of the three data lines are
Sample and hold De sequentially. At the timing shown in the timing chart in Figure 20, (1) is 1' (vo
, ), the data switch (118) is turned on and the image signal at that timing is sampled into the data capacity (119).

D、 (1)が°O’ (vBB)で(11g)をオフ
し、サンプリングした画像信号を(119)にホールド
する。サンプル・ホールドされた画像信号は、バッファ
アンプ(120)よりバッファ出力される。イネーブル
信号Wが“1°で閉じるトランスファースイッチ(12
1)を通して、画像表示装置の各列電極にD(1)’、
 D(2) 、D(3) 、・・・の画像信号が同時に
供給される。第19図は1ビツトのシフトレジスターの
回路図である。クロック制御型インバーター(122)
 、 (127)は同時にオン又はオフし、同様に(1
24) 、 (125)が同時にオン又はオフする。ク
ロックCKが°1° (VDD)でデータDを(122
)より入力するとともに、 (126) 、 (127
)でそれまでの出力信号Qをホールドし、GKが’O’
 (vss)では(128)により反転クロックを“1
゛ とし、(122)より入れたデータを(123)。
D, (1) turns off (11g) at °O' (vBB) and holds the sampled image signal at (119). The sampled and held image signal is buffered and output from a buffer amplifier (120). The enable signal W is “1° closed transfer switch (12
1) to each column electrode of the image display device, D(1)',
Image signals D(2), D(3), . . . are supplied simultaneously. FIG. 19 is a circuit diagram of a 1-bit shift register. Clock controlled inverter (122)
, (127) are simultaneously on or off, and similarly (1
24) and (125) are turned on or off at the same time. When the clock CK is 1° (VDD), the data D is (122
), as well as (126) and (127
) holds the output signal Q up to that point, and GK becomes 'O'.
(vss), the inverted clock is set to “1” by (128).
゛, and the data entered from (122) is (123).

(124)によってホールドするとともに、(125)
While holding by (124), (125)
.

(126)によって出力Qに伝達する。第20図に示す
様にシフトレジスターはデータDllをクロックCLで
転送し、−クロック周期毎に順次り、(1)。
(126) to the output Q. As shown in FIG. 20, the shift register transfers the data Dll using the clock CL, sequentially at each clock cycle (1).

D、、(2)、Dヨ(3)、・・・が1°となっている
。画像表示装置では上記の様な列電極の駆動回路を基板
の上下にそれぞれ実装し、奇数番目の列電極は上側の駆
動回路、偶数番目の列電極は下側の駆動回路から画像信
号を供給する構成がとられる。上側の駆動回路に第20
図のタイミングを用いた場合、下側の駆動回路にはクロ
ックCLの半周期遅延したデータとクロック、即ち反転
クロックを用いる。
D, , (2), Dyo (3), . . . are 1°. In an image display device, drive circuits for column electrodes such as those described above are mounted on the top and bottom of the substrate, with odd-numbered column electrodes supplying image signals from the upper drive circuit, and even-numbered column electrodes supplying image signals from the lower drive circuit. A configuration is taken. 20th in the upper drive circuit
When the timing shown in the figure is used, the lower drive circuit uses data and a clock delayed by half a cycle of the clock CL, that is, an inverted clock.

全体としてクロックの半周期毎に画像信号をサンプル・
ホールドする。テレビ画像の表示では通常単純線順次方
式の駆動方法が用いられる。−水平走査期間で、画像表
示装置の一行の画素群の画像信号を更新し、NTSCテ
レビ信号の一フイールド期間で、画像表示装置の一フレ
ーム240行の画素群を駆動する。
Overall, the image signal is sampled every half cycle of the clock.
Hold. In displaying television images, a simple line sequential driving method is usually used. - In the horizontal scanning period, the image signal of the pixel group of one row of the image display device is updated, and in one field period of the NTSC television signal, the pixel group of 240 rows of one frame of the image display device is driven.

[発明の解決しようとする問題点1 行数を倍の480行とし、列数を480列以上とした高
精細な画像表示装置では、−水平走査期間の半分の期間
で一行の画素群の画像信号を更新し、−水平走査期間で
二行の画像群を駆動する倍速線順次方式が用いられる。
[Problem to be Solved by the Invention 1] In a high-definition image display device in which the number of rows is doubled to 480 and the number of columns is 480 or more, the image of a group of pixels in one row is displayed in half the horizontal scanning period. A double-speed line sequential method is used in which the signal is updated and two rows of image groups are driven in a -horizontal scanning period.

480行の画素群を有し、三角配置の様に行毎にずれた
画素配置に対しては、従来の列側の駆動回路では、フレ
キシブル基板に集積回路の実装されたTAB、 ICを
二倍の個数使用し、−水平走査期間にサンプル・ホール
ドされた画像信号を、−水平走査期間の半分の期間毎に
異なるTAB、 ICから同じ列電極に順次供給する必
要があり、駆動回路の構成が複雑で実装が難しく、高精
細な画像表示装置を実現しにくい問題点を有していた。
For a pixel arrangement that has 480 rows of pixels and is shifted from row to row like a triangular arrangement, the conventional column-side drive circuit requires twice as many TABs and ICs with integrated circuits mounted on flexible substrates. It is necessary to sequentially supply the image signals sampled and held during the horizontal scanning period to the same column electrode from different TABs and ICs every half of the horizontal scanning period, and the configuration of the drive circuit is It is complicated and difficult to implement, and has problems that make it difficult to realize a high-definition image display device.

[問題点を解決するための手段] 本発明は、画像表示装置を駆動するTAB、 ICの個
数を増やすことなく、列電極に信号を供給するに必要な
端子数となる個数のICを使用でき、又ICにしめる素
子数を倍数より低くおさえ、単純線順次方式及び倍速線
順次方式双方に対応できる画像表示装置の駆動用の集積
回路を得ることを目的とするものである。その目的を達
成するために本発明の駆動回路は、サンプル・ホールド
回路は二系統で、シフトレジスターは半ビットのシフト
レジスターを多段連結して各系統に共通とし、一相のク
ロックを分周してシフトレジスターの転送クロックと多
相のクロックを作り、シフトレジスターの出力と各系統
の多相クロックとの論理信号を用いてデータ線の画像信
号をサンプル・ホールドし、列電極数が多くなっても従
来に比して半分以下の周波数のクロックで動作するシフ
トレジスター、論理回路を用いて作られるサンプリング
信号で画像信号をサンプル・ホールドし、高精細な画像
表示装置を駆動することを要旨としている。
[Means for Solving the Problems] The present invention makes it possible to use as many ICs as the number of terminals required to supply signals to column electrodes without increasing the number of TABs and ICs that drive the image display device. Another object of the present invention is to obtain an integrated circuit for driving an image display device which can accommodate both the simple line sequential method and the double speed line sequential method by keeping the number of elements included in the IC lower than the multiple. To achieve this purpose, the drive circuit of the present invention has two sample-and-hold circuit systems, a shift register of half-bit shift registers connected in multiple stages to be common to each system, and a one-phase clock frequency divided. The transfer clock of the shift register and the multi-phase clock are created using the shift register, and the image signal of the data line is sampled and held using the logic signals of the output of the shift register and the multi-phase clock of each system. The gist of this technology is to sample and hold image signals using sampling signals created using shift registers and logic circuits that operate at a clock frequency less than half that of conventional systems, and drive high-definition image display devices. .

第1図は本発明の画像表示装置の駆動回路の構成図であ
る。画像信号をサンプル・ホールドするサンプリング信
号を作成するのに必要なタイミング信号を転送するシフ
トレジスターは、水平走査のスタート信号D6をデータ
入力としく1)、 (2)の様に半ビットのシフトレジ
スターを多段連結して各系統に共通している。(3)は
一相のクロックCLを1/N分周し、シフトレジスター
の転送クロックφ3.φ2.φ3.・・・と、一方の系
統のサンプリング信号を作成するのに必要なタイミング
信号となるN相の多相のクロックを作り、(4)は一相
のクロックCL’を用いて他方の系統のサンプリング信
号を作成するのに必要なタイミング信号となるN相の多
相のクロックを作っている。(4)は(3)と同様な構
成とすることができる。リセット信号Rは水平帰線期間
に分周回路を初期状態にするのに用い、Pはサンプリン
グ信号の出力パルス幅を選定するのに用いる。論理回路
(5)は(1)のシフトレジスターの出力と、(3)及
び(4)の多相クロックからサンプリング信号を作成す
る。そのサンプリング信号でデータスイッチ (6)、
 (11)をオン・オフさせ、データ容量(7)、(1
2)にデータ線の画像信号DA、D”をサンプル・ホー
ルドする。
FIG. 1 is a configuration diagram of a drive circuit of an image display device according to the present invention. The shift register that transfers the timing signal necessary to create the sampling signal that samples and holds the image signal is a half-bit shift register as shown in 1) and (2), with the horizontal scanning start signal D6 as the data input. are connected in multiple stages and are common to each system. (3) divides the one-phase clock CL by 1/N, and the shift register transfer clock φ3. φ2. φ3. ..., create an N-phase polyphase clock that is the timing signal necessary to create the sampling signal of one system, and (4) use the one-phase clock CL' to sample the other system. It creates an N-phase multiphase clock that serves as the timing signal necessary to create the signal. (4) can have the same configuration as (3). The reset signal R is used to initialize the frequency divider circuit during the horizontal retrace period, and P is used to select the output pulse width of the sampling signal. A logic circuit (5) creates a sampling signal from the output of the shift register (1) and the multiphase clocks (3) and (4). Data switch (6) with that sampling signal,
Turn on and off (11), data capacity (7), (1
2) Sample and hold the image signals DA, D'' on the data line.

−水平走査期間の画像信号を各データ容量に蓄えた後、
水平帰線期間のイネーブル信号W。の’ 1 ’  (
Vflfl)に同期してトランスファースイッチ(8)
、 (13)をオンさせ、バッファアンプ(9)。
- After storing the image signals of the horizontal scanning period in each data capacity,
Enable signal W during horizontal retrace period. '1' (
Transfer switch (8) in synchronization with Vflfl)
, (13) is turned on, and the buffer amplifier (9) is turned on.

(14)の入力容量に信号を転送し、バッファアンプで
低出力抵抗の信号に変換する。サンプリング信号の順序
からみて同位置の二系統のバッファアンプ(9)、(1
4)の出力は、それぞれセレクト信号W、W“で制御さ
れるセレクトスイッチ(10)、 (15)を介して一
つの端子に導かれ、D(1)として列電極に供給される
。(6)〜(10)は一方の系統のサンプル・ホールド
回路、(11)〜(15)は他方の系統のサンプル・ホ
ールド回路である。w、、w、w’の信号は、レベル変
換回路(16)で’O’、’1’に相当するVss、V
noの信号電位をVBB、V。0に変換して、各系統の
トランスファースイッチ、セレクトスイッチを開閉して
いる。画像信号がサンプル・ホールドされるデータ線は
、一方の系統が赤(R)、緑(G)、青(B)に対応す
る画像信号[IA、 DI′、 DCの三本のデータ線
、他方の系統が同様な三色に対応するDA′IIB’ 
、 D”の三本のデータ線で構成され、集積回路内部で
各系統で個別に配線されている。03は集積回路最終段
のシフトレジスターのバッファ出力で、次の集積回路の
データ入力となる信号である。Voo、Vs−、Van
 (Vn+、>Vss;i:Vall)は回路を駆動す
る電源入力である。
The signal is transferred to the input capacitor (14) and converted into a signal with low output resistance by a buffer amplifier. Two systems of buffer amplifiers (9) and (1) are located at the same position in terms of the order of sampling signals.
The output of 4) is led to one terminal via select switches (10) and (15) controlled by select signals W and W'', respectively, and is supplied to the column electrode as D(1). (6 ) to (10) are sample-and-hold circuits of one system, and (11) to (15) are sample-and-hold circuits of the other system. Signals w, , w, and w' are sent to the level conversion circuit (16 ) corresponds to 'O', '1' Vss, V
The signal potential of no is VBB, V. 0 and opens and closes the transfer switch and select switch of each system. The data lines on which the image signals are sampled and held are: one system is the image signal corresponding to red (R), green (G), and blue (B) [IA, DI', DC three data lines, the other is DA'IIB' corresponding to the three colors with similar families
, D", and are wired individually for each system inside the integrated circuit. 03 is the buffer output of the shift register at the final stage of the integrated circuit, and becomes the data input for the next integrated circuit. Signals: Voo, Vs-, Van
(Vn+,>Vss;i:Vall) is a power input that drives the circuit.

[作用] 本発明においては、サンプル・ホールド回路を集積回路
内に一系統構成し、シフトレジスターは半ビットのシフ
トレジスターを多段連結して各系統に共通としたことに
よって、従来の駆動回路のシフトレジスターに比して素
子数が同等以下である。一相のクロックを入力し、分周
してシフトレジスターの転送クロックと多相のクロック
を作り、シフトレジスターの出力と各系統の多相クロッ
クとの論理によるサンプリング信号を用いてデータ線の
画像信号をサンプル・ホールドする様にしたから、転送
クロックのスピードは低く、人力は一相のクロックで良
いため、駆動回路の信号処理が簡単である。サンプル・
ホールド回路を二系統としたことによって倍速線順次方
式で画像表示装置を駆動でき、セレクト信号W又はWo
で一水平走査期間に一方の系統の画像信号を列電極に供
給すれば、単純線順次方式で駆動できる。
[Function] In the present invention, the sample-and-hold circuit is configured as one system in the integrated circuit, and the shift register is a multi-stage connection of half-bit shift registers to be common to each system, thereby eliminating the shift of the conventional drive circuit. The number of elements is equal to or less than that of a resistor. Input a single-phase clock, divide it to create a shift register transfer clock and a multi-phase clock, and use a sampling signal based on the logic of the shift register output and each system's multi-phase clock to generate an image signal on the data line. Since the data is sampled and held, the speed of the transfer clock is low and a single-phase clock is required, which simplifies signal processing in the drive circuit. sample·
By having two hold circuits, it is possible to drive the image display device in a double-speed line sequential method, and the select signal W or Wo
If one system of image signals is supplied to the column electrodes during one horizontal scanning period, driving can be performed in a simple line sequential manner.

[実施例] 第2図は本発明の画像表示装置の駆動回路の、二系統の
回路の転送又は多相のクロックを作成する基になるクロ
ックCL、CL’を作る回路図である。一相のクロック
人力CL、はインバーター(17)を介してRSフリッ
プフロップの一方のノア(18)に入り、他方のノア(
19)にはリセット信号R8が入る。よって(20)を
通して出力される水平帰線期間のリセット信号RはR8
が°1゛の期間“1゛であり、R,が“Ooになって後
CL、が0°になってから“Ooとなる。CL。
[Embodiment] FIG. 2 is a circuit diagram for creating clocks CL and CL', which are the basis for creating two-system circuit transfer or multiphase clocks, in the drive circuit of the image display device of the present invention. The one-phase clock CL enters one of the RS flip-flops (18) through an inverter (17), and enters the other (18) of the RS flip-flop.
19) receives a reset signal R8. Therefore, the reset signal R during the horizontal retrace period outputted through (20) is R8.
is "1" for a period of "1", and after R becomes "Oo", CL becomes "Oo" after becoming 0°.CL.

は(19)の出力と共にナンド(21)に入力され、イ
ンバーター(22)を通してCLが出力され、一方の系
統の基準クロックとなる。(21)の出力はインバータ
ー(23L遅延回路(24)から、クロック制御型イン
バーター(25)、又はインバーター(27)、クロッ
ク制御型インバーター(28)を経た後、インバーター
(26)を通って他方の系統の基準クロックCL’ と
なる。クロックの状態設定人力Sの“O”、’1°によ
って(25)又は(27)。
is input to the NAND (21) together with the output of (19), and CL is output through the inverter (22), which becomes the reference clock for one system. The output of (21) is passed from the inverter (23L delay circuit (24) to the clock-controlled inverter (25), or the inverter (27), and the clock-controlled inverter (28), and then passes through the inverter (26) to the other side. It becomes the reference clock CL' of the system. (25) or (27) depending on "O" and '1° of the clock state setting manual S.

1 2 (28)の経路が選択される。Sが°O°では反転した
(29)の出力で(25)が選ばれ、(24)によりC
Lより一定時間遅延されたクロックCL’ となる。
1 2 (28) routes are selected. When S is °O°, (25) is selected by the inverted output of (29), and C
The clock CL' is delayed by a certain period of time from the clock CL'.

集積回路以外に接続される遅延回路(24)を、単に(
23)、 (25)の入出力端子を接続することに代え
ればCLと同相となる。Sが1°では(28)が選ばれ
、インバーター(27)によって一定時間にクロックの
半周期を加えた時間遅延された信号をCL’とする。画
像表示装置の駆動回路を奇数列、偶数判別で基板の上下
に分けて配置すると、反対側の駆動回路にはCLlの反
転クロックが入力されるから、画素ピッチはクロック半
周期に対応し、CLとCL’に同信号を用いると行毎に
画素ずれの無い配置、CL’が一定時間例えば1/4ク
ロック周期遅延された信号であれば隔行毎に画素が半ピ
ツチずれた配置、CL’が3/4クロック周期遅延され
た信号であれば隔行毎に一ピッチ半ずれた配置の駆動に
選択的に用いられる。
The delay circuit (24) connected to other than the integrated circuit is simply (
23) and (25), it becomes the same phase as CL. When S is 1°, (28) is selected, and the signal delayed by the inverter (27) by a constant time plus a half cycle of the clock is set as CL'. If the drive circuits of the image display device are arranged on the top and bottom of the board with odd numbered columns and even numbered columns, the inverted clock of CL1 is input to the drive circuit on the opposite side, so the pixel pitch corresponds to a half cycle of the clock, and the CL1 If the same signal is used for and CL', the arrangement will be such that there is no pixel shift for each row, and if CL' is a signal delayed by a certain period of time, for example, 1/4 clock period, the pixels will be arranged with a half-pitch shift every other row. A signal delayed by 3/4 clock period is selectively used to drive an arrangement shifted by one and a half pitches every other row.

第3図は本発明の画像表示装置の駆動回路の3相のクロ
ックを作る回路図である。クロックCLを(30)で1
72分周し、イクスクルーシブオア(34)を通して、
−ビットのシフトレジスターを3段連結したl/3分周
回路のクロックとしており、(31)、 (33)には
(34)の出力、(32)には(35)によりその反転
信号を入力している。(34)には(30) 、 (3
3)の出力の反転信号を入力している。Pが“Ooでは
(45)により(39) 、 (40) 、 (41)
のスイッチがオンし、イクスクルーシブオア(42) 
、 (43) 、 (44)にはそれぞれQAとQC,
QBとQA。
FIG. 3 is a circuit diagram for generating three-phase clocks for the drive circuit of the image display device of the present invention. Set clock CL to 1 with (30)
Divide the frequency by 72, pass through exclusive OR (34),
- It is used as a clock for an l/3 frequency divider circuit consisting of three stages of bit shift registers, and the output of (34) is input to (31) and (33), and the inverted signal of (35) is input to (32). are doing. (34) has (30), (3
The inverted signal of the output of step 3) is input. If P is “Oo, then (45) gives (39), (40), (41)
The switch is turned on and exclusive or (42)
, (43) and (44) respectively include QA and QC,
QB and QA.

Q、とQ8が入力される。添字A、B、Cは各々シフト
レジスター(31)、 (32) 、 (33)を表し
ている。
Q, and Q8 are input. Subscripts A, B, and C represent shift registers (31), (32), and (33), respectively.

Pが°1°では(36) 、 (37) 、 (38)
のスイッチがオンし、(42) 、 (43)、 (4
4)の入力はそれぞれQAとQB、 QiとQc、 Q
cとQAである。出力α、α2.α3は、第5図に示す
様にクロックCLの3周期を1周期とし、PがO゛では
°l°の期間がCLの2周期、Pが“1°では1周期と
なっており、それぞれCLの1周期ずれた信号となって
いる。
When P is 1°, (36), (37), (38)
The switch of (42), (43), (4
The inputs of 4) are QA and QB, Qi and Qc, and Q
c and QA. Output α, α2. As shown in Fig. 5, α3 has three periods of the clock CL as one period, and when P is O゛, the period of °l° is two periods of CL, and when P is 1°, it is one period, respectively. The signal is shifted by one cycle of CL.

Rはイネーブル信号と同信号又は水平走査のスタート信
号DBの先頭付近で°1゛となる信号で、(30)〜(
33)を初期化している。
R is the same signal as the enable signal or a signal that becomes 1° near the beginning of the horizontal scanning start signal DB, and (30) to (
33) is being initialized.

第4図は本発明の画像表示装置の駆動回路の画像信号を
サンプル・ホールドするサンプリング信号を作るシフト
レジスターと論理回路の回路図である。(47)、 +
48) 、 (49)、 (50)はデータの入力部で
あり、(46)によるD3の反転信号なφ1が1°で書
き込み、φ1がO゛でホールドする。(50) 、 (
51) 、 (52) 、 (53)は連結されるシフ
トレジスターの1段目の半ビットのシフトレジスターで
、クロックφ1で動作し、2段目のクロックはφ2.3
段目はφ3.4段目はφ1゜・・・とじている。1段目
のシフトレジスターの出力と各系統の3相のクロックの
うちα1とα1とのノア(54) 、 (58)の出力
を、それぞれ(55)〜(57) 、 (59)〜(6
1)でLD−VSSからvoo−vttsにレベル変換
し、Ds(t)、o’、(+)のサンプリング信号を作
っている。
FIG. 4 is a circuit diagram of a shift register and a logic circuit that generate a sampling signal for sampling and holding the image signal of the drive circuit of the image display device of the present invention. (47), +
48), (49), and (50) are data input sections, where φ1, which is the inverted signal of D3 according to (46), is written at 1°, and φ1 is held at O′. (50) , (
51), (52), and (53) are half-bit shift registers in the first stage of the connected shift registers, which operate with clock φ1, and the clock in the second stage is φ2.3.
The 3rd tier is φ3. The 4th tier is φ1°... The output of the first stage shift register and the output of the NOR (54) and (58) of α1 and α1 among the three-phase clocks of each system are expressed as (55) to (57) and (59) to (6), respectively.
In step 1), the level is converted from LD-VSS to voo-vtts to create sampling signals of Ds(t), o', and (+).

第5図は第2図〜第4図に示した駆動回路のタイミング
チャートである。CL’がCLに対して遅延している時
間、D’、(1)、D’、(2)、D’5(3)、 −
はDs(1)、DI+(2)、Ds(3)、・・・より
、 1° (VDD)のサンプリングのタイミングが遅
れていて、PがOoでCLの2周期、Pが1°で1周期
のサンプリング期間となっている。各系統のサンプリン
グ信号は順次クロックCLの1周期ずつ、サンプリング
のタイミングがずれている。
FIG. 5 is a timing chart of the drive circuit shown in FIGS. 2-4. Time that CL' is delayed with respect to CL, D', (1), D', (2), D'5 (3), -
From Ds(1), DI+(2), Ds(3),..., the sampling timing of 1° (VDD) is delayed, P is Oo and 2 cycles of CL, and P is 1° and 1 This is the periodic sampling period. The sampling timing of each system of sampling signals is sequentially shifted by one cycle of the clock CL.

第6図は本発明の画像表示装置の駆動回路の第2の実施
例の、画像信号をサンプル・ホールドするサンプリング
信号を作るシフトレジスターと論理回路の回路図である
。データDgの人力部分は第4図と同様であり、連結さ
せるシフトレジスターの転送クロックは一相でφ、であ
る。(62) 、 (63)はそれぞれ1段目、2段目
の半ビットのシフトレジスターである。1段目のシフト
レジスターの出力と各系統の2相のクロックのうち、α
1とα1°とのノア(64) 、 (65)の出力Q、
 (1)、Q’、 (1)で、画像表示装置の第1列の
サンプリングのタイミングを作っている。サンプル・ホ
ールド回路にはこの信号をVno−V。か 5 6 らV。D−Vlllにレベル変換して出力する。
FIG. 6 is a circuit diagram of a shift register and a logic circuit for generating a sampling signal for sampling and holding an image signal, in a second embodiment of the drive circuit for an image display device according to the present invention. The manual part of the data Dg is the same as that shown in FIG. 4, and the transfer clock of the shift register to be connected is one phase and φ. (62) and (63) are half-bit shift registers in the first stage and second stage, respectively. Of the output of the first stage shift register and the two-phase clock of each system, α
1 and α1° output Q of Noah (64) and (65),
(1), Q', (1) creates the timing for sampling the first column of the image display device. This signal is applied to the sample and hold circuit as Vno-V. or 5 6 raV. The level is converted to D-Vllll and output.

第7図は第6図の駆動回路のタイミングチャートである
。CL’の“Ooから1゛への立上がりは、CLの立上
がりより374周期遅延し、転送及び各2相のクロック
φ1、a+、α2α、°、α2°はCLの2周期を1周
期としている。
FIG. 7 is a timing chart of the drive circuit of FIG. 6. The rise of CL' from "Oo" to "1" is delayed by 374 cycles from the rise of CL, and the transfer and each two-phase clock φ1, a+, α2α, °, α2° have two cycles of CL as one cycle.

Q” s (1)、 Q’ s (2) 、 ”’はQ
s (1) 、 Qs (2) 、 ・=よりサンプリ
ングのタイミングが、CLの374周期遅れている。
Q” s (1), Q’ s (2), “’ is Q
From s (1), Qs (2), .=, the sampling timing is delayed by 374 cycles of CL.

第8図は一方の系統の多相のクロック信号から他方の系
統の多相クロックを作る回路図である。一方の系統のク
ロックαi (i=1.2.・・・)は(75) 、 
(76) 、 (77)の半ビットのシフトレジスター
とバッファ(78)を通し、CL’のCLに対する遅延
時間程度遅れた反転信号αi°を出力する。このシフト
レジスターのクロックCPとCPは、Vlllをデータ
としく66) 、 (67) 、 (6B)よりなる半
ビットのシフトレジスターと、(67)の出力を(69
) 、 (70)で遅延し、CL’を片方の入力とする
ナンド(71)より、(72)又は(73)、 (74
)のインバーターを通して得られている。(67)はナ
ンドでありCL’ を片方、の人力とし、cpとcpは
(66)〜(68) 、 (75)〜(77)のシフト
レジスターに示す様に、共通のクロックである。
FIG. 8 is a circuit diagram for generating a multiphase clock for the other system from a multiphase clock signal for one system. The clock αi (i=1.2...) of one system is (75),
Through the half-bit shift register (76) and (77) and the buffer (78), an inverted signal αi° delayed by the delay time of CL' with respect to CL is output. The clocks CP and CP of this shift register are a half-bit shift register consisting of 66), (67), and (6B) with Vllll as data, and the output of (67) as (69).
), (70) and from NAND (71) with CL' as one input, (72) or (73), (74
) is obtained through an inverter. (67) is a NAND, and CL' is one of the clocks, and cp and cp have a common clock as shown in the shift registers (66) to (68) and (75) to (77).

第9図は第8図の回路のタイミングチャートである。C
L’のCLに対して遅延された’ o ’ (Vlll
l)から1°(Voolへの立上がりに同期してcpは
1°になり、(66)より “0°を入力し、(66)
〜(71)、 (72)の伝達時間遅延して1′より 
O′に変わる。CL’が°0”では(71)によりCP
の出力は°0゛のままであり、(67)、 (68)に
より(67L従って(70)の出力をOoから°1°に
し、CL”が°O゛から1゛に変わるのを待つ。このよ
うな動作を繰返して図の様なクロック信号を出力してい
る。
FIG. 9 is a timing chart of the circuit of FIG. C
' o ' (Vllll
l) to 1° (cp becomes 1° in synchronization with the rise to Vool, input “0°” from (66), (66)
~ (71), (72) propagation time delayed from 1'
Changes to O'. When CL' is °0'', CP is obtained by (71)
The output of remains at 0, and (67) and (68) change the output of (67L and (70) from Oo to 1, and wait for CL'' to change from 0 to 1. By repeating these operations, a clock signal as shown in the figure is output.

第10図は本発明の画像表示装置の駆動回路の第3の実
施例の画像信号をサンプル・ホールドするサンプリング
信号を作るシフトレジスターと論理回路の回路図である
。データD、lの入力部分は第4図と同様であり、連結
されるシフトレシスターの転送クロックは一相でφ1で
ある。
FIG. 10 is a circuit diagram of a shift register and a logic circuit for generating a sampling signal for sampling and holding an image signal in a third embodiment of the drive circuit for an image display device according to the present invention. The input portions of data D and l are the same as in FIG. 4, and the transfer clock of the connected shift registers is one phase and φ1.

(75) 、 (76)はそれぞれ1段目、2段目の半
ビットのシフトレジスターである。1段目のシフトレジ
スターの出力Y(1)と各系統の6相のクロックのうち
αi、 αi ’ (i=1.2.3)とのノア(77
)〜(82)の出力Q、(I)、Q’、(I) (I=
1.2.3)で第工列のサンプリングのタイミングを作
り、2段目のシフトレジスターの出力Y(2)とβi、
βi°とのノア(83)〜(88)の出力Q、(J)、
Q’11(J) (J・4,5゜6)で第5列のサンプ
リングのタイミングを作っている。2段目以後も同様に
して奇数段のシフトレジスターの出力とαi、 αi°
、偶数段のシフトレジスターの出力とβi、βi°、と
でサンプリングのタイミングを作っている。
(75) and (76) are half-bit shift registers in the first and second stages, respectively. The output Y (1) of the first stage shift register and the NOR (77
) to (82) outputs Q, (I), Q', (I) (I=
1.2.3), create the sampling timing for the first row, and set the output Y(2) and βi of the second stage shift register,
The outputs Q, (J) of Noah (83) to (88) with βi°,
Q'11(J) (J・4,5°6) is used to create the sampling timing for the fifth column. Similarly, from the second stage onward, the outputs of the odd-numbered shift registers and αi, αi°
, the sampling timing is created by the outputs of the even-numbered shift registers and βi, βi°.

第11図は6相のクロックα、〜α3.β1〜β3を作
る回路図である。第3図(30)〜(35)に示す1/
6分周回路の(31)、 (32) 、 (33)のそ
れぞれの出力QA、QA、 Q、、 Q、、 Qc、 
QCを用いて信号を作っている。Pが°O°では(10
7)により(95)〜(100)が選ばれ、(101)
〜(106)によってそれぞれqAとQC,QnとQA
、 QcとQI1、 QAPが1°では(89)〜(9
4)が選ばれ、それぞれQAとQ、 、 QIlとQ、
、 Q、とQA、 QAとQ、、 QBとQ。、Qcと
QAのナンド出力になる。
FIG. 11 shows six-phase clocks α, ~α3. It is a circuit diagram for making β1 to β3. 1/ shown in Figure 3 (30) to (35)
The respective outputs of (31), (32), and (33) of the divide-by-6 circuit are QA, QA, Q,, Q,, Qc,
Signals are generated using QC. When P is °O° (10
7), (95) to (100) are selected, and (101)
qA and QC, Qn and QA respectively by ~(106)
, Qc and QI1, and when QAP is 1°, (89) to (9
4) are selected, QA and Q, , QIl and Q, respectively.
, Q, and QA, QA and Q,, QB and Q. , becomes the NAND output of Qc and QA.

α1°・α2°・α3°・β +、β2°・β3゛は第
8図と同様にして作られる。
α1°, α2°, α3°, β +, β2°, β3′ are made in the same manner as in FIG.

第12図は第10図、第1図の駆動回路のタイミングチ
ャートである。Y(1)、 Y(2)、・・・はO°の
期間がクロックCLの6周期あり、α1. α2. α
3は奇数段のシフトレジスターの出力の°1°から“O
oへの変化に同期して、順次CLの1周期ずつずれ、P
が“0゛ではCLの2周期、Pが“1°では1周期、O
°になっている。β1. β2. β3は偶数段のシフ
トレジスターの°1°から“Ooへの変化に同期してい
る。従ってqs(1)+qs(2)、−1s)、−・・
は“l゛の期間が順次Ct、の1周期ずつ遅れたサン 
9 ブリング信号になっている。
FIG. 12 is a timing chart of the drive circuits shown in FIGS. 10 and 1. Y(1), Y(2), . . . have six cycles of clock CL, and the period of O° is α1. α2. α
3 is the output of odd-numbered shift registers from °1° to “O”.
synchronized with the change to o, sequentially shifted by one period of CL, P
When P is "0", there are 2 periods of CL, when P is "1°, it is 1 period, and O
°. β1. β2. β3 is synchronized with the change of the even stage shift register from °1° to "Oo. Therefore, qs(1)+qs(2), -1s), -...
is a sample whose period of “l” is sequentially delayed by one period of Ct.
9 Bling signal is activated.

第13図は本発明の画像表示装置の駆動回路の第4の実
施例の、画像信号をサンプル・ホールドするサンプリン
グ信号を作るシフトレジスターと論理回路の回路図であ
る。データD3を転送するシフトレジスターのクロック
は一相でφ1であり、(89)、 (91)は1段目、
2段目の半ビットのシフトレジスターである。1段目、
2段目の出力Y(1)、 Y(2)のナンド(90)の
出力Z(1)、又は(90)の出力をψ、とのノア(9
9)を介しノア(100) 、 (101)とから成る
フリップフロップに通して遅延した出力Z”(1)と、
多相クロックα。
FIG. 13 is a circuit diagram of a shift register and a logic circuit for generating a sampling signal for sampling and holding an image signal, in a fourth embodiment of the drive circuit for an image display device according to the present invention. The clock of the shift register that transfers data D3 is one phase and φ1, and (89) and (91) are the first stage,
This is a second stage half-bit shift register. 1st stage,
2nd stage output Y(1), output of NAND (90) of Y(2) Z(1), or output of (90) as ψ, and NOR(9
9) and a delayed output Z''(1) through a flip-flop consisting of Noah (100) and (101);
Multiphase clock α.

α1°、α2. α2°、αa、 α3°とからノアの
論理信号を作り、サンプリングのタイミング信号Qs(
I)、Qs’(I)(I=1.2.3)としている。(
100) 。
α1°, α2. A NOR logic signal is created from α2°, αa, and α3°, and a sampling timing signal Qs (
I), Qs'(I) (I=1.2.3). (
100).

(101)から成るR/Sフリップフロップは、Y(1
)、Y(2)がともに°1°、即ちZ(1)が“0゛か
つψ、が0゛のタイミングで(100)の入力が°1°
となって出力Z′″(1)が0°になり、 0 2段目、3段目の出力Y(2)、  Y(3)のナンド
(92)の出力z(2)とψ1がともに°O゛になるタ
イミングでノア(102)の出力、即ち(101)の入
力が“1゛となって21(1)の出力な°1°に戻す。
(101), the R/S flip-flop consists of Y(1
), Y(2) are both °1°, that is, the input of (100) is °1° at the timing when Z(1) is "0" and ψ is 0.
As a result, the output Z''' (1) becomes 0°, and the outputs z(2) and ψ1 of the NAND (92) of the second and third stages Y(2) and Y(3) both become At the timing of 0°, the output of Noah (102), that is, the input of (101) becomes 1°, and the output of 21 (1) returns to 1°.

(93) 、 (94) 、 (95)はそれぞれα8
.α1°。
(93), (94), and (95) are each α8
.. α1°.

α2と Z(1)のノア、(96) 、 (97) 、
 (98)はα2°。
Noah of α2 and Z(1), (96), (97),
(98) is α2°.

α3. α3°と2′″(1)のノアである。2段目の
シフトレジスター(91)の出力を受けてZ (2) 
、 Z”″(2)のタイミング信号を作る(92)、 
(102)、 (103)。
α3. It is a NOR of α3° and 2′″ (1). After receiving the output of the second stage shift register (91), Z (2)
, Create a timing signal for Z"" (2) (92),
(102), (103).

(104)は、それぞれ1段目の論理回路(90)。(104) are first-stage logic circuits (90).

(99) 、 (100) 、 (101)に対応し、
3段目以降同様な回路構成を繰返している。α8.α2
.α3は第3図の回路で構成され、(101)、 (1
04)の入力でZ”(1)、Z”(2)をO゛から°1
゛に戻す信号は、次段(7)Z”″(2)、Z”(3)
を“1′から°0゜にする信号を用いているが、代わり
にψ1と°O°から°1°への立ち上がりが同じで、ψ
、より 1°から°O°に立ち下がるタイミングが早い
信号を用いても良い。
Corresponding to (99), (100), (101),
The same circuit configuration is repeated from the third stage onwards. α8. α2
.. α3 is composed of the circuit shown in Figure 3, (101), (1
04) input Z”(1), Z”(2) from O゛ to °1
The signal to be returned to
A signal is used that changes ψ from 1' to 0°, but instead, the rise from ψ1 and from 0° to 1° is the same, and ψ
, a signal whose timing of falling from 1° to °O° is earlier may be used.

 2 第14図は第13図の駆動四路のタイミングチャートで
ある。シフトレジスターからの出力Z(I)は転送クロ
ックφ1の立ち上がりに同期し、°0°の期間がCLの
3周期あり、Z(I)を遅延するために用いられるクロ
ックψ1は、CLの立ち上がりに同期して変化し、Z”
(I)はψの立ち下がりに同期し、O°の期間がCL’
の3周期あり、ψ、はPが°1°のα2゛と同タイミン
グである。このようにシフトレジスターの出力を遅延す
るために用いられるクロックψ1は、第2図、第3図に
示した様にQAと同タイミングの共通なシフトレジスタ
ーの転送クロックφ1を作成する基になる一相のクロッ
クCLと同じか、遅延されたクロックCL’を用いて作
成している。従って既に前述した様に遅延されたクロッ
クCL’は、基になる一相のクロックCLより一定時間
、又はその一定時間にクロックの半周期を加えた時間遅
延して作られる。α、。
2. FIG. 14 is a timing chart of the four drive paths shown in FIG. 13. The output Z(I) from the shift register is synchronized with the rising edge of the transfer clock φ1, and the period of °0° is three cycles of CL, and the clock ψ1 used to delay Z(I) is synchronized with the rising edge of the transfer clock φ1. Change in sync, Z”
(I) is synchronized with the falling of ψ, and the period of O° is CL'
There are three periods, and ψ and α2′ have the same timing when P is 1°. As shown in FIGS. 2 and 3, the clock ψ1 used to delay the output of the shift register is used as a base for creating the common shift register transfer clock φ1 with the same timing as QA. It is created using a clock CL' that is the same as the phase clock CL or is delayed. Therefore, as already mentioned above, the delayed clock CL' is produced by delaying the base one-phase clock CL by a certain period of time, or by a period equal to the certain period plus a half period of the clock. α,.

G2  G3. Qllα2.α3°はCL’の3周期
を1周期とし、Pが OoではCL、CL’の2周期1
.Pが°1゛では1周期、“0°になっている。従って
QS(1)、Q、(2)、Q、(3)、とQs’(1)
、Qll(2)、Q、’ f3)はPの°O°又は1°
に対応してl°の期間がCLとCL’の2周期又は1周
期になっていて、順次CLとCL’の1周期ずつ遅れた
サンプリング信号になっている。
G2 G3. Qllα2. α3° has three periods of CL' as one period, and when P is Oo, two periods of CL and CL' are 1
.. When P is 1°, it is 0° for one period. Therefore, QS(1), Q, (2), Q, (3), and Qs'(1)
,Qll(2),Q,' f3) is P's °O° or 1°
Correspondingly, the l° period is two cycles or one cycle of CL and CL', and the sampling signals are successively delayed by one cycle of CL and CL'.

第15図は本発明の画像表示装置の駆動回路の第5の実
施例の、画像信号をサンプル・ホールドするサンプリン
グ信号を作るシフトレジスターと論理回路の回路図であ
る。データD’sを転送するシフトレジスターのクロッ
クは一相でφ1であり、(105)、 (106) 、
 (107) 、 (IO2)は、それぞれ第13図の
(89)、 (90) 、 (91)、 (92)に対
応している。(1(15) 、 (l[17)に見られ
る様に、奇数段と偶数段では半ビットのシフトレジスタ
ーのクロックの入り方は反転している。1段目、2段目
の出力Y(1)、  Y(2)のナンド(106)の出
力Z(1)、又は(106)の出力をψ、がl°のタイ
ミングで更に半ビットのシフトレジスター 3 (109)に通して遅延した出力Z’(1)と、多相の
クロックαh a+、α2I  G2.α3I  G3
とからノアの論理信号を作り、サンプリングのタイミン
グ信号Qs(I)、QIl’(I)(I=1,2,3)
としている。(111)、 (112)、 (113)
はそれぞれである。この駆動回路の動作タイミングは、
ψ1の反転信号ψ1を共通なシフトレジスターの出力を
遅延するために用いている以外は第14図と同様である
。シフトレジスターの出力を遅延するために用いられる
クロックψ1が、転送クロックφ1を作成する基になる
一相のクロックCLと同じか、遅延したクロックCL’
を用いて作成され、CL’がCLより一定時間、又はそ
の一定時間にクロックの半周期を加えた時間遅延して作
られることは第4の実施例と同様である。共通なシフト
レジスター(105) 、 (107)からの出力を遅
延するシフトレジスター(109) 。
FIG. 15 is a circuit diagram of a shift register and a logic circuit for generating a sampling signal for sampling and holding an image signal, in a fifth embodiment of the drive circuit for an image display device according to the present invention. The clock of the shift register that transfers the data D's has one phase and is φ1, (105), (106),
(107) and (IO2) correspond to (89), (90), (91), and (92) in FIG. 13, respectively. (1(15), (l[17), the clock input to the half-bit shift register is reversed in the odd and even stages.The output Y( 1), the output of NAND (106) of Y(2) Z(1) or the output of (106) is further passed through a half-bit shift register (109) at a timing of ψ of l°, and the output is delayed. Z'(1) and multiphase clock αh a+, α2I G2.α3I G3
Create a Noah logic signal from
It is said that (111), (112), (113)
are each. The operation timing of this drive circuit is
It is the same as FIG. 14 except that the inverted signal ψ1 of ψ1 is used to delay the output of the common shift register. The clock ψ1 used to delay the output of the shift register is the same as the one-phase clock CL from which the transfer clock φ1 is created, or is a delayed clock CL'.
Similarly to the fourth embodiment, CL' is created with a delay from CL by a fixed time or a time equal to the fixed time plus a half cycle of the clock. A shift register (109) that delays the output from the common shift registers (105), (107).

(110)は、データ入力をZ(I)に代えテY(I)
と 4 し、クロックψ1の代わりに、φ、と同周期で、φ1よ
りCLとCL’の遅延時間にCLの1周期加えた時間遅
延したクロックφ2°とし、出力Z” CI)とZ”(
I+1) (7)ナンドの出力を、Z(Ilと同様に多
相のクロックとで論理信号を作るノアに入力しても同様
な機能を果すことができる。その場合、φ2゛は、第2
図、第3図のQllを第8図の回路を用いて遅延された
信号と同タイミングの信号とし、奇数段と偶数段とでク
ロックの入り方を反転させ、(109) 、 (110
)へのクロックφ2′の入り方を、(105) 、 (
107)へのクロックφ、の入り方と同様にする。
(110) replaces the data input with Z(I) and inputs teY(I)
4, and instead of the clock ψ1, we use a clock φ2° which has the same period as φ and is delayed from φ1 by a time equal to the delay time of CL and CL' plus one period of CL, and the outputs Z"CI) and Z"(
I + 1) (7) A similar function can be achieved by inputting the output of NAND to a NOR that creates a logic signal with a multiphase clock like Z (Il). In that case, φ2
Qll in Figure 3 is set to a signal with the same timing as the delayed signal using the circuit in Figure 8, and the clock input is reversed between odd and even stages, (109), (110
), how the clock φ2' enters into (105), (
The method of inputting the clock φ to 107) is the same.

第16図は本発明による画像表示装置の倍速線順次方式
の、画像信号DA、DB、DC,D”、D”、D”とイ
ネーブル信号W。、セレクト信号w、w’、行電極信号
G1、G2.G3のタイミングを示している。■β〜■
αの電位の画像信号の一水平走査期間のサンプリング期
間に続いて、Woが°1° となる水平帰線期間があり
、二系統の内一方の系統のサンプリング画像信号を列電
極に供給するWが“1°の期間と、他方の系統のサンプ
リング画像信号を列電極に供給するWoが°1゛の期間
があり、WoはWの反転信号になっている。−行目、二
行目、三行目の行電極の信号G1、G2.G3に示す様
に、各行の画素群は一水平走査期間の半分が選択期間で
あり、その選択期間と同期間毎に順次次行の画素群が選
択されている。奇数行はWが1°、偶数行はWoが°1
゛の期間の画像信号を画素に入れている。画像信号はフ
ィールド毎に反転し、各画素の液晶を交流駆動する。
FIG. 16 shows image signals DA, DB, DC, D'', D'', D'', enable signals W, select signals w, w', and row electrode signals G1 of the double-speed line sequential method of the image display device according to the present invention. , shows the timing of G2 and G3.■β~■
Following the sampling period of one horizontal scanning period of the image signal at the potential α, there is a horizontal retrace period in which Wo is 1°, and the sampling image signal of one of the two systems is supplied to the column electrodes W There is a period of 1 degree, and a period of 1 degree of Wo, which supplies the sampling image signal of the other system to the column electrode, and Wo is an inverted signal of W. - row, second row, As shown in the signals G1, G2, and G3 of the row electrodes in the third row, half of one horizontal scanning period is the selection period for the pixel group in each row, and the pixel groups in the next row are sequentially selected during the same period as the selection period. Selected.W is 1° for odd rows, Wo is 1° for even rows.
The image signal for the period ゛ is input to the pixel. The image signal is inverted for each field and AC drives the liquid crystal of each pixel.

第17図は本発明による画素表示装置の単純線順次方式
のタイミングを示している。−水平走査期間毎にw、w
’を交互に°1°とし、行電極の信号は、−水平走査期
間VC+Qの電位となる選択期間を有し、−フィールド
期間の残りはV−の電位の非選択期間であり、−水平走
査期間毎に順次次行の画素群が選択されている。
FIG. 17 shows the timing of the simple line sequential method of the pixel display device according to the present invention. - w, w for each horizontal scanning period
' are alternately set to 1°, and the signal on the row electrode has a selection period in which the potential is at VC+Q during the -horizontal scanning period, the rest of the -field period is a non-selection period at the potential at V-, and -horizontal scanning Pixel groups in successive rows are selected in each period.

[発明の効果] 本発明の画像表示装置の駆動回路は、シフトレジスター
とサンプル・ホールド回路を有し、画像表示装置の列電
極に画像信号を供給するについて、共通なシフトレジス
ターの出力と二系統の多相クロックとの論理によるサン
プリング信号を用いてデータ線の画像信号をサンプル・
ホールドする様にし、単純線順次方式及び倍速線順次方
式いずれの画像表示装置も駆動できる様にしたものであ
る。一相のクロックを集積回路内で分周して、転送及び
多相のクロックを作り、クロックの周波数を低く維持し
ながら高精細な画像表示装置を駆動するに足る解像度を
有している。画像表示装置の画素配置に対応した二系統
の回路のサンプリングタイミングの設定も簡単になされ
る構成であり、各系統に共通なシフトレジスターは、半
ビットのシフトレジスターを単位として多段連結して構
成し、シフトレジスターの出力を多相のクロックで分割
して使用していることから、集積回路の構成素子数も従
来より同等以下とすることができて、機能、品質面で優
れている。
[Effects of the Invention] The drive circuit for the image display device of the present invention has a shift register and a sample/hold circuit, and for supplying image signals to the column electrodes of the image display device, a common shift register output and two systems are used. The image signal on the data line is sampled using the sampling signal based on the logic of the multi-phase clock.
It is designed to hold the image display device, and can drive both a simple line sequential type image display device and a double speed line sequential type image display device. A single-phase clock is frequency-divided within an integrated circuit to create transfer and multi-phase clocks, which have sufficient resolution to drive a high-definition image display device while maintaining a low clock frequency. The configuration allows easy setting of sampling timing for the two circuits corresponding to the pixel arrangement of the image display device, and the shift register common to each system is constructed by connecting half-bit shift registers in multiple stages. Since the output of the shift register is divided and used by a multi-phase clock, the number of integrated circuit components can be reduced to the same level or less than conventional ones, and it is superior in terms of functionality and quality.

 77

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の画像表示装置の駆動回路の構成図であ
る。 第2図は本発明の画像表示装置の駆動回路の、二系統の
回路の転送又は多相のクロックを作成する基になるクロ
ックCL、CL”を作る回路図、第3図は3相のクロッ
クを作る回路図、第4図は画像信号をサンプル・ホール
ドするサンプリング信号を作るシフトレジスターと論理
回路の回路図、第5図はタイミングチャートである。第
6図は本発明の画像表示装置の駆動回路の第2の実施例
の、画像信号をサンプル・ホールドするサンプリング信
号を作るシフトレジスターと論理回路の回路図、第7図
はタイミングチャートである。第8図は本発明の画像表
示装置の駆動回路の、一方の系統の多相のクロック信号
から他方の系統の多相のクロックを作る回路図、第9図
はタイミングチャートである。 第1O図は本発明の画像表示装置の駆動回路の第3の実
施例の、画像信号をサンプル・ホール 8 ドするサンプリング信号を作るシフトレジスターと論理
回路の回路図、第11図は6相のクロックを作る回路図
、第12図はタイミングチャートである。 第13図は本発明の画像表示装置の駆動回路の第4の実
施例の、画像信号をサンプル・ホールドするサンプリン
グ信号を作るシフトレジスターと論理回路の回路図、第
14図はタイミングチャートである。 第15図は本発明の画像表示装置の駆動回路の第5の実
施例の、画像信号をサンプル・ホールドするサンプリン
グ信号を作るシフトレジスターと論理回路の回路図であ
る。 第16図は本発明による画像表示装置の倍速線順次方式
のタイミングチャート、第17図は単純線順次方式のタ
イミングチャートである。 第18図は従来の画像表示装置の駆動回路図、第19図
は1ビツトのシフトレジスターの回路図、第20図はタ
イミングチャートである。 (1)、(2)  :各系統に共通なシフトレジスター
の、1段目、2段目の半ビットのシフトレジスター (
3)ニー化より転送、及び一方の系統の多相のクロック
を作る分周及びクロック生成回路、(4):他方の系統
の多相のクロックを作るクロック生成回路、(5):シ
フトレジスターの出力と多相のクロックからサンプリン
グ信号を作る論理回路、(61,(11) :データス
イッチ、(7)、 (12) :データ容量、(8)、
 (13) : トランスファースイッチ、(9)、 
(14) :バッファアンプ、(10)、(15)  
:二系統のうち一系統のサンプリング画像信号を選択す
るセレクトスイッチ、CL。 CL’  :二系統の回路の一相のクロック入力、DS
:共通なシフトレジスターのデータ人力となる水平走査
スタート信号、DA、 l)B、 DC、一方の系統の
データ線の画像信号、n”、DB′、D”  : 他方
の系統のデータ線の画像信号、Wo=イネーブル信号、
W、W’:セレクトスイッチを制御するセレクト信号。 1 」□n42對4z躬縄ξ律4具蝕 111111111111111 O4ギ 谷 ab 2浣8=3雰さ出言巴澹出 ≧ ≧ ≧ 八 隻 遇
FIG. 1 is a configuration diagram of a drive circuit of an image display device according to the present invention. Figure 2 is a circuit diagram for creating clocks CL and CL'' which are the basis for transferring two circuits or creating multi-phase clocks in the drive circuit of the image display device of the present invention, and Figure 3 is a three-phase clock. 4 is a circuit diagram of a shift register and logic circuit that generates a sampling signal for sampling and holding an image signal, and FIG. 5 is a timing chart. FIG. FIG. 7 is a circuit diagram of a shift register and a logic circuit that generate a sampling signal for sampling and holding image signals in the second embodiment of the circuit, and FIG. 7 is a timing chart. FIG. 8 is a driving diagram of the image display device of the present invention. FIG. 9 is a timing chart of a circuit for generating a multi-phase clock signal of one system from a multi-phase clock signal of the other system. FIG. FIG. 11 is a circuit diagram of a shift register and a logic circuit for generating a sampling signal for sample-holding an image signal, and FIG. 11 is a circuit diagram for generating a six-phase clock, and FIG. 12 is a timing chart. FIG. 13 is a circuit diagram of a shift register and logic circuit that generates a sampling signal for sampling and holding an image signal, and FIG. 14 is a timing chart of a fourth embodiment of the drive circuit for an image display device of the present invention. FIG. 15 is a circuit diagram of a shift register and logic circuit that generates a sampling signal for sampling and holding an image signal in a fifth embodiment of the drive circuit for an image display device according to the present invention. Fig. 17 is a timing chart of the double-speed line sequential method of the image display device. Fig. 18 is a driving circuit diagram of a conventional image display device, and Fig. 19 is a timing chart of a 1-bit shift register. The circuit diagram and Figure 20 are timing charts. (1), (2): Half-bit shift registers in the first and second stages of the shift registers common to each system (
3) Frequency division and clock generation circuit that generates multiphase clocks for one system, (4): Clock generation circuit that generates multiphase clocks for the other system, (5): Shift register Logic circuit that creates sampling signals from output and multiphase clocks, (61, (11): data switch, (7), (12): data capacity, (8),
(13): Transfer switch, (9),
(14): Buffer amplifier, (10), (15)
:Select switch, CL, for selecting one of the two systems of sampling image signals. CL': One phase clock input of two circuits, DS
: Common shift register data horizontal scanning start signal, DA, l) B, DC, image signal of data line of one system, n'', DB', D'': image of data line of other system signal, Wo=enable signal,
W, W': Select signal that controls the select switch. 1 ” □n42對4z謬行ξ法4试 111111111111111 O4 GI valley ab 2浣8=3 ambiance output ≧ ≧ ≧ 8 ships

Claims (1)

【特許請求の範囲】 1、シフトレジスターとサンプル・ホールド回路を有す
る画像表示装置の駆動回路におい て、サンプル・ホールド回路は二系統で、シフトレジス
ターは半ビットのシフトレジス ターを多段連結して各系統に共通とし、一相のクロック
を分周してシフトレジスターの転送クロックと多相のク
ロックを作り、シフトレジスターの出力と各系統の多相
クロックとの論理信号を用いてデータ線の画像信号をサ
ンプル・ホールドすることを特徴とする画像表示装置の
駆動信号。 2、一方の系統の多相クロックを作成する基になる一相
のクロックと同じか、遅延されたクロックを用いて、他
方の系統の多相のクロックを作成している第1項記載の
画像表示装置の駆動回路。 3、遅延されたクロックは、基になる一相のクロックよ
り一定時間、又はその一定時間にクロックの半周期を加
えた時間遅延されて作られる第2項記載の画像表示装置
の駆動回路。 4、サンプリングされたデータは、イネーブル信号に同
期してバッファアンプに転送され、サンプリングの順序
から見て同位置の二系統の各バッファアンプ出力が、選
択的に一つの端子に出力される第1項記載の画像表示装
置の駆動回路。 5、画像信号がサンプリングされるデータ線は、集積回
路内部で各系統で個別に配線されている第1項記載の画
像表示装置の駆動回 路。 6、データ線の画像信号をサンプル・ホールドする信号
は、共通なシフトレジスターの出力と多相クロックとの
論理信号、又はシフトレジスターの出力をフリップフロ
ップに通して遅延した出力と多相クロックとの論理信号 を用いる第1項又は第2項又は第3項又は 第4項又は第5項記載の画像表示装置の駆動回路。 7、データ線の画像信号をサンプル・ホールドする信号
は、共通なシフトレジスターの出力と多相クロックとの
論理信号、又はシフトレジスターの出力を更に半ビット
のシフトレジスターに通して遅延された出力と多相クロ
ックとの論理信号を用いる第1項又は第2項又は第3項
又は第4項又は第5項記載の画像表示装置の駆動回路。 8、シフトレジスターの出力を遅延するために用いるク
ロックは、共通なシフトレジスターの転送クロックを作
成する基になる一相のクロックと同じか、遅延されたク
ロックを用いて作成している第6項又は第7項記載の画
像表示装置の駆動回路。 9、遅延されたクロックは、基になる一相のクロックよ
り一定時間、又はその一定時間にクロックの半周期を加
えた時間遅延して作られる第8項記載の画像表示装置の
駆動回路。
[Claims] 1. In a drive circuit for an image display device having a shift register and a sample-and-hold circuit, the sample-and-hold circuit has two systems, and the shift register has half-bit shift registers connected in multiple stages to each system. Common, one-phase clock is divided to create shift register transfer clock and multi-phase clock, and the image signal of the data line is sampled using the logic signal of the shift register output and each system's multi-phase clock. - A drive signal for an image display device characterized by being held. 2. The image described in item 1 in which a multiphase clock for the other system is created using a clock that is the same as or delayed from the single-phase clock that is the basis for creating the multiphase clock for one system. Display device drive circuit. 3. The drive circuit for an image display device according to item 2, wherein the delayed clock is produced by being delayed by a certain period of time or a time equal to the certain period plus a half period of the clock from the base one-phase clock. 4. The sampled data is transferred to the buffer amplifier in synchronization with the enable signal, and the outputs of the two buffer amplifiers at the same position in terms of the sampling order are selectively output to one terminal. A drive circuit for an image display device as described in 2. 5. The drive circuit for an image display device according to item 1, wherein the data line through which the image signal is sampled is individually wired for each system within the integrated circuit. 6. The signal for sampling and holding the image signal on the data line is a logic signal of a common shift register output and a multiphase clock, or a logic signal of a shift register output delayed by passing it through a flip-flop and a multiphase clock. The driving circuit for an image display device according to the first term, the second term, the third term, the fourth term, or the fifth term, which uses a logic signal. 7. The signal for sampling and holding the image signal on the data line is a logic signal of the output of a common shift register and a multiphase clock, or the output of the shift register is further passed through a half-bit shift register and the output is delayed. The driving circuit for an image display device according to the first term, the second term, the third term, the fourth term, or the fifth term, which uses a logic signal with a multiphase clock. 8. The clock used to delay the output of the shift register is the same as the one-phase clock that is the basis for creating the common shift register transfer clock, or is created using a delayed clock.Section 6 Or a drive circuit for an image display device according to item 7. 9. The drive circuit for an image display device according to item 8, wherein the delayed clock is produced by delaying the base one-phase clock by a certain period of time, or by a time equal to the certain period plus a half period of the clock.
JP8746390A 1990-04-03 1990-04-03 Driving circuit of image display device Pending JPH03287291A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8746390A JPH03287291A (en) 1990-04-03 1990-04-03 Driving circuit of image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8746390A JPH03287291A (en) 1990-04-03 1990-04-03 Driving circuit of image display device

Publications (1)

Publication Number Publication Date
JPH03287291A true JPH03287291A (en) 1991-12-17

Family

ID=13915581

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8746390A Pending JPH03287291A (en) 1990-04-03 1990-04-03 Driving circuit of image display device

Country Status (1)

Country Link
JP (1) JPH03287291A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0766464A3 (en) * 1995-09-07 1999-03-17 Sony Corporation Video signal processing apparatus for a liquid crystal panel
US6448954B1 (en) 1995-11-06 2002-09-10 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and scanning circuit
US6831625B2 (en) 1998-03-30 2004-12-14 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0766464A3 (en) * 1995-09-07 1999-03-17 Sony Corporation Video signal processing apparatus for a liquid crystal panel
US6448954B1 (en) 1995-11-06 2002-09-10 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and scanning circuit
US6741231B2 (en) 1995-11-06 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and scanning circuit
KR100440359B1 (en) * 1995-11-06 2004-10-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Active Matrix Display and Scanning Circuit
US6831625B2 (en) 1998-03-30 2004-12-14 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals

Similar Documents

Publication Publication Date Title
EP0457329B1 (en) Liquid crystal display device and driving method therefor
US5192945A (en) Device and method for driving a liquid crystal panel
EP0368572B1 (en) Device and method for driving a liquid crystal panel
JP2862592B2 (en) Display device
JP2002311913A (en) Liquid crystal display device and control circuit
JPH0450895A (en) Electrode array driving circuit for display device
JP2957799B2 (en) Sample hold circuit for display drive of display device
JPH10232656A (en) Drive voltage supply circuit for lcd panel
JPH09179535A (en) Timing control device for liquid crystal display device
JPH03287291A (en) Driving circuit of image display device
JP3156327B2 (en) Liquid crystal display
JP3266245B2 (en) Drive circuit for image display device
JPH09152850A (en) Picture display device
JP2000250495A (en) Data line driving device for liquid crystal display panel
JPH07191631A (en) Active matrix type capacitive display device and integrated circuit for driving data line
JPH02170784A (en) Line memory circuit for driving liquid crystal panel
JPH10268825A (en) Display device having data driver
JPH0628423B2 (en) Image display device
JPH0715673A (en) Solid-state image pickup device
JPH04195086A (en) Matrix type display device and control circuit used therein
JPH04120590A (en) Liquid crystal driving device
JPH0420992A (en) Liquid crystal display driving system
JPH11202841A (en) Device for supplying polyphase image signal to liquid crystal display device making display with polyphase image signal
JPH03200282A (en) Image display device
JP3889825B2 (en) Solid-state imaging device