JPH03278698A - Digital subscriber line carrier equipment - Google Patents

Digital subscriber line carrier equipment

Info

Publication number
JPH03278698A
JPH03278698A JP7696290A JP7696290A JPH03278698A JP H03278698 A JPH03278698 A JP H03278698A JP 7696290 A JP7696290 A JP 7696290A JP 7696290 A JP7696290 A JP 7696290A JP H03278698 A JPH03278698 A JP H03278698A
Authority
JP
Japan
Prior art keywords
time slot
digital data
channel
interface
subscriber line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7696290A
Other languages
Japanese (ja)
Inventor
Koji Ishikawa
孝司 石川
Isao Matsuoka
松岡 勲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Miyagi Ltd
Original Assignee
NEC Corp
NEC Miyagi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Miyagi Ltd filed Critical NEC Corp
Priority to JP7696290A priority Critical patent/JPH03278698A/en
Publication of JPH03278698A publication Critical patent/JPH03278698A/en
Pending legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

PURPOSE:To revise a time slot by providing an interface circuit for one control link and a channel panel having plural interface circuits for a transmission reception digital data. CONSTITUTION:Address information for setting a time slot generated by a time slot control circuit 5 is sent as information for each channel to channel panels 4-1-4-4 through control links 6-1-6-4. Then to which of digital data lines A-D a time slot receiving information of own channel belongs and at which order number of slots the slot is resident are discriminated and a digital data is communicated through the set time slot by using digital data transmission- reception circuits 3A-3D. Thus, the time slot is revised and the time slot of the channel data is set freely over plural lines.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタル加入者線搬送装置に関し、特にチ
ャンネル盤とディジタルデータ送受信回路とのインター
フェイスの技術に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a digital subscriber line carrier, and more particularly to an interface technique between a channel board and a digital data transmitting/receiving circuit.

〔従来の技術〕[Conventional technology]

従来、ディジタル加入者線搬送装置におけるチャンネル
盤とディジタルデータ送受信回路とのインターフェイス
は、チャンネル盤が送受信ディジタルデータのインター
フェイス回路を1つだり有している。また、チャンネル
データが入るタイムスロット設定は、チャンネル盤が実
装される位置によって一義的に決まるといった方式にな
っていた。
Conventionally, in the interface between a channel board and a digital data transmitting/receiving circuit in a digital subscriber line carrier, the channel board has one or more interface circuits for transmitting and receiving digital data. Furthermore, the time slot setting for channel data was determined uniquely by the position where the channel board was mounted.

(発明が解決しようとする課題〕 上述した従来のディジタル加入者線搬送装置におけるチ
ャンネル盤とディジタルデータ送受信回路のインターフ
ェイスは、チャンネル盤が送受信ディジタルデータのイ
ンターフェイス回路を1つだけ有しており、また、チャ
ンネルデータが入るタイムスロット設定は、チャンネル
盤が実装される位置によって一義的に決まるといった方
式となっているので、タイムスロットの変更ができない
、また、各ディジタルデータ送受信回路にまたがって、
タイムスロットの入れ換えができないという欠点がある
(Problems to be Solved by the Invention) The interface between the channel board and the digital data transmitting/receiving circuit in the conventional digital subscriber line carrier described above is such that the channel board has only one interface circuit for transmitting and receiving digital data, and , the time slot setting for channel data is uniquely determined by the location where the channel board is mounted, so the time slot cannot be changed, and the time slot setting for channel data is uniquely determined by the location where the channel board is mounted.
The disadvantage is that the time slots cannot be replaced.

本発明の目的は、これら欠点を解消した、タイムスロッ
ト設定機能を有するディジタル加入者線搬送装置を提供
することにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a digital subscriber line carrier having a time slot setting function that eliminates these drawbacks.

〔課題を解決するための手段〕[Means to solve the problem]

本発明のディジタル加入者線搬送装置は、ディジタル伝
送線路とのインターフェイス機能を持つ複数のラインイ
ンターフェイス回路と、前記複数のラインインターフェ
イス回路にそれぞれ対応して接続され、ディジタルデー
タの送受信を行う複数のディジタルデータ送受信回路と
、タイムスロット設定のためのアドレス情報を生成する
タイムスロットコントロール回路と、前記アドレス情報
を伝送するコントロールリンクと、 1つのコントロールリンクのインターフェイス回路と複
数の送受信ディジタルデータのインターフェイス回路を
もつチャンネル盤とを有することを特徴とする。
The digital subscriber line carrier device of the present invention includes a plurality of line interface circuits having an interface function with a digital transmission line, and a plurality of digital A data transmission/reception circuit, a time slot control circuit that generates address information for time slot setting, a control link that transmits the address information, one control link interface circuit, and a plurality of transmission/reception digital data interface circuits. It is characterized by having a channel board.

本発明によれば、前記各チャンネル盤は、前記コントロ
ールリンクインターフェイスを通して受信されたアドレ
ス情報に基づいて、自チャンネルの情報を入れるタイム
スロットがいずれのディジタルデータラインに属するの
か、また何番目のスロットであるのかを判定することを
特徴とする。
According to the present invention, each channel board determines to which digital data line the time slot into which the information of its own channel is placed belongs, and to which slot, based on the address information received through the control link interface. It is characterized by determining whether there is any.

〔実施例〕〔Example〕

次に、本発明の実施例について図面を参照して説明する
Next, embodiments of the present invention will be described with reference to the drawings.

第1図は本発明の一実施例のブロック構成図である。FIG. 1 is a block diagram of an embodiment of the present invention.

本実施例のタイムスロット設定機能を有するディジタル
加入者線搬送装置は、4本のディジタルデータラインL
A、 IB、 IC,IDにそれぞれ接続された4つの
ラインインターフェイス回路2A、 2B、 2C。
The digital subscriber line carrier having the time slot setting function of this embodiment has four digital data lines L.
Four line interface circuits 2A, 2B, 2C connected to A, IB, IC, ID, respectively.

2Dと、これらラインインターフェイス回路にそれぞれ
対応して接続された4つのディジタルデータ送受信回路
3A、 3B、 3C,3Dと、タイムスロット設定の
ためのアドレス情報を生成するタイムスロットコントロ
ール回路5と、アドレス情報を伝える4つのコントロー
ルリンク6−L 6−2.6−3.6−4と、1つのコ
ントロールリンクのインターフェイス回路と4つの送受
信ディジタルデータのインターフェイス回路とを有する
チャンネル盤4−L 4−2.4−3゜4−4と、ディ
ジタルデータ送受信回路3A、 3B、 3C3Dとラ
インインターフェイス回路2A、 2B、 2C,2D
にクロック供給を行うクロックコントロール回路7とを
有している。
2D, four digital data transmitting/receiving circuits 3A, 3B, 3C, and 3D connected correspondingly to these line interface circuits, a time slot control circuit 5 that generates address information for time slot setting, and address information. Channel board 4-L 4-2. has four control links 6-L 6-2.6-3.6-4 for transmitting information, one control link interface circuit, and four transmit/receive digital data interface circuits. 4-3゜4-4, digital data transmitting and receiving circuits 3A, 3B, 3C3D and line interface circuits 2A, 2B, 2C, 2D
It has a clock control circuit 7 that supplies clocks to.

各チャンネル盤4−1.4−2.4−3.4−4は、そ
れぞれコントロールリンク6−1.6−2.6−3.6
−4によりタイムスロットコントロール回路5に接続さ
れている。
Each channel board 4-1.4-2.4-3.4-4 has a control link 6-1.6-2.6-3.6, respectively.
-4 is connected to the time slot control circuit 5.

ディジタルデータ送受信回路3八はデータ線8Aにより
4つのチャンネル盤に接続され、ディジタルデータ送受
信回路3Bはデータ線8Bにより4つのチャンネル盤に
接続され、ディジタルデータ送受信置fl13cはデー
タ線8Cにより4つのチャンネル盤に接続され、ディジ
タルデータ送受信回路3Dはデータ線8Dにより4つの
チャンネル盤に接続されている。
The digital data transmitting/receiving circuit 38 is connected to the four channel boards by the data line 8A, the digital data transmitting/receiving circuit 3B is connected to the four channel boards by the data line 8B, and the digital data transmitting/receiving device fl13c is connected to the four channel boards by the data line 8C. The digital data transmitting/receiving circuit 3D is connected to the four channel boards by data lines 8D.

以上の構成のディジタル加入者線搬送装置によれば、タ
イムスロットコントロール回路5によって生成されるタ
イムスロット設定のためのアドレス情報は、コントロー
ルリンク6−16−2.6−3゜6−4を通して、チャ
ンネル盤4−1.4−2.’4−3.4−4に各々のチ
ャンネル毎の情報として伝達される。
According to the digital subscriber line carrier with the above configuration, the address information for time slot setting generated by the time slot control circuit 5 is transmitted through the control link 6-16-2.6-3°6-4. Channel board 4-1.4-2. '4-3 and 4-4 as information for each channel.

チャンネル盤の内部において、コントロールリンクイン
ターフェイスを通して受信されたアドレス情報に基づい
て、自チャンネルの情報を入れるタイムスロットがA−
Dのいずれのディジタルデータラインに属するのか、ま
た何番目のスロットであるのかが判定される。
Inside the channel board, based on the address information received through the control link interface, the time slot for storing the own channel information is A-
It is determined which digital data line of D it belongs to and what slot it belongs to.

チャンネル盤は、設定されたタイムスロットを通じてデ
ィジタルデータ送受信回路3A、 3B、 3C。
The channel board has digital data transmitting and receiving circuits 3A, 3B, and 3C through set time slots.

3Dとディジタルデータのやりとりを行う。Exchanges 3D and digital data.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明は、タイムスロットの変更が
でき、またチャンネルデータのタイムスロットを各ライ
ン間にまたがり、自由に設定できる効果がある。
As explained above, the present invention has the advantage that the time slot can be changed and the time slot of channel data can be freely set across each line.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明のディジタル加入者線搬送装置の一実
施例のブロック構成図である。 IA、 IB、 IC,ID・・・ディジタルデータラ
イン 2A、 2B、 2C,2D・・・ラインインターフェ
イス回路 3A、 38.3C,3D・・・ディジタルデータ送受
信回路 4−1.4−2.4−3.4−4・・・チャンネル盤5
・・・タイムスロットコントロール回路6−1.6−2
.6−3.6−4・・・コントロールリン8八。 8B。 8C。 8D・ ・データ線
FIG. 1 is a block diagram of an embodiment of a digital subscriber line carrier according to the present invention. IA, IB, IC, ID...Digital data lines 2A, 2B, 2C, 2D...Line interface circuit 3A, 38.3C, 3D...Digital data transmitting/receiving circuit 4-1.4-2.4- 3.4-4...Channel board 5
...Time slot control circuit 6-1.6-2
.. 6-3.6-4...Controlling 88. 8B. 8C. 8D・・Data line

Claims (2)

【特許請求の範囲】[Claims] (1)ディジタル伝送線路とのインターフェイス機能を
持つ複数のラインインターフェイス回路と、前記複数の
ラインインターフェイス回路にそれぞれ対応して接続さ
れ、ディジタルデータの送受信を行う複数のディジタル
データ送受信回路と、タイムスロット設定のためのアド
レス情報を生成するタイムスロットコントロール回路と
、前記アドレス情報を伝送するコントロールリンクと、 1つのコントロールリンクのインターフェイス回路と複
数の送受信ディジタルデータのインターフェイス回路を
もつチャンネル盤とを有することを特徴とするディジタ
ル加入者線搬送装置。
(1) A plurality of line interface circuits that have an interface function with a digital transmission line, a plurality of digital data transmitting and receiving circuits that are connected to the plurality of line interface circuits and transmit and receive digital data, and a time slot setting. A time slot control circuit that generates address information for a time slot, a control link that transmits the address information, and a channel board that has one control link interface circuit and a plurality of transmit/receive digital data interface circuits. Digital subscriber line transport equipment.
(2)前記各チャンネル盤は、前記コントロールリンク
インターフェイスを通して受信されたアドレス情報に基
づいて、自チャンネルの情報を入れるタイムスロットが
いずれのディジタルデータラインに属するのか、また何
番目のスロットであるのかを判定することを特徴とする
請求項1記載のディジタル加入者線搬送装置。
(2) Each channel board determines to which digital data line the time slot into which information for its own channel is placed belongs, and to what slot number, based on the address information received through the control link interface. 2. The digital subscriber line transport device according to claim 1, wherein the digital subscriber line transport device makes a determination.
JP7696290A 1990-03-28 1990-03-28 Digital subscriber line carrier equipment Pending JPH03278698A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7696290A JPH03278698A (en) 1990-03-28 1990-03-28 Digital subscriber line carrier equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7696290A JPH03278698A (en) 1990-03-28 1990-03-28 Digital subscriber line carrier equipment

Publications (1)

Publication Number Publication Date
JPH03278698A true JPH03278698A (en) 1991-12-10

Family

ID=13620415

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7696290A Pending JPH03278698A (en) 1990-03-28 1990-03-28 Digital subscriber line carrier equipment

Country Status (1)

Country Link
JP (1) JPH03278698A (en)

Similar Documents

Publication Publication Date Title
CA1095604A (en) Computer interface
GB2157923A (en) Multi-user serial data bus
JPH03278698A (en) Digital subscriber line carrier equipment
CA1282135C (en) Remote test circuit for channel terminal
US20030014575A1 (en) Single-unit multiple-transmission device
JPS58107743A (en) Data transfer system
KR100277475B1 (en) IP Matching Structure of Switchboard Trunk Board
JPS6055755A (en) Loop transmitter
KR100225043B1 (en) Multiple serial communication method by using interrupt and its apparatus
JPS62199197A (en) Decentralized installation type exchange processing system
JPH1127277A (en) Radio communication equipment
JP2003114707A (en) Numerical control system
KR100581151B1 (en) Wireless DSP Board
JPS6336353A (en) Vme data transmission equipment
JPH02274129A (en) Method of registering position and own identification number from slave set at optional point in modem communication system
JPS58182349A (en) Automatic setting device of transmission and reception speed of communication controller
KR20010046914A (en) Data interface circuit
JPH03229541A (en) Line addition device
EP0841784A2 (en) Packet switch for the transmission of PCM frames
JPH01238338A (en) Signal processing circuit
JPH0540516A (en) Nc equipment communication system and nc equipment
JPS5883462A (en) Transmission system for terminal controlling signal
JPS6077565A (en) Test method of data subscriber circuit
JPS59100948A (en) Communication circuit system
JPS6390240A (en) Bus transfer controlling system