JPH0325943U - - Google Patents
Info
- Publication number
- JPH0325943U JPH0325943U JP8567889U JP8567889U JPH0325943U JP H0325943 U JPH0325943 U JP H0325943U JP 8567889 U JP8567889 U JP 8567889U JP 8567889 U JP8567889 U JP 8567889U JP H0325943 U JPH0325943 U JP H0325943U
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- signal
- output
- count
- wdt
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図は、本考案の暴走検知装置の示すブロツ
ク図、第2図は、従来の暴走検知装置を示すブロ
ツク図である。 1……CPU、2……カウンタ、3……分周器
、4……ワンシヨツトマルチバイブレータ、P1
……WDT・P出力端子、P2……WDT制御端
子、RES……リセツト端子。
ク図、第2図は、従来の暴走検知装置を示すブロ
ツク図である。 1……CPU、2……カウンタ、3……分周器
、4……ワンシヨツトマルチバイブレータ、P1
……WDT・P出力端子、P2……WDT制御端
子、RES……リセツト端子。
Claims (1)
- 入力される計数信号CLK′を所定時間T2カ
ウントしたときCPU1をリセツトするカウント
アツプ信号を出力するとともに、CPUから一定
周期(T3:ただし周期T3<周期T2)で出力
されるウオツチドツク信号WDT・Pにより前記
カウントがリセツトされ、かつCPUが待ち状態
であるときに外部から入力されるWDT制御信号
によりカウント動作を停止するカウンタ2を備え
たことを特徴とする暴走検知装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8567889U JPH0325943U (ja) | 1989-07-24 | 1989-07-24 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8567889U JPH0325943U (ja) | 1989-07-24 | 1989-07-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0325943U true JPH0325943U (ja) | 1991-03-18 |
Family
ID=31634935
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8567889U Pending JPH0325943U (ja) | 1989-07-24 | 1989-07-24 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0325943U (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59119453A (ja) * | 1982-12-27 | 1984-07-10 | Fujitsu Ltd | Cpu暴走監視回路 |
JPS61296443A (ja) * | 1985-06-24 | 1986-12-27 | Mitsubishi Electric Corp | ウオツチドツグ・タイマ |
JPS6260038B2 (ja) * | 1981-12-04 | 1987-12-14 | Doryokuro Kakunenryo Kaihatsu Jigyodan | |
JPS6310248A (ja) * | 1986-06-30 | 1988-01-16 | Nec Corp | マイクロプロセツサの異常状態検出方式 |
-
1989
- 1989-07-24 JP JP8567889U patent/JPH0325943U/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6260038B2 (ja) * | 1981-12-04 | 1987-12-14 | Doryokuro Kakunenryo Kaihatsu Jigyodan | |
JPS59119453A (ja) * | 1982-12-27 | 1984-07-10 | Fujitsu Ltd | Cpu暴走監視回路 |
JPS61296443A (ja) * | 1985-06-24 | 1986-12-27 | Mitsubishi Electric Corp | ウオツチドツグ・タイマ |
JPS6310248A (ja) * | 1986-06-30 | 1988-01-16 | Nec Corp | マイクロプロセツサの異常状態検出方式 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0325943U (ja) | ||
JPS5838162U (ja) | トナ−濃度検出回路 | |
JPS6316339U (ja) | ||
JPH01142057U (ja) | ||
JPS60131051U (ja) | ウオツチドツグ回路 | |
JPH0186327U (ja) | ||
JPH02130130U (ja) | ||
JPS61126347U (ja) | ||
JPH0226824U (ja) | ||
JPS60126831U (ja) | マイクロコンピユ−タのリセツト回路 | |
JPH0370427U (ja) | ||
JPS62192445U (ja) | ||
JPH0289546U (ja) | ||
JPS61161779U (ja) | ||
JPS5866445U (ja) | 警報発生回路 | |
JPS60153355U (ja) | マルチcpuシステムの制御装置 | |
JPS61103781U (ja) | ||
JPS5936096U (ja) | テ−プカウンタ装置 | |
JPS6229657U (ja) | ||
JPS62175356U (ja) | ||
JPS60184145U (ja) | 出力制御装置 | |
JPS6246457U (ja) | ||
JPS62183251U (ja) | ||
JPS62113349U (ja) | ||
JPH0172733U (ja) |