JPH03181239A - Tandem connection system for pcm channel - Google Patents

Tandem connection system for pcm channel

Info

Publication number
JPH03181239A
JPH03181239A JP1319911A JP31991189A JPH03181239A JP H03181239 A JPH03181239 A JP H03181239A JP 1319911 A JP1319911 A JP 1319911A JP 31991189 A JP31991189 A JP 31991189A JP H03181239 A JPH03181239 A JP H03181239A
Authority
JP
Japan
Prior art keywords
bipolar
data
circuit
code
pcm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1319911A
Other languages
Japanese (ja)
Other versions
JP2727709B2 (en
Inventor
Shiyousaku Tanabe
田辺 章作
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP31991189A priority Critical patent/JP2727709B2/en
Publication of JPH03181239A publication Critical patent/JPH03181239A/en
Application granted granted Critical
Publication of JP2727709B2 publication Critical patent/JP2727709B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

PURPOSE:To reduce the deterioration of the reproduced voices by providing a channel interface CHINF circuit, a speed conversion circuit, a decoding DE CODE circuit, and a coding CODE circuit. CONSTITUTION:A CHIHF 31 receives the reception data 41 separated for each channel from a separate multiplexing device 2a (2b) and writes the data 41 in an FIFOM 33. A read clock 39 of the FIFOM 33 is given from the CHINF 31 synchronously with an intra-office clock supplying device 1, and the data 41 is converted into the speed of the clock 39 received from the CHINF 31. The output data 40 on the FIFOM 33 is inputted to a CODE 35, and the CODE 35 converts the received data 40 into a bipolar signal which is sent to a PCM tandem connection device 3. The bipolar signal received from the device 3 performs the bipolar violation monitoring and the bipolar/unipolar conversion via a DECODE 34.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はPCM符号通信システムのPCMチャネルタン
デム接続方式に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a PCM channel tandem connection system for a PCM code communication system.

〔従来の技術〕[Conventional technology]

従来のPCMチャネルタンデム接続方式においては、送
信側ではPCM−音声の変換およびシグナリング情報の
抽出を行い、受信側では音声接続し再び音声−PCMの
変換およびシグナリング情報の挿入を行うタンデム接続
方式となっていた。
In the conventional PCM channel tandem connection method, the transmitting side performs PCM-voice conversion and the extraction of signaling information, and the receiving side connects the voice and performs the voice-PCM conversion again and inserts the signaling information. was.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上述した従来のPCMチャネルタンデム接続方式では、
送信側ではPCM−音声の変換およびシグナリング情報
の抽出を行い、受信側では音声接続し再び音声−PCM
の変換およびシグナリング情報の挿入を行うタンデム接
続方式となっているので、PCM−音声および音声−P
CMの変換による音声品質の劣化が著しいという欠点が
ある。
In the conventional PCM channel tandem connection method described above,
The transmitting side performs PCM-voice conversion and extracts signaling information, and the receiving side connects the voice and converts the voice-PCM again.
Since it is a tandem connection method that converts PCM-voice and inserts signaling information, PCM-voice and voice-P
There is a drawback that the audio quality deteriorates significantly due to CM conversion.

〔課題を解決するための手段〕[Means to solve the problem]

本発明のPCMチャネルタンデム接続方式は、分離多重
装置とのインタフェース及びクロック供給を受けるチャ
ネルインタフェース回路と、送信側データおよび受信側
データのスピード変換を行うスピード変換回路と、バイ
ポーラ形式の前記送信側データからバイオレーション符
号により送信シグナリング情報を抽出しバイポーラ信号
をユニポーラ信号に変換するデコード回路と、前記受信
側データをバイポーラ信号に変換しバイポーラバイオレ
ーション発生により受信シダナリング情報を付加するコ
ード回路とを有している。
The PCM channel tandem connection system of the present invention includes a channel interface circuit that interfaces with a demultiplexer and receives clock supply, a speed conversion circuit that converts the speed of transmitting side data and receiving side data, and transmitting side data in bipolar format. a decoding circuit that extracts transmission signaling information from a violation code using a violation code and converts the bipolar signal into a unipolar signal; and a code circuit that converts the receiving side data into a bipolar signal and adds reception signaling information when a bipolar violation occurs. ing.

〔実施例〕〔Example〕

次に、本発明について図面を参照して説明する。 Next, the present invention will be explained with reference to the drawings.

第1図は本発明の一実施例を示すブロック図、第2図は
第1図中のPCMタンデム接続装置の一例を示すブロッ
ク図、第3図は第2図中の受信側のファストインファス
トアウトメモリの入出力データとクロックとの関係を示
す図、第4図は受信側でのバイポーラバイオレーション
の発生の一例を示す図、第5図は第2図中のPCMタン
デム接続装置のシグナリング抽出の一例を示す図、第6
図は第2図中の送信側のファストインファストアウトメ
モリの入出力データとクロックとの関係を示す図である
Fig. 1 is a block diagram showing an embodiment of the present invention, Fig. 2 is a block diagram showing an example of the PCM tandem connection device in Fig. 1, and Fig. 3 is a fast-in-fast receiving side diagram in Fig. 2. A diagram showing the relationship between the input/output data of the out memory and the clock, Figure 4 is a diagram showing an example of bipolar violation occurrence on the receiving side, and Figure 5 is a signaling extraction of the PCM tandem connection device in Figure 2. Figure 6 showing an example of
This figure is a diagram showing the relationship between input/output data and clocks of the fast-in-fast-out memory on the transmitting side in FIG. 2.

第1図において、本実施例ではそれぞれが相対向してデ
ータの送受信を行うPCMタンデム接続装置3と、この
PCMタンデム接続装置3にインタフェースしてクロッ
クを供給し30チヤネルの64Kbpsデータの分離多
重を行う分離多重装置2a、2bと、分離多重装置2a
、2bへ局内クロックの供給を行う局内クロック供給装
置1とを有して11戒している。
In FIG. 1, in this embodiment, a PCM tandem connection device 3 faces each other and transmits and receives data, and a clock is supplied to this PCM tandem connection device 3 to separate and multiplex 30 channels of 64Kbps data. The demultiplexing and multiplexing devices 2a and 2b and the demultiplexing and multiplexing device 2a
, 2b, and an internal clock supply device 1 for supplying an internal clock to the internal clocks.

第2図において、第1図の中のPCMタンデム接続装置
3は分離多重装置2a(または2b)とインタフェース
して局内クロックの供給を受けるチャネルインタフェー
ス回路(以下CHINFと記す)31と、送信側データ
のスピード変換を行うファストインファストアウトメモ
リ(以下F I FOMと記す)32と、受信側データ
のスピード変換を行うFIFOM3Bと、バイポーラ形
式の送信側データからバイオレーション符号により送信
シダナリング情報を抽出して入力信号のバイポーラ信号
をユニポーラ信号に変換するデコーダ回路(以下DEC
ODEと記す)34と、受信側データをバイポーラ信号
に変換しバイオレーションの発生により受信シダナリン
グ情報を付加するコード回路(以下C0DEと記す)3
5とを有して槽底している。
In FIG. 2, the PCM tandem connection device 3 in FIG. A fast-in-fast-out memory (hereinafter referred to as FIFOM) 32 that performs speed conversion of data on the receiving side, a FIFOM 3B that performs speed conversion of data on the receiving side, and a fast-in-fast-out memory (hereinafter referred to as FIFOM) that performs speed conversion of the data on the receiving side, and extracts transmission sidner ring information from the sending side data in bipolar format using a violation code. A decoder circuit (hereinafter referred to as DEC) that converts a bipolar input signal into a unipolar signal
(hereinafter referred to as C0DE) 34, and a code circuit (hereinafter referred to as C0DE) 3 that converts receiving side data into a bipolar signal and adds reception side ringing information when a violation occurs.
5 at the bottom of the tank.

次に、第2図に示すPCMタンデム接続装置の動作につ
いて説明する。
Next, the operation of the PCM tandem connection device shown in FIG. 2 will be explained.

まず、受信側の動作について第1図、第2図。First, FIGS. 1 and 2 show the operation of the receiving side.

第3図、第4図を用いて説明する。This will be explained using FIGS. 3 and 4.

CHIHF31は分離多重装置2a(又は2b)からチ
ャネル単位に分離された受信データ41を受け、F I
 FOMBに書き込む。F I FOM33の読み出し
タロツク39はCHINF31から局内クロック供給装
置1に同期して与えられ、受信データ41はCHINF
31からの読み出しクロック3つのスピードに変換され
る。尚、F I FOM33の入出力データ41.40
と局内クロック39の関係を第3図に示す。
The CHIHF 31 receives received data 41 separated into channels from the demultiplexer 2a (or 2b), and
Write to FOMB. The readout clock 39 of the FIFOM 33 is given from the CHINF 31 to the internal clock supply device 1 in synchronization, and the received data 41 is sent to the CHINF
The read clock from 31 is converted to 3 speeds. In addition, the input/output data of FI FOM33 is 41.40
The relationship between the internal clock 39 and the internal clock 39 is shown in FIG.

F I FOM33の出力データ40はC0DE35に
入力される。C0DE35では受信側データ40をバイ
ポーラ信号に変換し、第1図に示す対向するPCMタン
デム接続装置3へ送出する。
The output data 40 of the FIFOM33 is input to the C0DE35. The C0DE 35 converts the receiving side data 40 into a bipolar signal and sends it to the opposing PCM tandem connection device 3 shown in FIG.

このとき受信シダナリング情報を挿入しなければならな
いがこれを本実施例ではバイポーラバイオレーションに
て付加する。即ち、受信シグナリング信号42により8
ビツト中のいずれかの1をバイオレーションしシグナリ
ングのオンオフをバイオレーションのあるなしで表示す
る。尚、バイポーラバイオレーション発生例を第4図に
示す。
At this time, it is necessary to insert reception synchronization information, which is added by bipolar violation in this embodiment. That is, the received signaling signal 42
Any one of the bits is violated and signaling on/off is displayed with or without violation. Incidentally, an example of occurrence of bipolar violation is shown in FIG.

次に、送信側の動作について、第1図、第2図。Next, regarding the operation on the transmitting side, FIGS. 1 and 2.

第5図および第6図を用いて説明する。This will be explained using FIGS. 5 and 6.

第1図に示す対向するPCMタンデム接続装置3からの
バイポーラ信号はDECODE34に入力される。DE
CODE34はバイポーラバイオレーション監視および
バイポーラ/ユニポーラ変換を行う、1タイムスロツト
の8ビツトデータは局内用8kHzクロツクに同期して
おり、送信側データのバイポーラバイオレーションを監
視することで送信シダナリング情報を抽出し送信シグナ
リング信号43をCHINF31へ送出する。
A bipolar signal from the opposing PCM tandem connection device 3 shown in FIG. 1 is input to the DECODE 34. D.E.
CODE34 performs bipolar violation monitoring and bipolar/unipolar conversion. The 8-bit data of one time slot is synchronized with the internal 8kHz clock, and by monitoring the bipolar violation of the transmitting side data, it extracts transmission synchronization information. A transmission signaling signal 43 is sent to CHINF31.

尚、シグナリング抽出例を第5図に示す。Incidentally, an example of signaling extraction is shown in FIG.

DECODE34はバイポーラ/ユニポーラ変換を行い
送信データ36をF I FOM32に書き込む。CH
INF31は送信側データを分離多重装置2aの送信ク
ロック8のスピードにてF I FOM32から読み出
す。尚、F I FOM32の入出力データとタロツク
との関係を第6図に示す。
DECODE 34 performs bipolar/unipolar conversion and writes transmit data 36 to FI FOM 32. CH
The INF 31 reads the transmitting side data from the FIFOM 32 at the speed of the transmission clock 8 of the demultiplexer 2a. Incidentally, the relationship between the input/output data of the FIFOM 32 and the tarok is shown in FIG.

CHINF31は分離多重装置2 aからのシグナリン
グパルスに従い、シグナリング情報を挿入し、分離多重
装置2aへ送出する。
The CHINF 31 inserts signaling information in accordance with the signaling pulse from the demultiplexer 2a and sends it to the demultiplexer 2a.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明は、分離多重装置とのインタ
フェース及びクロック供給を受けるチャネルインタフェ
ース回路と、送信側データおよび受信側データのスピー
ド変換を行うスピード変換回路と、バイポーラ形式の送
信側データからバイオレーション符号により送信シグナ
リング情報を抽出しバイポーラ信号をユニポーラ信号に
変換するデコード回路と、受信側データをバイポーラ信
号に変換しバイポーラバイオレーション発生により受信
シグナリング情報を付加するコード回路とを有すること
により、PCM信号を音声に変換することなくシグナリ
ングおよび音声のタンデム接続を行なうことができるの
で、従来のタンデム接続方式において問題となる再生音
声の劣化を少なくすることができるという効果があり、
また従来のタンデム接続方式に特別な追加接続部もない
ため設置も簡単となる効果がある。
As explained above, the present invention includes a channel interface circuit that interfaces with a demultiplexer and receives clock supply, a speed conversion circuit that converts the speed of transmitting data and receiving data, and converts bipolar format transmitting data to PCM has a decoding circuit that extracts transmission signaling information using a ration code and converts a bipolar signal into a unipolar signal, and a code circuit that converts receiving side data into a bipolar signal and adds reception signaling information when a bipolar violation occurs. Since it is possible to perform tandem connections for signaling and audio without converting signals to audio, it has the effect of reducing the deterioration of reproduced audio that is a problem with conventional tandem connection methods.
Furthermore, there is no special additional connection part in the conventional tandem connection method, which has the effect of simplifying installation.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例を示すブロック図、第2図は
第1図中のPCMタンデム接続装置の一例を示すブロッ
ク図、第3図は第2図中の受信側のファストインファス
トアウトメモリの入出力データとタロツクとの関係を示
す図、第4図は受信側でのバイポーラバイオレーション
の発生の一例を示す図、第5図は第2図中のPCMタン
デム接続装置のシグナリング抽出の一例を示す図、第6
図は第2図中の送信側のファストインファストアウトメ
モリの入出力データとクロックとの関係を示す図である
Fig. 1 is a block diagram showing an embodiment of the present invention, Fig. 2 is a block diagram showing an example of the PCM tandem connection device in Fig. 1, and Fig. 3 is a fast-in-fast receiving side diagram in Fig. 2. A diagram showing the relationship between out-memory input/output data and tarokku, Figure 4 is a diagram showing an example of occurrence of bipolar violation on the receiving side, and Figure 5 is a signaling extraction of the PCM tandem connection device in Figure 2. Figure 6 showing an example of
This figure is a diagram showing the relationship between input/output data and clocks of the fast-in-fast-out memory on the transmitting side in FIG. 2.

Claims (1)

【特許請求の範囲】[Claims] 分離多重装置とのインタフェース及びクロック供給を受
けるチャネルインタフェース回路と、送信側データおよ
び受信側データのスピード変換を行うスピード変換回路
と、バイポーラ形式の前記送信側データからバイオレー
ション符号により送信シグナリング情報を抽出しバイポ
ーラ信号をユニポーラ信号に変換するデコード回路と、
前記受信側データをバイポーラ信号に変換しバイポーラ
バイオレーション発生により受信シグナリング情報を付
加するコード回路とを有することを特徴とするPCMチ
ャネルタンデム接続方式。
A channel interface circuit that interfaces with the demultiplexer and receives clock supply, a speed conversion circuit that converts the speed of transmitting side data and receiving side data, and extracting transmission signaling information from the transmitting side data in bipolar format using a violation code. a decoding circuit that converts bipolar signals into unipolar signals;
A PCM channel tandem connection system characterized by comprising a code circuit that converts the receiving side data into a bipolar signal and adds reception signaling information when a bipolar violation occurs.
JP31991189A 1989-12-08 1989-12-08 PCM channel tandem connection method Expired - Lifetime JP2727709B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31991189A JP2727709B2 (en) 1989-12-08 1989-12-08 PCM channel tandem connection method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31991189A JP2727709B2 (en) 1989-12-08 1989-12-08 PCM channel tandem connection method

Publications (2)

Publication Number Publication Date
JPH03181239A true JPH03181239A (en) 1991-08-07
JP2727709B2 JP2727709B2 (en) 1998-03-18

Family

ID=18115609

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31991189A Expired - Lifetime JP2727709B2 (en) 1989-12-08 1989-12-08 PCM channel tandem connection method

Country Status (1)

Country Link
JP (1) JP2727709B2 (en)

Also Published As

Publication number Publication date
JP2727709B2 (en) 1998-03-18

Similar Documents

Publication Publication Date Title
JP2680198B2 (en) Audio digital 1-link connection system
JPH03181239A (en) Tandem connection system for pcm channel
JPH03283730A (en) Adpcm channel tandem connection system
JPH05227119A (en) Sound and data multiplexing system
JPS61239736A (en) Bit steal system
JP2871904B2 (en) Octet multiplexer
JPH01226234A (en) Dsi-adpcm equipment
JPS5935220B2 (en) Terminal control method
KR20000039227A (en) Apparatus for varying transmission speed of communication signal
JPH0652890B2 (en) Multiplexer / Demultiplexer
JPS6338909B2 (en)
JP2877890B2 (en) Channel board of PCM terminal equipment
JP2894560B2 (en) Home line termination equipment
JPH0220141A (en) Voice data transmitting system
JP2581266B2 (en) Multiplexer
JP2590684B2 (en) Subscriber line multiplexer and system
JP2917297B2 (en) Multi-frame synchronization circuit
JPH04354437A (en) Digital data transmission interface
JPS61186039A (en) System for transmitting voice pcm signal
JPH02134938A (en) Data multiplexing/demultiplexing system
JPH088556B2 (en) Time division multiplexer
JP2001251265A (en) Time division multiplexer
JPH05276280A (en) Telephone terminal equipment
JP2001119362A (en) Control time slot switching circuit
JPH01316094A (en) Digital interface device