JPH0314392B2 - - Google Patents

Info

Publication number
JPH0314392B2
JPH0314392B2 JP59103667A JP10366784A JPH0314392B2 JP H0314392 B2 JPH0314392 B2 JP H0314392B2 JP 59103667 A JP59103667 A JP 59103667A JP 10366784 A JP10366784 A JP 10366784A JP H0314392 B2 JPH0314392 B2 JP H0314392B2
Authority
JP
Japan
Prior art keywords
analog switch
video signal
circuit
clamp
primary color
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59103667A
Other languages
English (en)
Other versions
JPS60248080A (ja
Inventor
Koichi Sunada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
Original Assignee
NEC Home Electronics Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd filed Critical NEC Home Electronics Ltd
Priority to JP59103667A priority Critical patent/JPS60248080A/ja
Publication of JPS60248080A publication Critical patent/JPS60248080A/ja
Publication of JPH0314392B2 publication Critical patent/JPH0314392B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はテレビジヨン受像機に関し、特にマイ
クロコンピユータ等からの外部原色映像信号をテ
レビジヨン受像機の受信した映像信号にスーパー
インポーズするためのR・G・B切換回路に関す
る。
従来の技術 テレビジヨン受像機に文字放送受信アダプタや
パーソナルコンピユータ等を接続して文字情報あ
るいはグラフイツク画像等を画面表示する場合、
ビデオクロマ回路が合成映像信号から分解生成し
た原色映像信号(以下テレビジヨンRGB信号と
称す)と外部原色映像信号(以下外部RGB信号
と称す)の一方を選択的に切り換えるための回路
が映像出力段の前に設けられる。周知のようにテ
レビジヨンRGB信号は0〜4MHzの周波数変化を
含む映像信号であり、一方外部RGB信号はデイ
ジタル画像信号として与えられる。この種の切換
回路は、それら両RGB信号を瞬時的に切り換え
ることにより重ね合わせ(スーパーインポーズ)
機能を与える。
発明が解決しようとする問題点 ところで、テレビジヨンRGB信号に外部RGB
信号をスーパーインポーズする場合、両RGB信
号の明るさが合つていないと、不自然で見ずらい
画像となつてしまう。
本発明は、かかる問題点に鑑みてなされたもの
で、外部RGB信号の明るさをテレビジヨンRGB
信号の明るさに合わせながら両RGB信号をスー
パーインポーズするR・G・B切換回路を提供す
ることを目的とする。
問題点を解決するための手段 上記の目的を達成するため、本発明の第1の
R・G・B切換回路は、直流分を有するテレビジ
ヨン信号より得られた原色映像信号を入力する第
1入力バツフア回路と;デイジタル形式の外部原
色映像信号を入力する第2入力バツフア回路と;
第1入力バツフア回路と映像信号出力端子との間
に接続された第1アナログスイツチと;第2入力
バツフア回路の出力端子に接続されたクランプ回
路と;このクランプ回路と映像信号出力端子との
間に接続された第2アナログスイツチと;第1入
力バツフア回路と第クランプ回路との間に設けら
れた第3アナログスイツチと;テレビジヨン信号
の水平同期信号に応動してバツクポーチ期間中に
クランプパルスを発生するクランプパルス発生手
段と;クランプパルスに応動して第3アナログス
イツチをオンにするクランプ制御手段と;外部原
色映像信号の存在しない期間中は前記第1アナロ
グスイツチをオンにするとともに前記第2アナロ
グスイツチをオフにし、外部原色映像信号の存在
する期間中は第1アナログスイツチをオフにする
とともに第2アナログスイツチをオンにする映像
信号切換制御手段とを備える構成とした。
この第1のR・G・B切換回路において、クラ
ンプ回路は、一方の端子が第2バツフア回路の出
力端子に接続され他方の端子が第2アナログスイ
ツチと第3アナログスイツチとに接続されたコン
デンサと、コンデンサの他方の端子とアースとの
間に接続された抵抗器とで構成され得る。
また、本発明の第2のR・G・B切換回路は、
直流分を有するテレビジヨン信号より得られた原
色映像信号を入力する第1入力バツフア回路と;
デイジタル形式の外部原色映像信号を入力する第
2入力バツフア回路と;第1入力バツフア回路と
映像信号出力端子との間に接続された第1アナロ
グスイツチと;第2入力バツフア回路の出力端子
に接続されたクランプ回路と;このクランプ回路
と映像信号出力端子との間に接続された第2アナ
ログスイツチと;テレビジヨン信号の水平同期信
号に応動してバツクポーチ期間中にクランプパル
スを発生するクランプパルス発生手段と;クラン
プパルスに応動して第1および第2アナログスイ
ツチを同時にオンにするクランプ制御手段と;外
部原色映像信号の存在しない期間中は第1アナロ
グスイツチをオンにするとともに第2アナログス
イツチをオフにし、外部原色映像信号の存在する
期間中は第1アナログスイツチをオフにするとと
もに第2アナログスイツチをオンにする映像信号
切換制御手段とを備える構成とした。
この第2R・G・B切換回路において、クラン
プ回路は、一方の端子が第2バツフア回路の出力
端子に接続され他方の端子が第2アナログスイツ
チに接続されたコンデンサと、コンデンサの他方
の端子とアースとの間に接続された抵抗器とで構
成され得る。
作 用 第1のR・G・B切換回路では、各水平走査期
間の始めのバツクポーチ期間中に、クランプパル
スによつて第3アナログスイツチがオンになり、
第1入力バツフア回路からの原色映像信号が第3
アナログスイツチを介してクランプ回路に与えら
れる。この時、原色映像信号のレベルはペデスタ
ルレベルになつている。一方、第2入力バツフア
からクランプ回路に対して外部原色映像信号の基
準レベルが与えられており、クランプ回路の働き
によつてこの基準レベルは原色映像信号のペデス
タルレベルにクランプされる。
バツクポーチ期間が終了して映像信号期間に入
ると、外部原色映像信号が存在するか否か(画面
表示レベルになつているか否か)に応じて第1お
よび第2アナログスイツチが相補的にオフ・オン
制御される。しかして、外部原色映像信号が存在
する期間中は第2アナログスイツチを介して外部
原色映像信号が映像信号出力端子へ出力され、外
部原色映像信号が存在しない期間中は第1アナロ
グスイツチを介してテレビジヨン原色映像信号が
映像信号出力端子へ出力される。こうして、テレ
ビジヨン原色映像信号に外部原色映像信号がスー
パーインポーズされる。本発明によれば、外部原
色映像信号の基準レベルがテレビジヨン原色映像
信号のペデスタルレベルにクランプされた上でス
ーパーインポーズされるから、両原色映像信号の
明るさが合い、自然で見やすい画面表示が得られ
る。
第2のR・G・B切換回路では、各水平走査期
間の始めのバツクポーチ期間中に、クランプパル
スによつて第1および第2アナログスイツチが同
時にオンになり、第1入力バツフア回路からの原
色映像信号が第1および第2アナログスイツチを
介してクランプ回路に与えられる。これにより外
部原色映像信号の基準レベルはテレビジヨン原色
映像信号のペデスタルレベルにクランプされる。
そして、バツクポーチ期間が終了して映像信号期
間に入ると、第1のR・G・B切換回路と同様に
して第1および第2アナログスイツチが相補的に
オフ・オン制御されることにより、テレビジヨン
原色映像信号に外部原色映像信号がスーパーイン
ポーズされる。この第2のR・G・B切換回路に
よつても、外部原色映像信号の基準レベルがテレ
ビジヨン原色映像信号のペデスタルレベルにクラ
ンプされてからスーパーインポーズされるので、
両原色映像信号の明るさが合い、自然で見やすい
画面表示が得られる。また、このR・G・B回路
では、第1および第2アナログスイツチがクラン
プ用とスーパーインポーズ用のアナログスイツチ
を兼用しているので、第3アナログスイツチを省
略している。
実施例 第1図に本発明の一実施例によるR・G・B切
換回路を示す。
第1図において、テレビジヨン電波の受信によ
り得られた赤色の原色映像信号(以下これをテレ
ビジヨンR信号と称す)を第1入力端子1から入
力する第1入力バツフア回路2は低出力インピー
ダンスのエミツタフオロアで、その出力端は第1
アナログスイツチ3の入力端子3aに接続すると
ともに第3アナログスイツチ5の入力端子5aに
接続する。一方、パーソナルコンピユータ等から
出力される赤色の外部原色映像信号(以下これを
外部R信号と称す)を第2入力端子6から入力す
る第2入力バツフア回路7は、同様に低出力イン
ピーダンスのエミツタフオロアで、その出力端は
コンデンサ8を介して第3アナログスイツチ5の
出力端子5bに接続するとともに、第2アナログ
スイツチ4の入力端子4aおよび抵抗器9の一方
の端子に接続する。抵抗器9の他方の端子はアー
スに接続する。第1および第2アナログスイツチ
3,4のそれぞれの出力端子3b,4bは共通接
続し、R切換出力端子10に接続する。出力端子
10は映像出力回路(図示せず)に接続する。以
上の回路構成はテレビジヨンR信号と外部R信号
に対するものであるが、テレビジヨンG信号と外
部G信号、およびテレビジヨンB信号と外部B信
号に対しても同じ回路構成(図示せず)がそれぞ
れ設けられる。
制御部12はR,G,B信号に共通なもので、
アナログスイツチ3,4,5のスイツチ動作を制
御する。3入力ORゲート13は入力端子6,1
7,18から外部R,G,B信号を入力に受け、
その出力は第2アナログスイツチ4の制御端子4
cに接続するとともにインバータ14を介して第
1アナログスイツチ3の制御端子3cに接続す
る。遅延回路15は、入力端子19からテレビジ
ヨンRGB信号の水平同期信号を受け取つてこれ
を所定時間遅延させる。遅延回路15の出力はイ
ンバータ16を介して第3アナログスイツチ5の
制御端子5cに接続する。アナログスイツチ3,
4,5は普通の構成でよく、制御端子に“0”の
電圧信号が供給されるとオフ(開)状態にあり、
制御端子に“1”の電圧信号が供給されるとオン
(閉)状態になる。
次に第2図の信号波形図を参照して第1図の回
路動作を説明する。第1入力バツフア回路2に入
力されるテレビジヨンR信号aは、第2図aに示
すように、1水平走査期間H内に水平同期信号A
と映像信号Bを含み、それら信号A,B間のバツ
クポーチ期間CにおいてペデスタルレベルE1
ある。このテレビジヨンR信号aはそのままの形
で第1入力バツフア回路2の出力に得られる。第
2入力バツフア回路7に入力される外部R信号b
は、第2図bに示すように、画面表示部分D,E
のところがパルス状のカラーレベルにあり、それ
以外の期間では基準レベルE2になつている。普
通この基準レベルE2は黒レベルに設定されてい
る。この外部R信号はそのままの形で第2入力バ
ツフア回路7の出力に得られる。
遅延回路15は、テレビジヨンRGB信号より
振幅分離された水平同期信号Aを入力端子19か
ら受け取つてこれをバツクポーチ期間まで遅延さ
せる。これにより、インバータ16の出力から第
2図cに示すようなバツクポーチ期間中“1”の
電圧信号cが発生され、この信号cは第3アナロ
グスイツチ5をオンにする。これによつて、第1
入力バツフア回路2の出力と第2入力バツフア回
路7の出力との間にコンデンサ8と抵抗器9によ
るクランプ回路が形成され、第2アナログスイツ
チ4の入力端子4aに与えられる外部R信号dの
基準レベルは第2図dに示すようにペデスタルレ
ベルE1にクランプされる。コンデンサ8のキヤ
パシタンスをC、第1および第2入力バツフア回
路2,7の合成出力抵抗値をRとすると、抵抗器
9の抵抗値RoはRoC≫RCとなるよう十分大きな
値に選ばれ、これにより、信号cが立ち下がつて
第3アナログスイツチ5がオフになつた後もしば
らくの間(少なくとも1水平走査期間)は、外部
R信号dの基準レベルはE1に保持される。
水平帰線消去期間中、外部RGB信号は基準レ
ベルにあるためORゲート13の出力信号eは
“0”で、第2アナログスイツチ4をオフにする
とともにインバータ14を介して第1アナログス
イツチ3をオンにし、これにより切換出力端子1
0にはテレビジヨンR信号aが送られる。
映像信号期間に入つても、外部R信号がカラー
レベルになるまではその状態が続く。しかし外部
R信号bが存在すると、つまりそのレベルが表示
部分D,Eのところでカラーレベルに立ち上がる
とORゲート13の出力信号eが“1”になり
(第2図b,e)、これにより第2アナログスイツ
チ4がオンになるとともに第1アナログスイツチ
3がオフになり、出力端子10には基準レベルを
E1にクランプされた外部R信号dが送られる。
このようにして映像信号期間中、共に基準レベル
E1をもつテレビジヨンR信号と外部R信号がス
ーパーインポーズされる。
第3図には、本発明の別の実施例によるR・
G・B切換回路を示す(ただし、R信号に対する
回路構成のみ図示)。この実施例では、第1図の
第3アナログスイツチ5を省き、代わりにインバ
ータ16の出力をORゲート21,22を介して
第1および第2アナログスイツチ3,4の制御端
子3c,4cに接続することにより、バツクポー
チ期間中第1および第2アナログスイツチ3,4
を共にオンにしてクランプ回路を形成する。ま
た、第3図において20はスーパーインポーズ/
全面外部RGB切換スイツチで、これを点線で示
すような開状態に切り換えると、第1アナログス
イツチ3はバツクポーチ期間中、すなわちクラン
プ動作期間中のみオンになる。
なお、上述した動作はG信号およびB信号に対
する切換回路部でも同様にして行われる。その
際、外部RGB信号のいずれか1つの外部原色信
号でもカラーまたはハイレベルにあればその期間
は、ORゲート13の出力信号eが“1”になつ
て第1アナログスイツチ3をオフにし、この期間
テレビジヨンRGB信号を除去する。
このように本実施例は、第1および第2アナロ
グスイツチ3,4が外部RGB信号のクランプ用
スイツチとR・G・B切換用のスイツチ動作の両
方を兼用している点で前の実施例と異なる。第4
図には第3図の実施例における信号波形図を示
す。第4図において、信号cとdが外部RGB信
号期間中互いに逆レベルになつている点と、帰線
期間中信号dにクランプパルスが重畳されている
点が第2図と異なつている。
発明の効果 以上のように、本発明のR・G・B切換回路に
よれば、外部原色映像信号の基準レベルをテレビ
ジヨンの原色映像信号のペデスタルレベルにクラ
ンプし、これによつて外部原色映像信号の明るさ
をテレビジヨンの原色映像信号に合わせた上でス
ーパーインポーズを行うので、自然で見やすい合
成画面表示が得られる。
【図面の簡単な説明】
第1図は本発明の一実施例によるR・G・B切
換回路の回路図、第2図は第1図の回路動作を説
明するための各部の信号波形図、第3図は本発明
の別の実施例によるR・G・B切換回路の回路
図、および第4図は第3図の回路動作を説明する
ための各部の信号波形図である。 2……第1入力バツフア回路、3……第1アナ
ログスイツチ、4……第2アナログスイツチ、5
……第3アナログスイツチ、7……第2入力バツ
フア回路、8……コンデンサ、9……抵抗器、1
0……切換出力端子、12……制御部、13,2
1,22……ORゲート、14,16……インバ
ータ、15……遅延回路、20……スーパ/全面
外部RGB切換スイツチ。

Claims (1)

  1. 【特許請求の範囲】 1 直流分を有するテレビジヨン信号より得られ
    た原色映像信号を入力する第1入力バツフア回路
    と、 デイジタル形式の外部原色映像信号を入力する
    第2入力バツフア回路と、 前記第1入力バツフア回路と映像信号出力端子
    との間に接続された第1アナログスイツチと、 前記第2入力バツフア回路の出力端子に接続さ
    れたクランプ回路と、 前記第クランプ回路と前記映像信号出力端子と
    の間に接続された第2アナログスイツチと、 前記第1入力バツフア回路と前記第クランプ回
    路との間に接続された第3アナログスイツチと、 前記テレビジヨン信号の水平同期信号に応動し
    てバツクポーチ期間中にクランプパルスを発生す
    るクランプパルス発生手段と、 前記クランプパルスに応動して前記第3アナロ
    グスイツチをオンにするクランプ制御手段と、 前記外部原色映像信号の存在しない期間中は前
    記第1アナログスイツチをオンにするとともに前
    記第2アナログスイツチをオフにし、前記外部原
    色映像信号の存在する期間中は前記第1アナログ
    スイツチをオフにするとともに前記第2アナログ
    スイツチをオンにする映像信号切換制御手段と、
    を備えることを特徴とするR・G・B切換回路。 2 前記クランプ回路は、一方の端子が前記第2
    バツフア回路の出力端子に接続され他方の端子が
    前記第2アナログスイツチと前記第3アナログス
    イツチとに接続されたコンデンサと、前記コンデ
    ンサの他方の端子とアースとの間に接続された抵
    抗器とからなる特許請求の範囲第1項に記載の
    R.G・B切換回路。 3 直流分を有するテレビジヨン信号より得られ
    た原色映像信号を入力する第1入力バツフア回路
    と、 デイジタル形式の外部原色映像信号を入力する
    第2入力バツフア回路と、 前記第1入力バツフア回路と映像信号出力端子
    との間に接続された第1アナログスイツチと、 前記第2入力バツフア回路の出力端子に接続さ
    れたクランプ回路と、 前記クランプ回路と前記映像信号出力端子との
    間に接続された第2アナログスイツチと、 前記テレビジヨン信号の水平同期信号に応動し
    てバツクポーチ期間中にクランプパルスを発生す
    るクランプパルス発生手段と、 前記クランプパルスに応動して前記第1および
    第2アナログスイツチを同時にオンにするクラン
    プ制御手段と、 前記外部原色映像信号の存在しない期間中は前
    記第1アナログスイツチをオンにするとともに前
    記第2アナログスイツチをオフにし、前記外部原
    色映像信号の存在する期間中は前記第1アナログ
    スイツチをオフにするとともに前記第2アナログ
    スイツチをオンにする映像信号切換制御手段と、
    を備えることを特徴とするR・G・B切換回路。 4 前記クランプ回路は、一方の端子が前記第2
    バツフア回路の出力端子に接続され他方の端子が
    前記第2アナログスイツチに接続されたコンデン
    サと、前記コンデンサの他方の端子とアースとの
    間に接続された抵抗器とからなる特許請求の範囲
    第3項に記載のR・G・B切換回路。
JP59103667A 1984-05-24 1984-05-24 R・g・b切換回路 Granted JPS60248080A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59103667A JPS60248080A (ja) 1984-05-24 1984-05-24 R・g・b切換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59103667A JPS60248080A (ja) 1984-05-24 1984-05-24 R・g・b切換回路

Publications (2)

Publication Number Publication Date
JPS60248080A JPS60248080A (ja) 1985-12-07
JPH0314392B2 true JPH0314392B2 (ja) 1991-02-26

Family

ID=14360135

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59103667A Granted JPS60248080A (ja) 1984-05-24 1984-05-24 R・g・b切換回路

Country Status (1)

Country Link
JP (1) JPS60248080A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5762680A (en) * 1980-10-03 1982-04-15 Nippon Telegr & Teleph Corp <Ntt> Display controller
JPS5920780B2 (ja) * 1975-03-10 1984-05-15 アルバテツクス・アクチエン・ゲゼルシヤフト 織機用緯糸グリツパ作動装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5920780U (ja) * 1982-07-27 1984-02-08 株式会社東芝 カラ−・テレビジヨン受像機

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5920780B2 (ja) * 1975-03-10 1984-05-15 アルバテツクス・アクチエン・ゲゼルシヤフト 織機用緯糸グリツパ作動装置
JPS5762680A (en) * 1980-10-03 1982-04-15 Nippon Telegr & Teleph Corp <Ntt> Display controller

Also Published As

Publication number Publication date
JPS60248080A (ja) 1985-12-07

Similar Documents

Publication Publication Date Title
JPH0355833B2 (ja)
US4399462A (en) Video split screen technique
JPH05130530A (ja) 付加的なキヤラクター表示付きテレビジヨン受像機
CA1257379A (en) Television receiver with selectable video input signals
JP2643939B2 (ja) テレビジョン受像機用回路装置
US4660085A (en) Television receiver responsive to plural video signals
US4316214A (en) Keying signal generator with input control for false output immunity
JPH0314392B2 (ja)
CA1163360A (en) Keying signal generator with false output immunity
CA1164996A (en) Composite timing signal generator with predictable output level
US6441871B1 (en) Method for correcting amplitude of synchronizing signal of composite video signal and device therefor
JPS643431B2 (ja)
JPH066708A (ja) 画面表示装置
JP3182299B2 (ja) ビデオ信号処理回路
JP2566613B2 (ja) 映像信号選択装置
JP3338188B2 (ja) スーパーインポーズ回路
JP3329149B2 (ja) クランプパルス発生方法およびその回路
JPH06225326A (ja) 多画面テレビジョン受像機
KR970001889Y1 (ko) 와이드 화면 처리장치
KR200154411Y1 (ko) 티브이에서 영상 신호 및 오에스디의 지연 보상 회로
KR920005454Y1 (ko) 컬러 tv의 전송방식에 따른 휘도지연시간 선택회로
JPH0741270Y2 (ja) S入力端子付テレビジョン受信機
JPH0731647Y2 (ja) 映像信号処理回路
KR950003171Y1 (ko) 중첩신호의 에지 보상회로
KR940004960Y1 (ko) 슈퍼 보드(Super Board)