JPH03116443U - - Google Patents
Info
- Publication number
- JPH03116443U JPH03116443U JP2363290U JP2363290U JPH03116443U JP H03116443 U JPH03116443 U JP H03116443U JP 2363290 U JP2363290 U JP 2363290U JP 2363290 U JP2363290 U JP 2363290U JP H03116443 U JPH03116443 U JP H03116443U
- Authority
- JP
- Japan
- Prior art keywords
- memory
- latch
- correction circuit
- transfer clock
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 5
- 230000001360 synchronised effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Description
第1図は本考案のメモリ・システムを有するマ
イクロコンピユータの構成ブロツク図、第2図は
本考案のメモリ・システムが用いられているマイ
クロコンピユータの動作を示すタイムチヤート、
第3図は従来のパリテイ生成・検出回路が設けら
れたメモリ・システムを有するマイクロコンピユ
ータの構成ブロツク図、第4図は従来装置の動作
を示すタイムチヤートである。 1……メモリ、11……アドレス・カウンタ、
12……ラツチ、13……パリテイ生成・検出回
路、2……CPU。
イクロコンピユータの構成ブロツク図、第2図は
本考案のメモリ・システムが用いられているマイ
クロコンピユータの動作を示すタイムチヤート、
第3図は従来のパリテイ生成・検出回路が設けら
れたメモリ・システムを有するマイクロコンピユ
ータの構成ブロツク図、第4図は従来装置の動作
を示すタイムチヤートである。 1……メモリ、11……アドレス・カウンタ、
12……ラツチ、13……パリテイ生成・検出回
路、2……CPU。
Claims (1)
- 【実用新案登録請求の範囲】 メモリから読み出されたデータの正否を判定す
る誤り検出・訂正回路が設けられたメモリ・シス
テムにおいて、 プロセツサから与えられたアドレスをもとに、
転送クロツクの信号を受け、前記メモリに順次ア
ドレスを出力するアドレス・カウンタと、 転送クロツク信号の出た時点での、前記メモリ
から読み出されたデータを一時的に保持し、前記
プロセツサと前記誤り検出・訂正回路に出力する
ラツチとを設け、 前記アドレス・カウンタと前記ラツチに同期す
る転送クロツクを与え、前記ラツチから出力され
たデータを前記誤り検出・訂正回路が処理してい
る間に、前記メモリから次に処理するデータを前
記ラツチに出力するようにしたことを特徴とした
メモリ・システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2363290U JPH03116443U (ja) | 1990-03-08 | 1990-03-08 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2363290U JPH03116443U (ja) | 1990-03-08 | 1990-03-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03116443U true JPH03116443U (ja) | 1991-12-03 |
Family
ID=31526614
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2363290U Pending JPH03116443U (ja) | 1990-03-08 | 1990-03-08 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03116443U (ja) |
-
1990
- 1990-03-08 JP JP2363290U patent/JPH03116443U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH03116443U (ja) | ||
JPH03107748U (ja) | ||
JPH0474342U (ja) | ||
JPS62175352U (ja) | ||
JPH03106600U (ja) | ||
JPH0474341U (ja) | ||
JPS6266344U (ja) | ||
JPH0458763U (ja) | ||
JPH0267436U (ja) | ||
JPS63168549U (ja) | ||
JPS63155548U (ja) | ||
JPH02149445U (ja) | ||
JPS58170099U (ja) | メモリ装置 | |
JPH02145447U (ja) | ||
JPS6428736A (en) | Data error processing system for processing unit of common bus system | |
JPS6228260U (ja) | ||
JPH0466645U (ja) | ||
JPS62121648U (ja) | ||
JPH0267441U (ja) | ||
JPS63191763U (ja) | ||
JPS62121647U (ja) | ||
JPS62187350U (ja) | ||
JPS61168433U (ja) | ||
JPS6095650U (ja) | スタツクのオ−バフロ−検出回路 | |
JPH0428351U (ja) |