JPH029950U - - Google Patents

Info

Publication number
JPH029950U
JPH029950U JP8848088U JP8848088U JPH029950U JP H029950 U JPH029950 U JP H029950U JP 8848088 U JP8848088 U JP 8848088U JP 8848088 U JP8848088 U JP 8848088U JP H029950 U JPH029950 U JP H029950U
Authority
JP
Japan
Prior art keywords
control circuit
data recording
sampling
records
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8848088U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP8848088U priority Critical patent/JPH029950U/ja
Publication of JPH029950U publication Critical patent/JPH029950U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図は本考案の実施例の構成図、第2図は構
成要素の中の、マルチサンプリング制御回路の回
路図、第3図は実施例の作動のタイミング信号を
示す図、第4図はサンプル値の減少を示す図、第
5図は他の実施例の構成を示す図、第6図はその
作動のタイミングを示す図、第7図は従来のデー
タ収録装置を示す図、第8図はサンプルが不必要
に行われていることを示す図である。 10……データ収録装置、17……半導体メモ
リカード、20……(マルチ)サンプリング制御
回路、21……データ収録制御回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 計測装置からの電気信号を収録するデータ収録
    装置において、入力波形に応じてチヤンネル別に
    サンプリング周期を設定するサンプリング制御回
    路と、該サンプリング制御回路により設定された
    タイミングにより、デイジタル変換及び記録タイ
    ミングを制御するデータ収録制御回路と、データ
    をデイジタル値で記録する半導体メモリカードと
    を有するデータ収録装置。
JP8848088U 1988-07-05 1988-07-05 Pending JPH029950U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8848088U JPH029950U (ja) 1988-07-05 1988-07-05

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8848088U JPH029950U (ja) 1988-07-05 1988-07-05

Publications (1)

Publication Number Publication Date
JPH029950U true JPH029950U (ja) 1990-01-23

Family

ID=31313039

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8848088U Pending JPH029950U (ja) 1988-07-05 1988-07-05

Country Status (1)

Country Link
JP (1) JPH029950U (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011069820A (ja) * 2009-09-22 2011-04-07 Tektronix Inc 試験測定機器及び方法
JP2017122625A (ja) * 2016-01-06 2017-07-13 株式会社豊田中央研究所 データ収録装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011069820A (ja) * 2009-09-22 2011-04-07 Tektronix Inc 試験測定機器及び方法
JP2017122625A (ja) * 2016-01-06 2017-07-13 株式会社豊田中央研究所 データ収録装置

Similar Documents

Publication Publication Date Title
JPS6257835U (ja)
JPH029950U (ja)
JPH0211600U (ja)
JPS6160340U (ja)
JPS6331453U (ja)
JPS6140800U (ja) サンプル・ホ−ルド回路
JPS6361871U (ja)
JPS60192695U (ja) デジタルサ−ボモ−タ制御装置
JPS58174988U (ja) チヨツパ制御装置
JPH02143845U (ja)
JPS618344U (ja) アナログデ−タ入力装置
JPS60180141U (ja) A/d変換装置
JPS60164244U (ja) アナログ入力装置
JPS58142703U (ja) Ddcシステムのバツクアツプ装置
JPS6320684U (ja)
JPS59161185U (ja) デジタル画像表示回路
JPH0191955U (ja)
JPS60164258U (ja) デ−タ転送制御装置
JPS59114663U (ja) 垂直同期回路
JPS6363781U (ja)
JPS62120460U (ja)
JPS6368161U (ja)
JPS59164382U (ja) 制御監視システム
JPS61196345U (ja)
JPS58171754U (ja) メモリ付き間欠ワイパ