JPH0298529U - - Google Patents

Info

Publication number
JPH0298529U
JPH0298529U JP625289U JP625289U JPH0298529U JP H0298529 U JPH0298529 U JP H0298529U JP 625289 U JP625289 U JP 625289U JP 625289 U JP625289 U JP 625289U JP H0298529 U JPH0298529 U JP H0298529U
Authority
JP
Japan
Prior art keywords
measurement
serial data
signal
pulse width
sampling signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP625289U
Other languages
Japanese (ja)
Other versions
JP2559237Y2 (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1989006252U priority Critical patent/JP2559237Y2/en
Publication of JPH0298529U publication Critical patent/JPH0298529U/ja
Application granted granted Critical
Publication of JP2559237Y2 publication Critical patent/JP2559237Y2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案に係るシリアルデータサンプリ
ング信号発生装置の原理構成を表わす概略図であ
り、第2図は非同期通信におけるシリアルデータ
信号の一例を表す図であり、第3図は本考案に係
るシリアルデータサンプリング信号発生装置の回
路図の一例であり、第4図は測定期間の決定の処
理を表すフローチヤートである。 101,102……ワンシヨツトマルケバイブ
レータ、103……フリツプフロツプ、181…
…カウンタ、201……ANDゲート、221…
…D/Aコンバータ、222……V/Fコンバー
タ。
FIG. 1 is a schematic diagram showing the principle configuration of a serial data sampling signal generator according to the present invention, FIG. 2 is a diagram showing an example of a serial data signal in asynchronous communication, and FIG. 3 is a diagram showing an example of a serial data signal in asynchronous communication. This is an example of a circuit diagram of a serial data sampling signal generator, and FIG. 4 is a flowchart showing a process for determining a measurement period. 101, 102... one-shot market vibrator, 103... flip-flop, 181...
...Counter, 201...AND gate, 221...
...D/A converter, 222...V/F converter.

補正 平1.1.26 考案の名称を次のように補正する。 考案の名称 シリアルデータサンプリング信
号発生装置 実用新案登録請求の範囲、図面の簡単な説明を
次のように補正する。
Amendment 1.26.1.26 The name of the invention is amended as follows. Title of the invention Serial data sampling signal generator The scope of the utility model registration claims and the brief description of the drawings are amended as follows.

【実用新案登録請求の範囲】 所定のビツト数のスタートビツトより始まるシ
リアルデータ信号をサンプリングするためのサン
プリング信号を発生するシリアルデータサンプリ
ング信号発生装置であつて、該シリアルデータ信
号の立ち下がりによりセツトされ、該シリアルデ
ータ信号の立ち上がりによりリセツトされるフリ
ツプフロツプ手段と、該スタートビツトのパルス
幅を測定すべき期間を決定し、測定許可信号を出
力する測定期間決定手段と、該スタートビツトの
パルス幅を測定するパルス幅測定手段と、該フリ
ツプフロツプ手段がセツト状態であり、かつ測定
期間決定手段が測定許可信号を出力している間に
該パルス幅測定手段へ測定信号を出力するゲート
手段と、該パルス幅測定手段が測定した該スター
トビツトのパルス幅測定値に応じた周期のサンプ
リング信号を発生するパルス発生手段とを具備す
ることを特徴とするシリアルデータサンプリング
信号発生装置。
[Claims for Utility Model Registration] A serial data sampling signal generator that generates a sampling signal for sampling a serial data signal starting from a start bit of a predetermined number of bits, which is set at the falling edge of the serial data signal. , flip-flop means that is reset by the rise of the serial data signal; measurement period determining means that determines the period during which the pulse width of the start bit is to be measured and outputs a measurement permission signal; a gate means for outputting a measurement signal to the pulse width measurement means while the flip-flop means is in the set state and the measurement period determination means is outputting a measurement permission signal; 1. A serial data sampling signal generating device comprising: pulse generating means for generating a sampling signal having a period corresponding to the pulse width measurement value of the start bit measured by the measuring means.

【図面の簡単な説明】 第1図は本考案に係るシリアルデータサンプリ
ング信号発生装置の原理構成を表わす概略図であ
り、第2図は非同期通信におけるシリアルデータ
信号の一例を表す図であり、第3図は本考案に係
るシリアルデータサンプリング信号発生装置の回
路図の一例であり、第4図は測定期間の決定の処
理を表すフローチヤートである。 101,102……ワンシヨツトマルチバイブ
レータ、103……フリツプフロツプ、181…
…カウンタ、201……ANDゲート、221…
…D/Aコンバータ、222……V/Fコンバー
タ。
[Brief Description of the Drawings] Fig. 1 is a schematic diagram showing the principle configuration of a serial data sampling signal generator according to the present invention, and Fig. 2 is a diagram showing an example of a serial data signal in asynchronous communication. FIG. 3 is an example of a circuit diagram of the serial data sampling signal generator according to the present invention, and FIG. 4 is a flowchart showing the process of determining the measurement period. 101, 102...One-shot multivibrator, 103...Flip-flop, 181...
...Counter, 201...AND gate, 221...
...D/A converter, 222...V/F converter.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 所定のビツト数のスタートビツトより始まるシ
リアルデータ信号をサンプリングするためのサン
プリング信号を発生するシリアルデータサンプリ
ング信号発生装置であつて、該シリアルデータ信
号の立ち下がりによりセツトされ、該シリアルデ
ータ信号の立ち上がりによりリセツトされるフリ
ツプフロツプ手段と、該スタートビツトのパルス
幅を測定すべき期間を決定し、測定許可信号を出
力する測定期間決定手段と、該スタートビツトの
パルス幅を測定するパルス幅測定手段と、該フリ
ツプフロツプ手段がセツト状態であり、かつ測定
期間決定手段が測定許可信号を出力している間に
該パルス幅測定手段へ測定信号を出力するゲート
手段と、該パルス幅測定手段が測定した該スター
トビツトのパルス幅測定値に応じた周期のサンプ
リング信号を発生するパルス発生手段とを具備す
ることを特徴とするシリアルデータサンプリング
信号発生装置。
A serial data sampling signal generator that generates a sampling signal for sampling a serial data signal starting from a predetermined number of start bits, which is set by the falling edge of the serial data signal and reset by the rising edge of the serial data signal. flip-flop means to be reset; measurement period determining means for determining the period during which the pulse width of the start bit is to be measured and outputting a measurement permission signal; pulse width measuring means for measuring the pulse width of the start bit; gate means for outputting a measurement signal to the pulse width measurement means while the flip-flop means is in a set state and the measurement period determination means outputs a measurement permission signal; and gate means for outputting a measurement signal to the pulse width measurement means; 1. A serial data sampling signal generation device comprising: pulse generation means for generating a sampling signal with a period corresponding to a pulse width measurement value of the serial data sampling signal generation device.
JP1989006252U 1989-01-23 1989-01-23 Serial data sampling signal generator Expired - Fee Related JP2559237Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1989006252U JP2559237Y2 (en) 1989-01-23 1989-01-23 Serial data sampling signal generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1989006252U JP2559237Y2 (en) 1989-01-23 1989-01-23 Serial data sampling signal generator

Publications (2)

Publication Number Publication Date
JPH0298529U true JPH0298529U (en) 1990-08-06
JP2559237Y2 JP2559237Y2 (en) 1998-01-14

Family

ID=31210326

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1989006252U Expired - Fee Related JP2559237Y2 (en) 1989-01-23 1989-01-23 Serial data sampling signal generator

Country Status (1)

Country Link
JP (1) JP2559237Y2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003508956A (en) * 1999-08-31 2003-03-04 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド System and method for initiating a serial data transfer between two clock domains
CN114490488A (en) * 2020-11-13 2022-05-13 芯翼信息科技(上海)有限公司 Low-power-consumption UART serial port system

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60119159U (en) * 1984-01-20 1985-08-12 アイホン株式会社 Dial signal waveform shaping circuit
JPS6245255A (en) * 1985-08-22 1987-02-27 Nec Corp Data reception system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60119159U (en) * 1984-01-20 1985-08-12 アイホン株式会社 Dial signal waveform shaping circuit
JPS6245255A (en) * 1985-08-22 1987-02-27 Nec Corp Data reception system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003508956A (en) * 1999-08-31 2003-03-04 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド System and method for initiating a serial data transfer between two clock domains
CN114490488A (en) * 2020-11-13 2022-05-13 芯翼信息科技(上海)有限公司 Low-power-consumption UART serial port system
CN114490488B (en) * 2020-11-13 2023-09-05 芯翼信息科技(上海)有限公司 UART serial port system with low power consumption

Also Published As

Publication number Publication date
JP2559237Y2 (en) 1998-01-14

Similar Documents

Publication Publication Date Title
SE7909322L (en) DEVICE FOR SATURATION OF A PULSE GENERATOR FREQUENCY AND DIGITAL CONTROL SYSTEM INCLUDING A SUITABLE DEVICE
JPH0298529U (en)
JPH01180669U (en)
JPS58103361U (en) Conductivity measuring device
JPH0365328U (en)
JPS58175471U (en) Pulse density measuring device
JPS6130868U (en) Wave height measuring device
JPH0485296U (en)
JPS62161352U (en)
JPH0338931U (en)
JPS63111678U (en)
JPS60173862U (en) signal measurement device
JPS6015657U (en) conductivity meter
JPH0174567U (en)
JPS632189U (en)
JPS6297964U (en)
JPH01137645U (en)
JPS6284764U (en)
JPS59128514U (en) Overspeed detection circuit for measuring equipment
JPS6025982U (en) ultrasonic distance sensor
JPH0376186U (en)
JPS6148378U (en)
JPH0290536U (en)
JPS6433094U (en)
JPH0445976U (en)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees