JPH0272030U - - Google Patents
Info
- Publication number
- JPH0272030U JPH0272030U JP15213688U JP15213688U JPH0272030U JP H0272030 U JPH0272030 U JP H0272030U JP 15213688 U JP15213688 U JP 15213688U JP 15213688 U JP15213688 U JP 15213688U JP H0272030 U JPH0272030 U JP H0272030U
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- pwm
- switch
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000002238 attenuated effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Analogue/Digital Conversion (AREA)
Description
第1図は本考案の一実施例を示した図、第2図
は第1図のD/A変換器の動作説明図である。 1,2……PWM回路、3……スイツチ回路、
4……減衰回路、5……加算回路、6……ローパ
スフイルタ。
は第1図のD/A変換器の動作説明図である。 1,2……PWM回路、3……スイツチ回路、
4……減衰回路、5……加算回路、6……ローパ
スフイルタ。
Claims (1)
- 【実用新案登録請求の範囲】 (m+n)ビツトの入力デジタル信号の上位m
ビツトの信号に応じたパルス幅のPWM信号を発
生する第1のPWM回路と、 この入力デジタル信号の下位nビツトの信号に
応じたパルス幅のPWM信号を発生する第2のP
WM回路と、 前記第1のPWM回路が発生するPWM信号で
スイツチングされて基準電圧を発生する第1のス
イツチと、 前記第2のPWM回路が発生するPWM信号で
スイツチングされて基準電圧を発生する第2のス
イツチと、 前記第2のスイツチにより発生する電圧出力を
1/2nに減衰する減衰回路と、 前記第1のスイツチにより発生する電圧出力と
前記減衰回路で減衰した電圧信号を加算する加算
回路と、 この加算回路による加算信号の高周波成分を除
去してアナログ信号を出力するローパスフイルタ
、を具備したデジタル・アナログ変換器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15213688U JPH0272030U (ja) | 1988-11-22 | 1988-11-22 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15213688U JPH0272030U (ja) | 1988-11-22 | 1988-11-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0272030U true JPH0272030U (ja) | 1990-06-01 |
Family
ID=31426793
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15213688U Pending JPH0272030U (ja) | 1988-11-22 | 1988-11-22 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0272030U (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5255854A (en) * | 1975-10-31 | 1977-05-07 | Fujitsu Fanuc Ltd | Digitalltooanalog converter system |
JPS5881329A (ja) * | 1981-11-10 | 1983-05-16 | Toshiba Corp | デジタル・アナログ変換回路 |
-
1988
- 1988-11-22 JP JP15213688U patent/JPH0272030U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5255854A (en) * | 1975-10-31 | 1977-05-07 | Fujitsu Fanuc Ltd | Digitalltooanalog converter system |
JPS5881329A (ja) * | 1981-11-10 | 1983-05-16 | Toshiba Corp | デジタル・アナログ変換回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0272030U (ja) | ||
JPH0450935U (ja) | ||
JPH01169832U (ja) | ||
JP2592443B2 (ja) | フィルタ装置 | |
JP3034159B2 (ja) | リンガ駆動回路 | |
JPH05244010A (ja) | デジタル/アナログ変換回路 | |
JPS637995U (ja) | ||
JPS6440913U (ja) | ||
JPH04316217A (ja) | アナログ・デジタル変換回路 | |
JPS6022033U (ja) | デジタル−アナログ変換装置 | |
JPH0353042U (ja) | ||
JPS6349821U (ja) | ||
JPH0448727U (ja) | ||
JPS58138412U (ja) | 電子ボリュ−ム回路 | |
JPH0342568U (ja) | ||
JPH0384598A (ja) | チャイム音発生回路 | |
JPS60119128U (ja) | キ−コントロ−ラ | |
JPS63111031U (ja) | ||
GB2183115A (en) | Digital to analogue converter | |
JPH0419836U (ja) | ||
JPS62158672U (ja) | ||
JPH01196918A (ja) | 時間軸乗算回路 | |
JPH0250620A (ja) | D−a変換回路 | |
JPS61140639U (ja) | ||
JPH0420723U (ja) |