JPH026470B2 - - Google Patents

Info

Publication number
JPH026470B2
JPH026470B2 JP57105906A JP10590682A JPH026470B2 JP H026470 B2 JPH026470 B2 JP H026470B2 JP 57105906 A JP57105906 A JP 57105906A JP 10590682 A JP10590682 A JP 10590682A JP H026470 B2 JPH026470 B2 JP H026470B2
Authority
JP
Japan
Prior art keywords
signal
control signal
circuit
switching
gain control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57105906A
Other languages
English (en)
Other versions
JPS58222673A (ja
Inventor
Yutaka Miki
Mitsuo Ookawa
Toshiro Nozoe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57105906A priority Critical patent/JPS58222673A/ja
Publication of JPS58222673A publication Critical patent/JPS58222673A/ja
Publication of JPH026470B2 publication Critical patent/JPH026470B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Description

【発明の詳細な説明】 本発明はテレビジヨン受像機の信号切換え制御
装置に関するものである。
テレビジヨン受像機において、複数種類の信号
を切換えて一画面に映出する場合がある。一例と
して文字放送受信機の場合をとりあげる。従来の
テレビジヨン放送を受信して得られる信号をテレ
ビジヨン信号、文字放送を受信して得られるデイ
ジタル信号を文字信号ということにする。
文字放送受信機の映出モードとして文字信号と
テレビジヨン信号を切換えて映出するスーパー表
示がある。この場合、文字信号を見やすくするた
めに、文字信号の周囲のテレビジヨン信号のレベ
ルを下げて映出することがある。すなわち、利得
制御信号を入力した時のみテレビジヨン信号のレ
ベルを下げる利得制御回路を用いてテレビジヨン
信号を映出する。さらに同じ文字放送受信機にお
いて、切換信号の入力レベルによつて文字信号と
テレビジヨン信号を切換える切換回路が使用され
る。
このように、利得制御信号と切換信号の2つの
信を用いてスーパー表示を行なうと、画面に映出
された文字信号は見やすくなるが、文字放送受信
機内部の回路において、利得制御信号と切換信号
の2信号を用いるため、利得制御信号と切換信号
のそれぞれの入力端子が必要となり、IC化した
場合にピン数が増えてコストが上がるという欠点
を持つ。
本発明は以上の点に鑑み、前記利得制御信号と
切換信号の2つの信号を重畳することにより、特
にIC化の場合に有利となるような手段を与える
ことを目的とするものである。
第1図は従来例示すブロツク図である。第1図
において、1はテレビジヨン信号入力端子、2は
文字信号入力端子、3は切換回路、4は切換信号
入力端子、5は出力端子である。テレビジヨン信
号入力端子1から入力されたテレビジヨン信号
と、文字信号入力端子2から入力された文字信号
とは切換信号入力端子4から入力された切換信号
により切換回路3で切換えられ、出力端子5に出
力される。第1図の構成では、スーパー表示のと
き、CRT上で文字・図形信号を見にくくなると
いう欠点を持つ。
第2図は第1図の回路に利得制御機能を持たせ
た場合のブロツク図である。第2図において、1
〜5は第1図において述べたものと同じであるの
で、ここの説明は省略する。第2図において、6
は利得制御回路、7は利得制御信号入力端子、8
は利得制御回路6の出力端子である。こ第2図に
おいて、テレビジヨン信号入力端子1から入力さ
れたテレビジヨン信号は、利得制御信号入力端子
7から入力された利得制御信号に従つてレベルを
下げられ、切換回路3に入力される。その結果、
出力端子5に得られる出力は、スーパー表示の場
合には、文字・図形信号の周囲のテレビジヨン信
号のレベルが下げられた出力となるため、CRT
上に映出された画像では文字・図形が見やすくな
る。
しかし、この第2図の構成では、切換信号入力
端子4と利得制御信号入力端子7の2つの異なる
端子が必要であるため、例えばIC化を行なう場
合には、ピン数が2個必要となり、コストが高く
なるという欠点を持つ。
本発明は上記の欠点を除去することを目的とし
たものである。
第3図に本発明の一実施例のブロツク図を示
す。同図において、1〜7は第1図および第2図
を同じものである。9は制御信号分離回路、10
は制御信号入力端子である。制御信号入力端子1
0から入力された制御信号は、制御信号分離回路
9で分離され、制御信号分離回路9の出力は、一
つは利得制御回路6に入力され、もう一つは切換
回路3に入力される。その結果、出力端子5に得
られる出力は、スーパー表示の場合には、文字・
図形信号の周囲のテレビジヨン信号のレベルが抑
圧された出力となり、CRT上に映出された画像
において、文字・図形が見やすくなるという優れ
た点を持つのは、第2図の場合と同様である。
次に、第3図の制御信号入力端子10に入力さ
れる制御信号の具体的な一例を第4図に示す。第
4図において、制御信号レベルが0からV1の間
はテレビジヨン信号はそのまま伝送されて出力端
子5に出力され、制御信号レベルがV1〜V2の間
はテレビジヨン信号のレベルが下げられて出力端
子5に出力され、制御信号レベルがV2以上の場
合は文字信号が出力端子5に出力されることを示
す。制御信号レベルがV2以上の場合には、出力
端子5に文字信号が出力されるため、テレビジヨ
ン信号の利得制御はどのようであつてもかまわな
い。
第4図における制御信号の一例を生成する具体
的な回路の一例を第5図に示す。第5図におい
て、11,12は入力端子、13はオープンコレ
クタ出力のHAND回路、14はオープンコレク
タ出力のインバータ回路、15は抵抗、16はコ
ンデンサ、17は抵抗、18は出力端子である。
入力端子11は利得制御信号が与えられる。入
力される利得制御信号がHレベルのときは、テレ
ビジヨン信号をそのまま伝送し、Lレベルのとき
はテレビジヨン信号のレベルを下げることを意味
する。また、入力端子12には切換信号が与えら
れる。入力される切換信号がHレベルのときは、
テレビジヨン信号を出力するよう切換え、Lレベ
ルのときは文字信号を出力するように切換えるこ
とを意味する。コンデンサ16は出力端子18に
得られるパルス波形を改善するために用いるもの
である。
第5図に示す回路例を用いて第4図に示す制御
信号が得られる。
次に、第3図における制御信号分離回路9の具
体的な回路の一例を第6図に示す。第6図におい
て、21は制御信号入力端子、22は電流源、2
3はPNPトランジスタ、24は電流源、25は
PNPトランジスタ、26は電流源、27,28
はPNPトランジスタ、29,30は抵抗、31
は電流源、32はPNPトランジスタ、33は直
流電圧源、34,35は出力端子、36は電流
源、37,38はPNPトランジスタ、39,4
0は抵抗、41は電流源、42はPNPトランジ
スタ、43は直流電圧源、44,45は出力端
子、46は直流電源である。
制御信号入力端子21から入力された制御信号
は、1つのトランジスタ23のエミツタフオロア
を通してトランジスタ27,28の差動増幅器で
電圧比較が行なわれ、出力が出力端子34,35
に得られる。また、もう1つはトランジスタ25
のエミツタフオロアを通してトランジスタ37,
38の差動増幅器で電圧比較が行なわれ、出力が
出力端子44,45に得られる。いま、直流電圧
源33,43の電圧値をそれぞれV1、V2とする
と、出力端子34,35には利得制御信号が得ら
れ、出力端子44,45には、切換信号が得られ
る。
第6図に示すようにな回路例を用いることによ
つて、利得制御信号と切換信号とを重畳して1つ
の入力端子に入力することができ、特にIC化の
場合には有効となり、ピン数が減るためにコスト
を下げられるという利点を持つ。
【図面の簡単な説明】
第1図は従来例を示すブロツク図、第2図は第
1図の回路に利得制御機能を付加した場合のブロ
ツク図、第3図は本発明の一実施例のブロツク
図、第4図は制御信号の一例を示す波形図、第5
図は本発明における制御信号を生成する具体回路
の一例を示す回路図、第6図は本発明における制
御信号分離回路の具体例を示す回路図である。 3……切換回路、6……利得制御回路、9……
制御信号分離回路、15,17,29,37,3
9,40……抵抗、16……コンデンサ、23,
25,27,28,32,30,38,42……
トランジスタ、33,43,46……直流電圧
源、22,24,26,31,36,41……電
流源、13……NAND回路、14……インバー
タ。

Claims (1)

    【特許請求の範囲】
  1. 1 3値の直流電圧の制御信号を入力する端子を
    持ち、前記制御信号を利得制御信号と切換信号に
    分離する制御信号分離回路と、前記制御信号分離
    回路に接続され、第1の信号を入力する端子を持
    ち、前記利得制御信号が入力された時に出力レベ
    ルが変化する利得制御回路と、前記制御信号分離
    回路と前記利得制御回路に接続され第2の信号を
    入力する端子を持ち、前記切換信号によつて前記
    利得制御回路の出力と前記第2の信号のどちらか
    一方の信号を出力する切換回路を具備してなるこ
    とを特徴とするテレビジヨン受像機の信号切換え
    制御装置。
JP57105906A 1982-06-18 1982-06-18 テレビジヨン受像機の信号切換え制御装置 Granted JPS58222673A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57105906A JPS58222673A (ja) 1982-06-18 1982-06-18 テレビジヨン受像機の信号切換え制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57105906A JPS58222673A (ja) 1982-06-18 1982-06-18 テレビジヨン受像機の信号切換え制御装置

Publications (2)

Publication Number Publication Date
JPS58222673A JPS58222673A (ja) 1983-12-24
JPH026470B2 true JPH026470B2 (ja) 1990-02-09

Family

ID=14419910

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57105906A Granted JPS58222673A (ja) 1982-06-18 1982-06-18 テレビジヨン受像機の信号切換え制御装置

Country Status (1)

Country Link
JP (1) JPS58222673A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62105669U (ja) * 1985-12-20 1987-07-06
JP2625683B2 (ja) * 1986-10-01 1997-07-02 松下電器産業株式会社 デジタル映像信号合成回路
JP2625684B2 (ja) * 1986-10-01 1997-07-02 松下電器産業株式会社 デジタル映像合成回路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS568360B2 (ja) * 1973-04-14 1981-02-23
JPS5637572B2 (ja) * 1977-07-08 1981-09-01

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5489803U (ja) * 1977-12-06 1979-06-25
JPS6031332Y2 (ja) * 1979-06-29 1985-09-19 三菱電機株式会社 テレビジヨン受信装置
JPS6114233Y2 (ja) * 1979-08-29 1986-05-02

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS568360B2 (ja) * 1973-04-14 1981-02-23
JPS5637572B2 (ja) * 1977-07-08 1981-09-01

Also Published As

Publication number Publication date
JPS58222673A (ja) 1983-12-24

Similar Documents

Publication Publication Date Title
JPH037184B2 (ja)
EP0170816A2 (en) Digital display system employing a raster scanned display tube
US4388639A (en) Color control circuit for teletext-type decoder
JPH026470B2 (ja)
US4432016A (en) Translating circuit for television receiver on-screen graphics display signals
EP0388919B1 (en) Matrix circuit of FM stereo multiplex demodulation circuit
US4524387A (en) Synchronization input for television receiver on-screen alphanumeric display
KR960003506B1 (ko) 블랙 버스트신호 발생회로
KR900009922Y1 (ko) 문자표시 제어회로
JPS58114624A (ja) スイツチング回路
KR870003380Y1 (ko) 비디오 기기의 비디오 신호 뮤팅 회로
KR880000408Y1 (ko) 모니터의 동기분리 및 귀선소거 회로
KR830000790B1 (ko) 컬러텔레비젼 수상기
EP0501412A2 (en) Signal line changeover circuit
JPS6165591A (ja) ス−パ−インポ−ズ装置
JP3244346B2 (ja) スイッチ回路
JPS5926708Y2 (ja) クロスカラ−消去回路
JPH0638661B2 (ja) Rgbインターフェイス回路
KR910002841Y1 (ko) Tv 수상기/모니터에서의 휘도신호 레벨 변환장치
JP2538091Y2 (ja) 多重信号処理装置
JPH0215424Y2 (ja)
JPH0410767B2 (ja)
KR900007386Y1 (ko) 위성방송 수신장치의 동기분리회로
JPS63236483A (ja) 画面表示回路
JPS60259077A (ja) 信号切換装置