JPH024327U - - Google Patents

Info

Publication number
JPH024327U
JPH024327U JP8208488U JP8208488U JPH024327U JP H024327 U JPH024327 U JP H024327U JP 8208488 U JP8208488 U JP 8208488U JP 8208488 U JP8208488 U JP 8208488U JP H024327 U JPH024327 U JP H024327U
Authority
JP
Japan
Prior art keywords
digital
analog
data
bits
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8208488U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP8208488U priority Critical patent/JPH024327U/ja
Publication of JPH024327U publication Critical patent/JPH024327U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

【図面の簡単な説明】
第1図は本考案のデジタル−アナログ変換器の
代表的な実施例の構成を示す図、第2図は従来の
デジタル−アナログ変換器の構成を示す図である
。 1……ビツトシフタ回路、2……第1のデジタ
ルーアナログ変換器、3……第2のデジタル−ア
ナログ変換器、4……アナログ乗算器。

Claims (1)

  1. 【実用新案登録請求の範囲】 下記の(イ)〜(ニ)の構成要件を具備するデジタ
    ル−アナログ変換器。 (イ) 入力されるnビツトの第1のデジタルデー
    タ[D1]の上位(m+1)ビツト((m+1)
    ≦n)のうち最上位ビツトからデータが[0]で
    ある上位kビツト(k≦m)を検出して、上記第
    1のデジタルデータ[D1]を上記kビツトだけ
    シフトアツプして[D1・2]なる第2のデジ
    タルデータ[D2]を形成し、かつ、係数2−k
    に対応するコントロールデータを形成するビツト
    シフタ回路1。 (ロ) 上記第2のデジタルデータ[D2]をデジ
    タル−アナログ変換する第1のデジタル−アナロ
    グ変換器2。 (ハ) 上記コントロールデータをデジタル−アナ
    ログ変換する第2のデジタル−アナログ変換器3
    。 (ニ) 上記第1、第2のデジタル−アナログ変換
    器2,3の第1、第2のアナログ出力を乗算して
    、この乗算出力をアナログ出力として出力するア
    ナログ乗算器4。
JP8208488U 1988-06-20 1988-06-20 Pending JPH024327U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8208488U JPH024327U (ja) 1988-06-20 1988-06-20

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8208488U JPH024327U (ja) 1988-06-20 1988-06-20

Publications (1)

Publication Number Publication Date
JPH024327U true JPH024327U (ja) 1990-01-11

Family

ID=31306848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8208488U Pending JPH024327U (ja) 1988-06-20 1988-06-20

Country Status (1)

Country Link
JP (1) JPH024327U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011259323A (ja) * 2010-06-10 2011-12-22 Panasonic Electric Works Co Ltd 複数のpwm信号を用いて出力を制御する方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011259323A (ja) * 2010-06-10 2011-12-22 Panasonic Electric Works Co Ltd 複数のpwm信号を用いて出力を制御する方法

Similar Documents

Publication Publication Date Title
AU8980382A (en) A/d converter
JPH024327U (ja)
JPS6399432U (ja)
JPS63102336U (ja)
JPS6399433U (ja)
JPH03115428U (ja)
JPS62121844U (ja)
JPS6249196U (ja)
JPS61196366U (ja)
JPS63102337U (ja)
JPS5899931U (ja) デイジタル−アナログ変換回路
JPH0238813U (ja)
JPS6432597U (ja)
JPH02103932U (ja)
JPS6453911U (ja)
JPH0375638U (ja)
JPH02103933U (ja)
JPS63224523A (ja) デイジタル・アナログ変換装置
JPS61242120A (ja) D−a変換回路
JPH03113522U (ja)
JPH02130131U (ja)
JPS63111030U (ja)
JPS6433218U (ja)
JPS60167441U (ja) デジタル−アナログ変換回路
JPH01241224A (ja) デジタルアナログ変換器