JPH0241010B2 - - Google Patents

Info

Publication number
JPH0241010B2
JPH0241010B2 JP55071163A JP7116380A JPH0241010B2 JP H0241010 B2 JPH0241010 B2 JP H0241010B2 JP 55071163 A JP55071163 A JP 55071163A JP 7116380 A JP7116380 A JP 7116380A JP H0241010 B2 JPH0241010 B2 JP H0241010B2
Authority
JP
Japan
Prior art keywords
circuit
power supply
transistor
output
hold
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP55071163A
Other languages
English (en)
Other versions
JPS5713434A (en
Inventor
Masahiro Kitagawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Optical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Optical Co Ltd filed Critical Olympus Optical Co Ltd
Priority to JP7116380A priority Critical patent/JPS5713434A/ja
Publication of JPS5713434A publication Critical patent/JPS5713434A/ja
Publication of JPH0241010B2 publication Critical patent/JPH0241010B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B7/00Control of exposure by setting shutters, diaphragms or filters, separately or conjointly
    • G03B7/26Power supplies; Circuitry or arrangement to switch on the power source; Circuitry to check the power source voltage

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Exposure Control For Cameras (AREA)

Description

【発明の詳細な説明】 本発明は、電気シヤツターカメラのシヤツター
制御回路、更に詳しくは、電源電圧が規定電圧以
下であつたときには、シヤツターレリーズが行な
えないようにした電気シヤツターカメラのシヤツ
ター制御回路に関する。
電源電圧検出回路を備え、電源電圧が規定電圧
以下である場合には、上記電源電圧検出回路から
の信号によつて、シヤツターレリーズスイツチの
閉成信号に基づく電源ホールド回路の自己保持を
解除して、シヤツターレリーズを不能にした電気
シヤツターカメラのシヤツター制御回路は、既に
周知である。
従来のこの種シヤツター制御回路は、例えば、
第1図のブロツク図に示すような回路構成を有し
ていた。即ち、シヤツター制御回路は、シヤツタ
ーレリーズ釦(図示されず)の押圧に連動するシ
ヤツターレリーズスイツチSW1と、このスイツチ
SW1が開放した後もシヤツター制御回路の各回路
への動作電圧の供給を維持するための電源ホール
ド回路1と、電源電圧が規定電圧以上であるか否
かを検知する電源電圧検出回路2と、セルフタイ
マー秒時を設定するセルフタイマー回路3と、測
光用光電変換素子(図示されず)を含む測光回路
を備えた露出制御回路4と、シヤツター開放用電
磁石(図示されず)を作動するための電磁石駆動
回路5と、上記露出制御回路4からの出力に基づ
いて、シヤツター閉成用電磁石(図示されず)を
作動するための電磁石駆動回路6とで構成されて
いる。
上記シヤツターレリーズスイツチSW1は、上記
電源ホールド回路1に接続されており、この電源
ホールド回路1は、スイツチSW1の閉成に基づい
て作動し、電源電圧検出回路2と、セルフタイマ
ー回路3、露出制御回路4、電磁石駆動回路5,
6の各回路に動作電圧を供給する。電源電圧検出
回路2は、この動作電圧を受けて作動し、電源電
圧が規定電圧以上であつた場合には、電源ホール
ド回路1に信号を印加して、同回路1に動作電圧
の供給状態を保持させる。この後、セルフタイマ
ー回路3がセルフタイマー設定状態になつている
ときにはセルフタイマー秒時が経過した後、電磁
石駆動回路5が作動し、シヤツターが開放され
る。そして、露出制御回路4が適正光量を受光す
ると電磁石駆動回路6が作動されて、シヤツター
が閉成され、撮影フイルムへの露光が終了する。
また、これと同時に、露出制御回路4から電源ホ
ールド回路1に信号が印加され、電源ホールド回
路1は動作電圧の供給のための自己保持を解除す
る。
一方、電源電圧が規定電圧以下であつた場合に
は、電源電圧検出回路2はこれを検出して電源ホ
ールド回路1に電源保持のための信号を印加せ
ず、電源ホールド回路1はシヤツターレリーズス
イツチSW1の閉成から極めて短い一定秒時の経過
後、非作動状態となり、シヤツター制御回路の各
回路には動作電圧が供給されなくなる。よつて、
電磁石駆動回路5は作動せず、シヤツターは開放
されない。また、露出制御回路4、電磁石駆動回
路6も作動せず、シヤツターの閉成動作も行なわ
れない。従つて、シヤツターレリーズは不能とな
る。
ところで、このような従来の電気シヤツターカ
メラのシヤツター制御回路においては、電磁石駆
動回路5が作動してシヤツターが開放されたフイ
ルムへの被写体像の露光中に、電源電圧が規定電
圧以下に低下すると、電源電圧検出回路2がこれ
を検出して、電源ホールド回路1の動作電圧保持
状態を解除し、これにより電磁石駆動回路6によ
るシヤツターの開放状態での保持が中断されて、
シヤツターが強制的に閉成されてしまうという欠
点があつた。即ち、シヤツターがフイルムへの被
写体像の露光中に閉成されてしまうので、露光ア
ンダーの写真が撮影されてしまうという欠点があ
つた。
上記欠点を解決するために、電源の給電開始前
に電源電圧を検出し、この出力でもつて、電源ホ
ールドを行うようにすることが提案されている
(特開昭52−49028号公報、特開昭52−96537号公
報参照)。しかしながら、この従来の解決方法は、
レリーズ釦の押圧等に応じて一瞬の間だけ電源電
圧の検出を行うけであつて、電源電圧の降下の一
番大きい給電直後の一定時間の間に亘つて検出し
ないので、十分な電源電圧の検出を行うことがで
きなかつた。
本発明の目的は、上記従来の不具合に鑑みてな
されたものであつて、電源電圧の検出時間を十分
に確保し、確実な電圧検出を行うと共に、露光動
作中に電源電圧検出回路の作動によつて露出制御
回路に給電が停止されることがないようにした電
気シヤツターカメラのシヤツター制御回路を提供
することにある。
本発明は、電源電圧の降下は電源電圧の給電が
開始された直後の一定時間の間が大きく、給電後
所定時間が経過するとその電圧降下はそれほど下
がらなくなる性質があり、また、上記規定電圧は
ある程度、余裕をみて設定されているので、電源
電圧が規定電圧以下になつたとしても電源ホール
ドが解除されない限り直ちにカメラの動作が停
止、誤動作することはないことを考慮してなされ
たものであつて、露出開始以前の一定時間の間の
み電源電圧の検出を行うことを特徴とするもので
ある。
以下、本発明を図示の実施例に基づいて説明す
る。
第2図は、本発明に係る電気シヤツターカメラ
のシヤツター制御回路を示している。このシヤツ
ター制御回路は、上記第1図に示した従来のシヤ
ツター制御回路と同様に、電源ホールド回路11
と、電源電圧検出回路12と、セルフタイマー回
路13と、露出制御回路14と、シヤツター開放
用電磁石駆動回路15と、シヤツター閉成用電磁
石駆動回路16とから構成されている。
上記電源ホールド回路11は、ダイヤフラムス
イツチ等でなる上記シヤツターレリーズスイツチ
SW1と、シヤツターレリーズを不能にするための
シヤツターレリーズロツクスイツチSW2と、スタ
ート用コンデンサーC1と、帰還用トランジスタ
ーQ1と、スタート用トランジスターQ2と、第1
のホールド用スイツチング素子としてのホールド
用トランジスタQ4と、第2のホールド用スイツ
チング素子としてのホールド用トランジスタQ3
と、ホールド解除用トランジスターQ5と、出力
用トランジスターQ6と、抵抗R1〜R8,R26とから
構成されており、図示しない電源電池の正極に接
続されて動作電圧+Vccを供給する動作電圧供給
ラインE1と、上記電源電池の負極に接続される
と共にアースされて、零ボルト電位を採る動作電
圧供給ラインE0との間に接続されている。即ち、
上記ラインE1,E0間には、シヤツターレリーズ
スイツチSW1、抵抗R1の直列回路と、シヤツタ
ーレリーズロツクスイツチSW2、抵抗R6、ホー
ルド解除用トランジスターQ5、ホールド用トラ
ンジスターQ3,Q4の並列接続の直列回路と、出
力用トランジスターQ6、抵抗R7,R8の直列回路
とが、それぞれ接続されていて、上記シヤツター
レリーズスイツチSW1と並列に、上記帰還用トラ
ンジスターQ1が接続されている。このトランジ
スターQ1は、PNP型トランジスターで形成され
ていて、エミツタはラインE1に、コレクタはス
イツチSW1と抵抗R1との接続点に、ベースは抵
抗R5を介してスタート用トランジスターQ2のコ
レクタに、それぞれ接続されている。上記スター
ト用トランジスターQ2は、NPN型トランジスタ
ーで形成されていて、エミツタはラインE0に接
続され、ベースは抵抗R3を介してラインE0に接
続されると共に、抵抗R4、スタート用コンデン
サーC1を通じてスイツチSW1と抵抗R1との接続
点に接続されている。また、上記コンデンサー
C1と抵抗R4との接続点は、抵抗R2を介して後述
するセルフタイマー回路13のリセツト解除用ト
ランジスターQ13のベースに接続されている。
上記シヤツターレリーズロツクスイツチSW2
は、カメラの外部から手動により開閉操作される
スイツチで形成してもよく、また、シヤツターの
閉じ動作によりオンとなり、シヤツターのチヤー
ジ完了によりオフとなるシヤツターチヤージ検出
スイツチで形成してもよい。さらに、手動により
開閉操作されるスイツチとシヤツターチヤージ検
出スイツチとを並列に接続して用いてもよい。こ
のスイツチSW2は、本発明のシヤツター制御回路
の作動を阻止ないし中断させるものであり、単に
シヤツターレリーズをロツクさせるばかりでな
く、セルフタイマー作動中にこれを閉成した場合
には、セルフタイマーの動作を中止させるセルフ
動作解除スイツチとしての役目もするものであ
る。
上記ホールド解除用トランジスターQ5は、
NPN型トランジスターで形成されていて、コレ
クタは抵抗R6に接続されると共に、上記スター
ト用トランジスターQ2のコレクタに接続されて
いる。また、トランジスターQ5のベースは、後
述する露出制御回路14の出力用トランジスター
Q9のコレクタに、抵抗R12を介して接続されてい
る。さらに、トランジスターQ5のエミツタは、
ホールド用トランジスターQ3,Q4のコレクタに
それぞれ接続されている。上記ホールド用トラン
ジスターQ3,Q4は、NPN型トランジスターでそ
れぞれ形成されていて、エミツタはそれぞれライ
ンE0に接続されている。そして、一方のトラン
ジスターQ3のベースは、抵抗R26を介して後述す
るセルフタイマー回路13のインバーターIN4
出力端に接続されている。また、他方のトランジ
スターQ4のベースは、抵抗R19を介して後述する
電源電圧検出回路12の出力用トランジスター
Q12のコレクタに接続されている。
上記出力用トランジスターQ6は、PNP型トラ
ンジスターで形成されていて、エミツタをライン
E1に、ベースをスイツチSW2と抵抗R6の接続点
に、コレクタを抵抗R7に、それぞれ接続されて
いる。また、このトランジスターQ6のコレクタ
は、後述するセルフタイマー回路13のナンド回
路ND4の1つの入力端にも接続されている。上
記抵抗R7とR8との接続点は、後述する露出制御
回路14のスイツチングトランジスターQ8のベ
ース、および電源電圧検出回路12のスイツチン
グトランジスターQ16のベースにそれぞれ接続さ
れている。
上記露出制御回路14は、同回路の電源スイツ
チの役目をするスイツチングトランジスターQ8
と、測光用光電変換素子P1と、この光電変換素
子P1に流れる光電流を積分する積分用コンデン
サーC2と、このコンデンサーC2をリセツトする
ための、測光制御用トランジスターQ7と、高速
秒時調整用半固定抵抗RV1と、低速秒時調整用半
固定抵抗RV2と、露出制御用差動増幅器OP1と、
出力用トランジスターQ9と、抵抗R9〜R14とで構
成されている。上記スイツチングトランジスター
Q8は、NPN型トランジスターで形成されてい
て、ベースは前記電源ホールド回路11の抵抗
R7とR8との接続点に、エミツタはラインE0に、
コレクタはコンデンサーC2、光電変換素子P1
半固定抵抗RV1の直列回路を介してラインE1に、
それぞれ接続されている。上記コンデンサーC2
光電変換素子P1、半固定抵抗RV1の直列回路と
並列に、抵抗R10、半固定抵抗RV2の直列回路が
接続されており、抵抗R10と半固定抵抗RV2の接
続点は、差動増幅器OP1の反転入力端に接続され
ている。差動増幅器OP1の非反転入力端は、上記
光電変換素子P1とコンデンサーC2との接続点に
接続され、また出力端は抵抗R11を介してトラン
ジスターQ9のベースに接続されている。なお、
差動増幅器OP1は、一方の動作電圧供給端をライ
ンE1に、他方の動作電圧供給端をトランジスタ
ーQ8を介してラインE0に、それぞれ接続されて
いて、トランジスターQ8がオンしたときに、両
ラインE1,E0から動作電圧の供給を受けるよう
になつている。
上記出力用トランジスターQ9は、PNP型トラ
ンジスターで形成されていて、エミツタをライン
E1に接続され、コレクタを抵抗R13,R14を介し
てラインE0に接続されると共に、抵抗R12を介し
て前記電源ホールド回路11のホールド解除用ト
ランジスターQ5のベースに接続されている。上
記抵抗R13とR14との接続点は、シヤツター閉成
用電磁石Mg1と直列に接続されてラインE1,E0
間に介挿された電磁石制御用トランジスターQ10
のベースに接続されている。このトランジスター
Q10は、NPN型トランジスターで形成されてい
て、コレクタを電磁石Mg1に、エミツタをライン
E0に接続されている。上記電磁石Mg1とトランジ
スターQ10とは、シヤツター閉成用電磁石駆動回
路16を構成している。
一方、上記積分用コンデンサーC2と並列に測
光制御用トランジスターQ7が接続されている。
このトランジスターQ7は、NPN型トランジスタ
ーで形成されていて、コレクタを光電変換素子
P1とコンデンサーC2との接続点に、エミツタを
トランジスターQ8とコンデンサーC2との接続点
に、それぞれ接続されている。また、トランジス
ターQ7のベースは、抵抗R9を介して後述するセ
ルフタイマー回路13のインバーターIN5の出力
端に接続されている。
上記電源電圧検出回路12は、同回路の給電動
作の制御を行うトランジスターQ11,Q16の直列
接続からなるスイツチング回路と、電圧検出制御
用トランジスターQ11と、動作電圧+Vccに対し
て一定電圧Vsを降下させて、比較用の基準電圧
を発生する定電圧源VS1と、電源電圧検出用差動
増幅器OP2と、出力用トランジスターQ12と、抵
抗R15〜R19とで構成されている。上記トランジ
スターQ16は、NPN型トランジスターで形成され
ていて、コレクタはトランジスターQ11のエミツ
タに、エミツタはラインE0に、ベースは前記電
源ホールド回路11の抵抗R7とR8との接続点に、
それぞれ接続されている。また、上記トランジス
ターQ11は、NPN型トランジスターで形成されて
いて、コレクタは定電圧源VS1を介してラインE1
に、エミツタはトランジスターQ16のコレクタ
に、ベースは抵抗R15を介して後述するセルフタ
イマー回路13のインバーターIN5の出力端に、
それぞれ接続されている。上記定電圧源VS1と並
列に、抵抗R16とR17との直列回路でなる分圧回
路が接続されていて、両抵抗R16,R17の接続点
は、差動増幅器OP2の非反転入力端に接続されて
いる。差動増幅器OP2の反転入力端は定電圧源
VS1の出力端に接続されており、また差動増幅器
OP2の出力端は、抵抗R18を介してトランジスタ
ーQ12のベースに接続されている。上記トランジ
スターQ12は、PNP型トランジスターで形成され
ていて、エミツタはラインE1に、コレクタは抵
抗R19を介して、前記電源ホールド回路11のホ
ールド用トランジスターQ4のベースに接続され
ている。なお、上記差動増幅器OP2は、一方の動
作電圧供給端をラインE1に、他方の動作電圧供
給端をトランジスターQ11,Q16を介してライン
E0に、それぞれ接続されていて、トランジスタ
ーQ11およびQ16がオンしたときに、両ラインE1
E0から動作電圧の供給を受け、電源電圧が上記
基準電圧を超えている場合に反転し、上記トラン
ジスターQ12より電源ホールド信号を出力するよ
うになつている。
上記セルフタイマー回路13は、セルフタイマ
ースイツチSW3と、リセツト解除用トランジスタ
ーQ13と、カウントパルス発生用発振回路OSC1
と、n個のフリツプフロツプ回路F1〜Fnを直列
に順次接続してなるバイナリーカウンターで構成
された時定数秒時用カウンター回路CC1と、2つ
のナンド回路ND1,ND2からなるRSフリツプフ
ロツプ回路RS1と、2つのナンド回路ND5,ND6
からなるRSフリツプフロツプ回路RS2と、ナン
ド回路ND3,ND4と、インバーターIN1〜IN5と、
抵抗R20〜R22とで構成されている。
上記セルフタイマースイツチSW3は、抵抗R20
と直列に接続されて、ラインE1,E0間に接続さ
れており、スイツチSW3と抵抗R20との接続点
は、インバーターIN1の入力端に接続されてい
る。また、ラインE1,E0間には、抵抗R21とリセ
ツト解除用トランジスターQ13との直列回路も接
続されており、NPN型のトランジスターQ13のベ
ースは前記電源ホールド回路11の抵抗R2に、
エミツタはラインE0に、コレクタはナンド回路
ND1の一方の入力端、ナンド回路ND4の1つの
入力端およびインバーターIN2の入力端に、それ
ぞれ接続されている。上記ナンド回路ND1は、
ナンド回路ND2と共にRSフリツプフロツプ回路
RS1を形成していて、他方の入力端はナンド回路
ND2の出力端に、出力端はナンド回路ND2の一
方の入力端に、それぞれ接続されている。ナンド
回路ND2の他方の入力端は、インバーターIN1
出力端に接続され、出力端はナンド回路ND3
一方の入力端に接続されている。上記ナンド回路
ND3は、他方の入力端をセルフタイマー秒時を
設定するためのフリツプフロツプ回路Fnのリセ
ツト出力端に、出力端をナンド回路ND4の1つ
の入力端に、それぞれ接続されている。ナンド回
路ND4は3つの入力端を有していて、これら入
力端は、トランジスターQ13のコレクタ、前記電
源ホールド回路11のトランジスターQ6のコレ
クタおよびナンド回路ND3の出力端にそれぞれ
接続されており、出力端はインバーターIN3の入
力端に接続されている。インバーターIN3の出力
端は、ナンド回路ND6の他方の入力端に接続さ
れており、このナンド回路ND6は、ナンド回路
ND5と共にRSフリツプフロツプ回路RS2を形成
している。即ち、ナンド回路ND6の出力端は、
ナンド回路ND5の他方の入力端に、ナンド回路
ND5の出力端は、ナンド回路ND6の一方の入力
端にそれぞれ接続されており、ナンド回路ND5
の一方の入力端は、スタート用トランジスター
Q2のオフからシヤツター開放までの待機時間後
に時定信号を出力するためのフリツプフロツプ回
路Fm(たゞし、mはnより小さい正の整数)の
リセツト出力端に接続されている。また、ナンド
回路ND6の出力端は、インバーターIN4の入力端
にも接続されており、インバーターIN4の出力端
は、前記電源ホールド回路11の抵抗R26、イン
バーターIN5の入力端および抵抗R22を介して後
述するシヤツター開放用電磁石駆動回路15の電
磁石制御用トランジスターQ14のベースに、それ
ぞれ接続されている。上記インバーターIN5の出
力端は、抵抗R9を介して前記露出制御回路14
のトランジスターQ7のベースに、また抵抗R15
介して前記電源電圧検出回路12のトランジスタ
ーQ11のベースに、それぞれ接続されている。
上記発振回路OSC1は、その出力端をバイナリ
ーカウンター回路CC1の初段のフリツプフロツプ
回路F1のセツト入力端に接続されている。そし
て、初段のフリツプフロツプ回路F1は、セツト
出力端を次段のフリツプフロツプ回路F2のセツ
入力端に接続されている。このように、カウンタ
ー回路CC1を構成するn個のフリツプフロツプ回
路F1〜Fnは、前段のフリツプフロツプ回路Fk
(たゞし、1≦k<n)のセツト出力端と後段の
フリツプフロツプ回路Fk+1のセツト入力端が、
互に接続されることによつて連設されていて、発
振回路OSC1の出力パルスが順次後段のフリツプ
フロツプ回路の状態の変化として伝えられること
により、時定数秒時のカウントを行なうようにな
つている。なお、各フリツプフロツプ回路F1
Fnのリセツト入力端は、それぞれインバーター
IN2の出力端に接続されている。
上記シヤツター開放用電磁石駆動回路15は、
釈放型電磁石でなるシヤツター開放用電磁石Mg2
と、同電磁石Mg2の制御用トランジスターQ14と、
上記電磁石Mg2を釈放するための電荷を貯える釈
放用コンデンサーC3と、抵抗R23とで構成されて
いる。上記トランジスターQ14は、NPN型トラン
ジスターで形成されていて、ベースを前記セルフ
タイマー回路13の抵抗R22に、コレクタを電磁
石Mg2を介してラインE1に、エミツタをコンデン
サーC3Cと抵抗R23との接続点に、それぞれ接続
されている。コンデンサーC3と抵抗R23でなる直
列回路は、ラインE1,E0間に接続されている。
以上のように、本発明の電気シヤツターカメラ
のシヤツター制御回路は構成されている。
次に、このシヤツター制御回路の動作について
説明する。
まず、シヤツターレリーズスイツチSW1を閉成
すると、抵抗R2およびR4,R3を通じてスタート
用コンデンサーC1の充電電流が流れ、コンデン
サーC1の充電時間だけ、電源ホールド回路11
のスタート用トランジスターQ2およびセルフタ
イマー回路13のリセツト解除用トランジスター
Q13がそれぞれオンする。
スタート用トランジスターQ2がオンすると、
平生はシヤツターレリーズロツクスイツチSW2
開放されているので、出力用トランジスターQ6
がオンし、これによりスイツチングトランジスタ
ーQ8,Q16がオンして、露出制御回路14および
電源電圧検出回路12に動作電圧が供給される。
もし、コンデンサーC1の充電途中でシヤツター
レリーズスイツチSW1が開放された場合には、ト
ランジスターQ2のオンにより帰還用トランジス
ターQ1がオンして、コンデンサーC1の充電を続
行させ、スイツチSW1のチヤタリングによる誤動
作を防止する。なお、上記シヤツターレリーズロ
ツクスイツチSW2が閉成されている場合には、ト
ランジスターQ6のエミツタ・ベース間が短絡さ
れるので、同トランジスターQ6はオンできなく
なる。従つて、カメラはシヤツターレリーズ不能
の状態となり、以降の動作は行なわれない。ま
た、シヤツターレリーズロツクスイツチSW2とし
て、シヤツターの閉じ動作によりオンとなり、シ
ヤツターのチヤージ完了によりオフとなるシヤツ
ターチヤージ検出スイツチを用いると、シヤツタ
ーのチヤージ途中において誤つてシヤツターレリ
ーズスイツチSW1が閉成された場合に、スイツチ
SW2が閉成されているので、シヤツター制御回路
が動作されず、誤動作が防止される。
上記露出制御回路14に動作電圧が供給され差
動増幅器OP1が作動状態になると、後述するよう
に、これと同時に測光制御用トランジスターQ7
がオンするので、増幅器OP1の反転入力端の電位
が非反転入力端の電位に較べて高くなり、増幅器
OP1の出力が‘Low'レベルとなつてトランジス
ターQ9がオンする。トランジスターQ9がオンす
ると、ホールド解除用トランジスターQ5がオン
し、後述するようにこれと同時にホールド用トラ
ンジスターQ4がオンするので、トランジスター
Q6のオンをコンデンサーC1の充電完了後も維持
するためのホールド回路が形成される。また、電
磁石制御用トランジスターQ10がオンし、シヤツ
ター閉成用電磁石Mg1が励磁されて、シヤツター
閉成機構を作動前の状態に保持する。
一方、これと同時に、リセツト解除用トランジ
スターQ13がオンすることにより、インバーター
IN2の入力端に‘Low'レベル信号が印加され、
インバーターIN2の出力が‘High'レベルとなつ
て、各フリツプフロツプ回路F1〜Fnはリセツト
される。また、ナンド回路ND1の一方の入力端
に‘Low'レベルの信号が印加される。そして、 セルフタイマースイツチSW3を開放した通常
撮影の場合には、インバーターIN1の入力端に
‘Low'レベルの信号が印加され、ナンド回路
ND2の他方の入力端に‘High'レベルの信号が
印加されているので、ナンド回路ND2の出力
が‘Low'レベルになつていたときには、RSフ
リツプフロツプ回路RS1は状態を変化させず、
ナンド回路ND2の出力は‘Low'レベルを維持
し、また、ナンド回路ND2の出力が‘High'レ
ベルになつていたときには、RSフリツプフロ
ツプ回路RS1は状態を変化させて、ナンド回路
ND2の出力は‘Low'レベルに反転する。
セルフタイマースイツチSW3を閉成したセル
フタイマー撮影の場合には、インバーターIN1
の入力端に‘High'レベルの信号が印加され、
ナンド回路ND2の他方の入力端に‘Low'レベ
ルの信号が印加されているので、ナンド回路
ND2の出力は、ナンド回路ND1の一方の入力
端に印加される信号の高低の如何に拘らず、‘
High'レベルを維持する。
さらに、フリツプフロツプ回路Fmがリセツト
され、そのリセツト出力が‘High'レベルになる
ことにより、ナンド回路ND5の一方の入力端に
‘High'レベルの信号が印加される。しかし、こ
の時点においては、ナンド回路ND4の少なくと
も1つの入力端には‘Low'レベルの信号が入力
され、ナンド回路ND4の出力は‘High'レベル、
インバーターIN3の出力は‘Low'レベルとなつ
ているので、ナンド回路ND6の出力は‘High'レ
ベルのままの状態を維持する。よつて、インバー
ターIN4の出力が‘Low'レベル、インバーター
IN5の出力が‘High'レベルとなつているので、
測光制御用トランジスターQ7はトランジスター
Q8のオンと同時にオンし、露出制御回路14は、
リセツト状態となつて積分用コンデンサーC2
充電は行なわれない。また、インバーターIN5
‘High'レベルの出力により、イランジスター
Q11がオンし、上記トランジスターQ16のオンと
相俟つて電源電圧検出回路12に動作電圧が供給
される。従つて、電源電圧検出回路12は、図示
されない電源電池から供給される動作電圧+Vcc
の電圧チエツクを行なう。
1) 動作電圧+Vccが規定電圧以上であつた場
合、 この場合には、電源電圧検出用差動増幅器
OP2の反転入力端の電位が非反転入力端の電位
より高くなるので、増幅器OP2の出力は‘
Low'レベルとなり、トランジスターQ12がオン
し、電源ホールド信号がホールド用トランジス
ターQ4のベースに出力され、トランジスター
Q4がオンされる。よつて、これと同時のホー
ルド解除用トランジスターQ5のオンと相俟つ
て、前述のトランジスターQ6のオンをコンデ
ンサーC1の充電完了後も持続させるためのホ
ールド回路が形成される。
2) 動作電圧+Vccが規定電圧以下であつた場
合、 この場合には、電源電圧検出用差動増幅器
OP2の反転入力端の電位が非反転入力端の電位
より低いので、増幅器OP2の出力は‘High'レ
ベルとなり、トランジスターQ12がオンせず、
上記電源ホールド信号が出力されないので、ホ
ールド用トランジスターQ4がオンされない。
従つて、コンデンサーC1の充電完了後もトラ
ンジスターQ6のオンを持続させるためのホー
ルド回路が形成されず、コンデンサーC1の充
電完了後にトランジスターQ2がオフすると同
時に、トランジスターQ6,Q8,Q16がオフする
ので、露出制御回路14および電源電圧検出回
路12は動作電圧の供給を断たれる。また、ト
ランジスターQ6がオフすることにより、ナン
ド回路ND4の1つの入力端に‘Low'レベルの
信号が印加されるので、ナンド回路ND3の出
力の如何に拘らず、ナンド回路ND4の出力は
‘High'レベルから反転しなくなり、シヤツタ
ー開放用電磁石駆動回路15は作動されなくな
る。よつて、シヤツターレリーズはロツクされ
て、カメラは不作動状態となる。
このように、電源電圧が規定電圧以上であつ
た場合には、トランジスターQ6のオンを持続
するためのホールド回路が形成され、規定電圧
以下であつた場合には、上記ホールド回路が形
成されず、カメラのシヤツターレリーズは阻止
される。
次に、電源電圧が規定電圧以上あつたものとし
て、以後のシヤツター制御回路の動作を、セルフ
タイマースイツチSW3の開閉に応じた2つの場合
に分けて説明する。
(1) セルフタイマースイツチSW3が開放されてい
る通常撮影の場合、 シヤツターレリーズスイツチSW1が閉成され
てから一定時間が経過し、スタート用コンデン
サーC1の充電が完了すると、スタート用トラ
ンジスターQ2およびリセツト解除用トランジ
スターQ13がそれぞれオフする。トランジスタ
ーQ2がオフしても、トランジスターQ5,Q4
オンによりトランジスターQ6をオンさせるホ
ールド回路がすでに形成されているので、シヤ
ツター制御回路の他の部分に対する影響はな
い。
一方、トランジスターQ13がオフすると、イ
ンバーターIN2の入力端に‘High'レベルの信
号が印加され、インバーターIN2の出力が‘
Low'レベルとなつて、各フリツプフロツプ回
路F1〜Fnは、リセツト状態を解除される。従
つて、発振回路OSC1から印加されるカウント
パルスによつて、フリツプフロツプ回路F1
Fnであるカウンター回路CC1は、時定数秒時の
カウントを開始する。また、トランジスター
Q13のオフにより、ナンド回路ND1の一方の入
力端に‘High'レベルの信号が印加されるが、
RSフリツプフロツプ回路RS1は状態を変化さ
せず、ナンド回路ND2の出力は前記で述べ
た‘Low'レベルを維持する。よつて、ナンド
回路ND3の一方の入力端に‘Low'レベルの信
号が印加されるので、ナンド回路ND3の出力
は‘High'レベルのまま変化しない。従つて、
トランジスターQ6のオン、トランジスターQ13
のオフにより、ナンド回路ND4の3つの入力
端には、すべて‘High'レベルの信号が入力さ
れることとなり、ナンド回路ND4の出力が‘
Low'レベル、インバーターIN3の出力が‘
High'レベルとなつて、ナンド回路ND6の他方
の入力端には、‘High'レベルの信号が印加さ
れる。しかし、この時点では、ナンド回路
ND5の出力が‘Low'レベル、ナンド回路ND6
の出力が‘High'レベルとなつているので、
RSフリツプフロツプ回路RS2は状態を変化さ
せず、ナンド回路ND6の出力は‘High'レベル
を維持する。
トランジスターQ13がオフしてから更に一定
秒時が経過すると、発振回路OSC1の出力パル
スに基づくフリツプフロツプ回路F1〜Fnの逐
次的な状態の反転は、スタート用トランジスタ
ーQ2のオンからシヤツターの開放までの待期
時間を設定するためのフリツプフロツプ回路
Fmまで伝えられ、フリツプフロツプ回路Fm
のリセツト出力は、‘High'レベルから‘
Low'レベルに反転し、即ち、時定信号が出力
され、この時定信号はナンド回路ND5の一方
の入力端に印加される。これにより、RSフリ
ツプフロツプ回路RS2は状態を反転させ、ナン
ド回路ND6の出力は‘Low'レベルに変化する。
従つて、インバーターIN4の出力が‘High'レ
ベルとなり、トランジスターQ14がオンする。
トランジスターQ14がオンすると、釈放用コン
デンサーC3の両端が短絡され、同コンデンサ
ーC3の充電電荷が釈放型電磁石でなるシヤツ
ター開放用電磁石Mg2を通じて流れるので、同
電磁石Mg2は一瞬消磁され、シヤツター開放機
構が作動されて、シヤツターが開放される。
また、インバーターIN4の出力が‘High'レ
ベルになることにより、電源ホールド回路11
のトランジスターQ4と並列に接続されたホー
ルド用トランジスターQ3がオンする。この際、
後述するように、トランジスターQ4はトラン
ジスターQ3のオンと同時にオフして、トラン
ジスターQ6のオンを維持するためのホールド
回路は、トランジスターQ4を通る経路からト
ランジスターQ3を通る経路に切り換えられる。
さらに、インバーターIN4の出力が‘High'
レベルとなることにより、インバーターIN5
出力が‘Low'レベルとなり、露出制御回路1
4の測光制御用トランジスターQ7がオフされ
ると共に、電源電圧検出回路12の電圧検出制
御用トランジスターQ11がオフされる。トラン
ジスターQ7がオフすると、積分用コンデンサ
ーC2の両端の短絡が解除され、測光用光電変
換素子P1に流れる光電流の積分が開始されて、
露出制御回路14は被写体光の測光動作を開始
する。また、トランジスターQ11がオフする
と、電源電圧検出回路12への動作電圧の供給
が遮断され、電源電圧検出回路12は不作動状
態となり、以降の電源電圧チエツクを行なわな
いようになる。従つて、トランジスターQ12
オフし、これにより電源ホールド回路11のト
ランジスターQ4がオフして、前述したように、
トランジスターQ6のオンを維持するためのホ
ールド回路は、トランジスターQ4を通る経路
からトランジスターQ3を通る経路に切り換え
られる。
このようにして、シヤツターが開放され、露
出制御回路14が被写体光の測光作動を開始す
ると、測光用光電変換素子P1の受光々量に応
じて積分用コンデンサーC2に光電流が充電さ
れ、コンデンサーC2の両端電圧が次第に上昇
する。そして、撮影フイルムに適正光量が露光
され、コンデンサーC2の両端電圧が半固定抵
抗RV2と抵抗R10とによる動作電圧+Vccの分
圧値を超えると、差動増幅器OP1の出力が反転
し‘High'レベルとなる。これにより、トラン
ジスターQ9がオフし、トランジスターQ10がオ
フして、電磁石Mg1への通電が停止され、電磁
石Mg1の励磁力によつて保持されていたシヤツ
ター閉成機構が作動して、シヤツターが閉成さ
れる。また、これと同時に、トランジスター
Q9のオフにより、ホールド解除用トランジス
ターQ5がオフにされ、トランジスターQ6,Q8
Q16がオフして、露出制御回路14および電源
電圧検出回路12への動作電圧の供給が停止さ
れる。よつて、露出制御回路14および電源電
圧検出回路12が、不作動状態となる。さら
に、トランジスターQ6がオフすることにより、
ナンド回路ND4の1つの入力端に‘Low'レベ
ルの信号が印加され、同回路ND4の出力が‘
High'レベル、インバーターIN3の出力が‘
Low'レベルに変化する。これにより、RSフリ
ツプフロツプ回路RS2は状態を変化させ、ナン
ド回路ND6の出力は‘High'レベルに反転し、
シヤツター制御回路はシヤツターレリーズスイ
ツチSW1の閉成前の状態に復帰する。なお、こ
の後、フイルム巻上が手動等によつて行なわれ
て、カメラが次の写真撮影に備える撮影前の状
態に復帰されることは勿論である。
(2) セルフタイマースイツチSW3が閉成されたセ
ルフタイマー撮影の場合、 シヤツターレリーズスイツチSW1が閉成され
てから一定時間が経過し、スタート用コンデン
サーC1の充電が完了すると、スタート用トラ
ンジスターQ2およびリセツト解除用トランジ
スターQ13がそれぞれオフする。トランジスタ
ーQ13がオフすると、インバーターIN2の出力
が‘Low'レベルとなつて、各フリツプフロツ
プ回路F1〜Fnはリセツト状態を解除される。
また、ナンド回路ND1の一方の入力端に‘
High'レベルの信号が印加されるが、セルフタ
イマースイツチSW3が閉成されているので、前
記で述べたように、RSフリツプフロツプ回
路RS1はリセツト状態を持続し、ナンド回路
ND2の出力は‘High'レベルとなつたまま変化
しない。よつて、ナンド回路ND3の一方の入
力端には‘High'レベルの信号が印加され、他
方の入力端には、フリツプフロツプ回路Fnの
リセツト出力端から‘High'レベルの信号が印
加されているので、ナンド回路ND3の出力は
‘Low'レベルとなり、ナンド回路ND4の出力
が‘High'レベル、インバーターIN3の出力が
‘Low'レベルとなつて、ナンド回路ND6の他
方の入力端に‘Low'レベルの信号が印加され
る。従つて、また、ナンド回路ND5の入力に
はフリツプフロツプ回路Fmのリセツト出力が
反転するまでは‘High'レベルが入力され、そ
の後所定時間経過する度に‘Low'レベルと‘
High'レベルとが交互に繰り返し入力される。
しかしながら、ナンド回路ND6の他方の入力
には‘Low'レベルが既に印加されているので
RSフリツプフロツプ回路RS2は、状態を変化
させず、ナンド回路ND6の出力は‘High'レベ
ルとなつたまま変化しない。
そして、セルフタイマーの設定時間が経過す
ると、セルフタイマー秒時設定用フリツプフロ
ツプ回路Fnは状態を変化させ、リセツト出力
を‘High'レベルから‘Low'レベルへと反転
させる。すると、ナンド回路ND3の出力が‘
Low'レベルから‘High'レベルに反転し、ナ
ンド回路ND4の出力が‘Low'レベル、インバ
ーターIN3の出力が‘High'レベルとなつて、
ナンド回路ND6の他方の入力端に印加される。
しかし、フリツプフロツプ回路Fnが状態を反
転させた時には、他のフリツプフロツプ回路
F1〜Fo-1はリセツト出力が全て‘High'レベル
となる。従つて、RSフリツプフロツプ回路
RS2の両入力は、共に‘High'レベルとなるた
めに、ナンド回路ND6の出力は‘High'レベル
の状態で維持される。このフリツプフロツプ回
路Fnが状態を反転させた時は、フリツプフロ
ツプ回路Fnの出力以外は、上記(1)に述べた通
常撮影の場合におけるリセツト解除直後の同じ
状態になつている。従つて、これ以降は、上記
(1)で述べた場合と同様にして、一定秒時が経過
し、再びフリツプフロツプ回路Fmのリセツト
出力が‘High'レベルから‘Low'レベル反転
すると、これによつて、RSフリツプフロツプ
回路RS2のナンド回路ND6は‘Low'レベルに
反転し、シヤツターが開放されて、フイルムへ
の被写体像の露光が開始され、フイルムへ適正
光量が露光されるとシヤツターが閉じて、写真
撮影動作が行なわれる。なお、セルフタイマー
の作動中にシヤツターレリーズロツクスイツチ
SW2を閉成すると、電源ホールド回路11が不
作動となり、セルフタイマー回路13が作動を
中断されるので、本発明のシヤツター制御回路
がシヤツターレリーズスイツチSW1の閉成前の
状態に復帰される。即ち、シヤツターレリーズ
ロツクスイツチSW2は、セルフ動作解除スイツ
チとしての役目をする。
上記第2図に示した実施例のシヤツター制御回
路おいては、セルフタイマー撮影の場合、被写体
が暗くシヤツターが開放されてから閉鎖されるま
での時間がセルフタイマーの作動時間よりも長く
なると、何時までもシヤツターが閉じなくなると
いう不具合を生ずるおそれがある。即ち、前述し
たようにセルフタイマー設定秒時が経過した時に
は、フリツプフロツプ回路Fnのリセツト出力の
みが‘Low'レベルとなつており、このときから、
再びフリツプフロツプFmが反転するまでの時間
が経過すると、ナンド回路ND6が‘Low'レベル
に反転するので、トランジスターQ7はオフし、
コンデンサC2は積分動作を開始する。この積分
動作中もカウンター回路CC1はカウント動作を行
つているので、上記フリツプフロツプ回路Fnの
リセツト出力が‘Low'レベルとなつてからセル
タイマー設定秒時と同じ時間が経過すると、リセ
ツト出力が再び反転し、‘Low'レベルから‘
High'レベルとなる。被写体が暗い場合には、コ
ンデンサーC2による積分電圧が所定値に達し差
動増幅器OP1が反転するまでの積分時間が長くな
り、差動増幅器OP1が反転するよりも先にフリツ
プフロツプFnのリセツト出力が反転することが
ある。セルフタイマー撮影の場合には、RSフリ
ツプフロツプ回路RS1の出力はセツト状態に保持
されているので(即ち、ナンド回路ND3の出力
が‘High'レベル)、フリツプフロツプFnが‘
High'レベルに反転すると、ナンド回路ND3の出
力は‘Low'レベル、ナンド回路ND4の出力は‘
High'レベル、インバーターIN3の出力は‘Low'
レベルとなり、RSフリツプフロツプRS2がリセ
ツトされることになる(即ち、ナンド回路ND6
の出力が‘High'レベル)。この結果、測光制御
用トランジスターQ7がシヤツター開放中にオン
するので、コンデンサC2の両端が短絡され、差
動増幅器OP1の出力が反転することができなくな
り、何時までもシヤツターが閉じなくなつてしま
うことになる。そこで、このような不具合が生ず
るのを防止するためには、第3図または第4図に
示すような誤動作防止回路を、上記第2図に示し
たシヤツター制御回路中に付加すればよい。
第3図に示す誤動作防止回路は、セルフタイマ
ー動作を行わせるために設定されている作動時間
よりも短い最長シヤツター秒時を上記カウンター
回路CC1を用いて形成し、上記露出制御回路14
からの出力によつて、上記最長シヤツター秒時時
間以内にシヤツターが閉成しないときには、強制
的にシヤツターを閉じるようにしたものであり、
バイパス用トランジスターQ15と、抵抗R24,R25
とで構成されている。上記トランジスターQ15
は、PNP型のトランジスターで形成されていて、
エミツタはラインE1に、コレクタは抵抗R25を介
して差動増幅器OP1の非反転入力端に、ベースは
抵抗R24を介してフリツプフロツプ回路Fl(ただ
し、lは、m<l≦nの整数)のリセツト出力端
に、それぞれ接続されている。
このように構成された誤動作防止回路をシヤツ
ター制御回路中に付加すれば、セルフタイマー設
定秒時の経過後にシヤツターが開放し、上記最長
シヤツター秒時を経過しても被写体が暗くいまだ
シヤツターが閉成されていないときには、フリツ
プフロツプ回路Flのリセツト出力が‘High'レベ
ルから‘Low'レベルに反転するので、バイパス
用トランジスターQ15がオンし、同トランジスタ
ーQ15、抵抗R25を通じて積分用コンデンサーC2
に急速に電荷が充電され、差動増幅器OP1が出力
を反転してシヤツターが強制的に閉成される。な
お、露光開始前にセルフタイマー秒時を形成して
いる間にも、フリツプフロツプ回路Flのリセツト
出力が反転するが、この期間中はトランジスター
Q7がオンしているので、この誤動作防止回路は
機能を発揮しないようになつている。
第4図に示す誤動作防止回路は、最終段のフリ
ツプフロツプ回路Fmの入力端を、RSフリツプフ
ロツプ回路を用いて記憶させ、このRSフリツプ
フロツプ回路の出力に基づいてシヤツター制御回
路の誤動作を防止するようにしたものであり、2
つのナンド回路ND7,ND8でなるRSフリツプフ
ロツプ回路RS3と、インバーターIN6とで構成さ
れている。一方のナンド回路ND7は、一方の入
力端をフリツプフロツプ回路Fnのリセツト出力
端に、他方の入力端を他方のナンド回路ND8
出力端に、また出力端を他方のナンド回路ND8
の一方の入力端に、それぞれ接続されている。ま
た、他方のナンド回路ND8の他方の入力端は、
トランジスターQ13のコレクタに接続されてい
る。そして、一方のナンド回路ND7の出力端は、
インバーターIN6の入力端にも接続されており、
インバーターIN6の出力端はナンド回路ND3の一
方の入力端に接続されている。
このように構成された誤動作防止回路をシヤツ
ター制御回路中に付加すれば、トランジスター
Q13がオンすると、RSフリツプフロツプ回路RS3
がリセツトされ、ナンド回路ND7の出力が‘
Low'レベル、インバーターIN6の出力が‘High'
レベルとなり、セルフタイマーの作動時間が経過
してフリツプフロツプ回路Fnのリセツト出力が
‘High'レベルから‘Low'レベルに反転すると、
RSフリツプフロツプ回路RS3がセツトされ、ナ
ンド回路ND8の出力が‘Low'レベル、ナンド回
路ND7の出力が‘High'レベル、インバーター
IN6の出力が‘Low'レベルとなつて、これ以後
にフリツプフロツプ回路Fnの出力が再び‘High'
レベルに変化しても、ナンド回路ND3の一方の
入力端に印加される信号は‘Low'レベルとなつ
て変化せず、ナンド回路ND3の出力も‘High'レ
ベルを維持する。よつて、RSフリツプフロツプ
回路RS2が、露出制御回路14の測光作動中にリ
セツトされるおそれがなくなり、誤動作が確実に
防止される。
以上述べたように、本発明によれば、計時動作
のスタートから露出開始以前の一定時間の間のみ
電源電圧の検出を行うようにしたので、電源電圧
の検出時間を十分に確保するとともに、露光動作
中に電源電圧検出回路の作動によつて露出制御回
路に給電が停止されることがない電気シヤツター
カメラのシヤツター制御回路を提供することがで
きる。
【図面の簡単な説明】
第1図は、従来の電気シヤツターカメラのシヤ
ツター制御回路の概要を示すブロツク図、第2図
は、本発明の一実施例を示す電気シヤツターカメ
ラのシヤツター制御回路の電気回路図、第3,4
図は、上記第2図に示したシヤツター制御回路に
適用される誤動作防止回路をそれぞれ示す部分電
気回路である。 11……電源ホールド回路、12……電源電圧
検出回路、14……露出制御回路、SW1……シヤ
ツターレリーズスイツチ。

Claims (1)

  1. 【特許請求の範囲】 1 レリーズスイツチSW1の作動によりカメラの
    各種回路に電源電圧の給電を開始すると共に、こ
    の給電を保持する電源ホールド回路11と、 上記レリーズスイツチの作動により一定時間リ
    セツトされ、この一定時間後に計時動作を開始
    し、この計時動作開始から所定時間後で露出開始
    以前に時定信号を出力する時定回路OSC,F1
    Fmと、 上記電源ホールド回路より電源電圧の給電を受
    けて導通状態となり、上記時定信号の出力に応答
    して不導通状態となるスイツチング回路Q11
    Q16と、 上記電源電圧と基準電圧とを比較し、上記電源
    電圧が上記基準電圧より高い場合に電源ホールド
    信号を、上記スイツチング回路が導通状態の時の
    み出力する電源電圧検出回路12と、 上記電源ホールド回路中に接続され、上記電源
    ホールド信号を受け、電源ホールド状態を持続さ
    せ、上記時定信号出力時に上記電源ホールド信号
    の消滅に応答して上記電源ホールドを解除させる
    第1のホールド用スイツチング素子Q4と、 この第1のホールド用スイツチング素子と並列
    に接続され、上記時定信号の出力に応答して上記
    電源ホールド回路の電源ホールドを持続させる第
    2のホールド用スイツチング素子Q3と、 を具備し、上記計時動作のスタートから露出開始
    以前の一定時間の間のみ電源電圧の検出を行うこ
    とを特徴とする電気シヤツターカメラのシヤツタ
    ー制御回路。
JP7116380A 1980-05-27 1980-05-27 Shutter control circuit of electric shutter camera Granted JPS5713434A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7116380A JPS5713434A (en) 1980-05-27 1980-05-27 Shutter control circuit of electric shutter camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7116380A JPS5713434A (en) 1980-05-27 1980-05-27 Shutter control circuit of electric shutter camera

Publications (2)

Publication Number Publication Date
JPS5713434A JPS5713434A (en) 1982-01-23
JPH0241010B2 true JPH0241010B2 (ja) 1990-09-14

Family

ID=13452688

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7116380A Granted JPS5713434A (en) 1980-05-27 1980-05-27 Shutter control circuit of electric shutter camera

Country Status (1)

Country Link
JP (1) JPS5713434A (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5249028A (en) * 1975-10-16 1977-04-19 Canon Inc Exposure control circuit for the camera
JPS5296537A (en) * 1976-02-09 1977-08-13 Canon Inc Energizing system for camera

Also Published As

Publication number Publication date
JPS5713434A (en) 1982-01-23

Similar Documents

Publication Publication Date Title
US4209244A (en) Light responsive camera actuation control
US3953864A (en) Camera device having a photographic flash device combined therewith
US4332445A (en) Flash light discharge tube control device
US4390261A (en) Flash camera with photographic mode selector
US4182557A (en) Single lens reflex camera capable of high speed continuous photography
US4196993A (en) Still-camera film transport system with end-of-film motor deenergization
JPH0241010B2 (ja)
US4482236A (en) Electrically operated camera and disabling device therefor
JPH0241016B2 (ja) Kameranoserufutaimaasochi
US4427278A (en) Flash photography system and electronic flash device for use in the system
US4345830A (en) Motor driven type camera
US3682058A (en) Electronic shutter for single-lens reflex camera
JPS6012099Y2 (ja) 電気シヤツタの誤動作防止装置
US4545666A (en) Light emission blocking device of a camera capable of effecting flashlight photography
US3832723A (en) Exposure control device for photographic cameras
US4272168A (en) Photographic camera of automatic exposure control type
US4458999A (en) Motor drive device
US4475801A (en) Flashlight photography preparing device of a camera
US3783759A (en) Electronic exposure control arrangement in photographic apparatus
US4491405A (en) Camera suitable for flash photography
JPS6111711Y2 (ja)
JPS6360369B2 (ja)
JPS6344817Y2 (ja)
US4236802A (en) Safety device for camera
JPH0132030Y2 (ja)