JPH02226939A - パルス送信装置 - Google Patents
パルス送信装置Info
- Publication number
- JPH02226939A JPH02226939A JP1048002A JP4800289A JPH02226939A JP H02226939 A JPH02226939 A JP H02226939A JP 1048002 A JP1048002 A JP 1048002A JP 4800289 A JP4800289 A JP 4800289A JP H02226939 A JPH02226939 A JP H02226939A
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- waveform
- transmission
- reference pulse
- difference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 23
- 239000000284 extract Substances 0.000 claims description 2
- 230000000694 effects Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000007493 shaping process Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 1
Landscapes
- Radar Systems Or Details Thereof (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明はパルス送信装置に関し、特にパルスの送出時間
および波形を所定の値に正確に制御することができるパ
ルス送信装置に関する。
および波形を所定の値に正確に制御することができるパ
ルス送信装置に関する。
(従来の技術)
送信装置では、一般に、電力増幅器の非直線性により出
力信号がひずむので入力信号を減するように出力信号の
一部を逆位相で加算して入力側にもどす負帰還回路が採
用されており、その負帰還回路の利用により所定の波形
の信号を出力しようとしている。しかし、パルス送信装
置は、送信する信号が不連続なパルスであり、通常の負
帰還回路を採用できない、そこで、従来は、第4図に示
すように、トリガパルスが入力端子103に入力される
と、波形整形回路23で電力増幅器でのひずみに見合っ
た分を補正し、変調器7で変調して電力増幅器1で電力
増幅する。そして低域ろ波器11で低域同波数成分を取
り除いて出力端子102を介して送信出力ラインに出力
している。
力信号がひずむので入力信号を減するように出力信号の
一部を逆位相で加算して入力側にもどす負帰還回路が採
用されており、その負帰還回路の利用により所定の波形
の信号を出力しようとしている。しかし、パルス送信装
置は、送信する信号が不連続なパルスであり、通常の負
帰還回路を採用できない、そこで、従来は、第4図に示
すように、トリガパルスが入力端子103に入力される
と、波形整形回路23で電力増幅器でのひずみに見合っ
た分を補正し、変調器7で変調して電力増幅器1で電力
増幅する。そして低域ろ波器11で低域同波数成分を取
り除いて出力端子102を介して送信出力ラインに出力
している。
(発明が解決しようとする課題)
ところで、電力増幅器のひずみの度合は、電力増幅器を
構成する部品(トランジスタ、真空管等)によっても、
送信するm送PiJ波数によっても変化する。従って、
電力増幅器1の特性のバラツキを極力なくすように調整
したり、波形整形回路23の補正量を調整したりしてい
るので、調整が面倒である。また、設計段階においても
、バラツキ等を考慮して設計する必要があるので設計が
煩雑であった。このように従来のパルス送信装置には解
決すべきn題があった。
構成する部品(トランジスタ、真空管等)によっても、
送信するm送PiJ波数によっても変化する。従って、
電力増幅器1の特性のバラツキを極力なくすように調整
したり、波形整形回路23の補正量を調整したりしてい
るので、調整が面倒である。また、設計段階においても
、バラツキ等を考慮して設計する必要があるので設計が
煩雑であった。このように従来のパルス送信装置には解
決すべきn題があった。
本発明は、このような事情に鑑みてなされたものであり
、その目的は、電力増幅器の特性のバラツキの調整、お
よびパルス送信装置の設計を容易とすることができるパ
ルス送f8装置を提供することにある。
、その目的は、電力増幅器の特性のバラツキの調整、お
よびパルス送信装置の設計を容易とすることができるパ
ルス送f8装置を提供することにある。
(課題を解決するための手段)
本発明のパルス送信装置は、上記目的を達成するために
、搬送波をパルス変調して送信パルスを送信出力ライン
に出力するパルス送信装置において、 前記送信パルス信号の一部を取り出して該送信パルスの
波形を記憶する波形メモリと、基準パルスを発生する基
準パルス発生手段と、前記波形メモリに記憶された直前
の送信パルスの波形と前記基準パルス発生手段により発
生された基準パルスの波形との差分を検出する比較手段
と、 該比較手段により検出された差分に基づき前記基準パル
ス発生手段により発生された基準パルスを補正する補正
手段とを有する。
、搬送波をパルス変調して送信パルスを送信出力ライン
に出力するパルス送信装置において、 前記送信パルス信号の一部を取り出して該送信パルスの
波形を記憶する波形メモリと、基準パルスを発生する基
準パルス発生手段と、前記波形メモリに記憶された直前
の送信パルスの波形と前記基準パルス発生手段により発
生された基準パルスの波形との差分を検出する比較手段
と、 該比較手段により検出された差分に基づき前記基準パル
ス発生手段により発生された基準パルスを補正する補正
手段とを有する。
(作用)
本発明のパルス送信装置においては、波形メモリが送信
パルス信号の一部を取り出してこの送信パルスの波形を
記憶し、基準パルス発生手段が基準パルスを発生する。
パルス信号の一部を取り出してこの送信パルスの波形を
記憶し、基準パルス発生手段が基準パルスを発生する。
そして、比較手段が、前記波形メモリに記憶された直前
の送信パルスの波形と前記基準パルス発生手段により発
生された基準パルスの波形との差分を検出すると、補正
手段は、この比較手段により検出された差分に基づき前
記基準パルス発生手段により発生された基準パルスを補
正する。
の送信パルスの波形と前記基準パルス発生手段により発
生された基準パルスの波形との差分を検出すると、補正
手段は、この比較手段により検出された差分に基づき前
記基準パルス発生手段により発生された基準パルスを補
正する。
(実施例)
次に、本発明の実施例について図面を参照して詳細に説
明する。
明する。
第1図は本発明の一実施例の構成図である9本実施例の
パルス送信装置は、入力端子101に入力された搬送波
を増幅する電力増幅器1と、カプラ2と、検波器3と、
波形メモリ4と、基準波形発生部5と、波形比較補正波
形発生部6と、変調器7と、トリガパルスが入力される
と波形メモリ4、基準波形発生部5および波形比較補正
波形発生部6にタイミング信号を供給するタイミング制
御凹1i’18とから構成される。
パルス送信装置は、入力端子101に入力された搬送波
を増幅する電力増幅器1と、カプラ2と、検波器3と、
波形メモリ4と、基準波形発生部5と、波形比較補正波
形発生部6と、変調器7と、トリガパルスが入力される
と波形メモリ4、基準波形発生部5および波形比較補正
波形発生部6にタイミング信号を供給するタイミング制
御凹1i’18とから構成される。
第1図の実施例において、パルスの送信を指示するトリ
ガパルスが入力端子103に入力されると、このトリガ
パルスはタイミング制御回路8および波形比較補正波形
発生部6に加えられる。タイミング制御回路8は、この
トリガパルスに基づいて基準波形発生部5に送信するパ
ルスのパルス波形(基準パルス)の発生を指示するタイ
ミング信号を加える。このタイミング信号を受は取った
基準波形発生部5は基準パルスを発生し、波形比較補正
波形発生部6に加える。
ガパルスが入力端子103に入力されると、このトリガ
パルスはタイミング制御回路8および波形比較補正波形
発生部6に加えられる。タイミング制御回路8は、この
トリガパルスに基づいて基準波形発生部5に送信するパ
ルスのパルス波形(基準パルス)の発生を指示するタイ
ミング信号を加える。このタイミング信号を受は取った
基準波形発生部5は基準パルスを発生し、波形比較補正
波形発生部6に加える。
このとき、波形メモリ4には直前に送信したパルス波形
が記憶されていないので、波形比較補正波形発生部6は
、基準波形発生部5により発生された基準パルスを変調
器7に加える。入力端子101に入力された搬送波は、
変調器7の出力信号により電力増幅器1でパルス変調が
かけられると共に、所定のレベルまで増幅されてカブラ
2を通して出力端子102を介して送信出力ラインに出
力される。このカブラ2で出力信号の一部が取出され、
検波器3で検波されてパルス成分だけが抽出される。こ
のパルス成分は、タイミング制御回路8からのタイミン
グ信号で波形メモリ4にパルスの波形として記憶される
。
が記憶されていないので、波形比較補正波形発生部6は
、基準波形発生部5により発生された基準パルスを変調
器7に加える。入力端子101に入力された搬送波は、
変調器7の出力信号により電力増幅器1でパルス変調が
かけられると共に、所定のレベルまで増幅されてカブラ
2を通して出力端子102を介して送信出力ラインに出
力される。このカブラ2で出力信号の一部が取出され、
検波器3で検波されてパルス成分だけが抽出される。こ
のパルス成分は、タイミング制御回路8からのタイミン
グ信号で波形メモリ4にパルスの波形として記憶される
。
次のパルスの送信を指示するトリガパルスが入力端子1
03に入力されると、上述したように基準波形発生部5
は基準パルスを発生する。そして波形比較補正波形発生
部6は直前に送信したパルスの波形と基準パルスとを比
較し、その差分を補正したパルスを作り出して変調器7
へ加える。この変調器7の出力により、上述したように
電力増幅器1で変調増幅されて出力される。従って、送
信パルスの波形をより基準パルスに近づけることができ
る。
03に入力されると、上述したように基準波形発生部5
は基準パルスを発生する。そして波形比較補正波形発生
部6は直前に送信したパルスの波形と基準パルスとを比
較し、その差分を補正したパルスを作り出して変調器7
へ加える。この変調器7の出力により、上述したように
電力増幅器1で変調増幅されて出力される。従って、送
信パルスの波形をより基準パルスに近づけることができ
る。
第2図は第1図の実施例における波形の補正例を示した
ものである。第2図において、50は基準波形発生部5
で発生される基準パルスの波形であり、51は本実施例
の波形補正を行なわないときの送信パルスの波形、52
は本実施例の波形補正を行ったときの変調器7における
出力パルスの波形、53は波形補正後の送信パルスの波
形である。このように、補正することにより基準パルス
の波形と送信パルスの波形とを略凹−波形とすることが
できる。
ものである。第2図において、50は基準波形発生部5
で発生される基準パルスの波形であり、51は本実施例
の波形補正を行なわないときの送信パルスの波形、52
は本実施例の波形補正を行ったときの変調器7における
出力パルスの波形、53は波形補正後の送信パルスの波
形である。このように、補正することにより基準パルス
の波形と送信パルスの波形とを略凹−波形とすることが
できる。
第3図は別の実施例の構成図であり、直前に送信したパ
ルスの波形の記憶および基準パルスの波形の補正処理を
ディジタル的に処理するようにしたものである。なお、
第1図と同一符号は同一部分を示す0本実施例において
は波形補正動作についてだけ説明する。検波器3で検波
されたパルス成分は、増幅器12で増幅され、A/D変
換器13でアナログ信号からディジタルデータに変換さ
れてタイミング制御回路8からのタイミング信号でレジ
スタ14に記憶される。一方、基本波形データ発生部2
1は、ディジタルデータで表わされた基準波形を発生し
、波形比較口R16へ加える。
ルスの波形の記憶および基準パルスの波形の補正処理を
ディジタル的に処理するようにしたものである。なお、
第1図と同一符号は同一部分を示す0本実施例において
は波形補正動作についてだけ説明する。検波器3で検波
されたパルス成分は、増幅器12で増幅され、A/D変
換器13でアナログ信号からディジタルデータに変換さ
れてタイミング制御回路8からのタイミング信号でレジ
スタ14に記憶される。一方、基本波形データ発生部2
1は、ディジタルデータで表わされた基準波形を発生し
、波形比較口R16へ加える。
波形比較回路16は、基本波形データ発生部21の出力
信号とレジスタ14の出力信号とを比較し、比較結果お
よび基本波形データ発生部21で発生された基準パルス
の波形データを補正部17に加える。補正部17は、タ
イミング制御回路8からのタイミング信号でこの比較結
果に基づいて波形データを補正し、レジスタ18に加え
る。この補正された波形データはD/A変換器19でア
ナログ信号に変換され、低域ろ波器20で低域同波数分
が取り除かれ、変調器7に加えられる。
信号とレジスタ14の出力信号とを比較し、比較結果お
よび基本波形データ発生部21で発生された基準パルス
の波形データを補正部17に加える。補正部17は、タ
イミング制御回路8からのタイミング信号でこの比較結
果に基づいて波形データを補正し、レジスタ18に加え
る。この補正された波形データはD/A変換器19でア
ナログ信号に変換され、低域ろ波器20で低域同波数分
が取り除かれ、変調器7に加えられる。
(発明の効果)
以上に説明したように、本発明のパルス送信装置によれ
ば、間欠的に送出されるパルスの波形補正を行え、電力
増幅器の非直線ひずみ等の影響を非常に小さくできる。
ば、間欠的に送出されるパルスの波形補正を行え、電力
増幅器の非直線ひずみ等の影響を非常に小さくできる。
従って、電力増幅器の特性のバラツキもかなり許容でき
、特性の調整が容易になり、設計も容易になる。
、特性の調整が容易になり、設計も容易になる。
子、102・・・出力端子。
Claims (1)
- 【特許請求の範囲】 搬送波をパルス変調して送信パルスを送信出力ラインに
出力するパルス送信装置において、前記送信パルス信号
の一部を取り出して該送信パルスの波形を記憶する波形
メモリと、 基準パルスを発生する基準パルス発生手段と、前記波形
メモリに記憶された直前の送信パルスの波形と前記基準
パルス発生手段により発生された基準パルスの波形との
差分を検出する比較手段と、 該比較手段により検出された差分に基づき前記基準パル
ス発生手段により発生された基準パルスを補正する補正
手段とを設けたことを特徴とするパルス送信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1048002A JPH02226939A (ja) | 1989-02-28 | 1989-02-28 | パルス送信装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1048002A JPH02226939A (ja) | 1989-02-28 | 1989-02-28 | パルス送信装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02226939A true JPH02226939A (ja) | 1990-09-10 |
Family
ID=12791105
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1048002A Pending JPH02226939A (ja) | 1989-02-28 | 1989-02-28 | パルス送信装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02226939A (ja) |
-
1989
- 1989-02-28 JP JP1048002A patent/JPH02226939A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11431310B2 (en) | Tracking and correcting gain of open-loop driver in a multi-path processing system | |
EP1435695A4 (en) | DELTA-SIGMA MODULATION DEVICE AND SIGNAL AMPLIFICATION DEVICE | |
KR100890346B1 (ko) | 디지털 보정 기능을 갖는 스위칭 증폭기 및 그에 대한 방법 | |
JPH06209218A (ja) | 高周波電力増幅器ひずみ減少回路 | |
WO2001097384A3 (en) | Real time correction of a digital pwm amplifier | |
US9231624B2 (en) | Time alignment for an amplification stage | |
US6771121B2 (en) | Linearization of a PDM Class-D amplifier | |
US7227408B2 (en) | Low distortion class-D amplifier using sampling of a servo-loop amplifier output | |
CN101142740B (zh) | 用于对pwm输入信号进行放大的设备 | |
JPH02226939A (ja) | パルス送信装置 | |
KR100424359B1 (ko) | D급 증폭기 | |
WO2001084707A3 (en) | Adaptive phase and amplitude linearization method and apparatus | |
JPH05235760A (ja) | ディジタル/アナログ変換器のオフセット補正方法および回路装置 | |
JPH02226938A (ja) | パルス送信装置 | |
KR0149305B1 (ko) | 주파수 변환기의 반송파 누설 제거 장치 | |
KR19990011234A (ko) | Pam 통신시스템의 데이터 송신 방법 및 그 장치 | |
JPH04236509A (ja) | 送信機の自動出力制御回路 | |
JP3107680B2 (ja) | 線形送信回路 | |
JPH01218201A (ja) | 任意波形発生装置 | |
JPH0793538B2 (ja) | 増幅装置 | |
JPH0846981A (ja) | コンバーゼンス補正装置 | |
JP3486914B2 (ja) | パルス幅変調装置 | |
SU1131485A3 (ru) | Устройство дл управлени модул тором фазомодулированных передатчиков | |
JPH0627807B2 (ja) | レ−ダの送信装置 | |
WO1998042082A2 (en) | Method and arrangement for forming an address |