JPH0215379Y2 - - Google Patents

Info

Publication number
JPH0215379Y2
JPH0215379Y2 JP4268484U JP4268484U JPH0215379Y2 JP H0215379 Y2 JPH0215379 Y2 JP H0215379Y2 JP 4268484 U JP4268484 U JP 4268484U JP 4268484 U JP4268484 U JP 4268484U JP H0215379 Y2 JPH0215379 Y2 JP H0215379Y2
Authority
JP
Japan
Prior art keywords
voltage
turned
circuit
power
diode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP4268484U
Other languages
English (en)
Other versions
JPS60155210U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP4268484U priority Critical patent/JPS60155210U/ja
Publication of JPS60155210U publication Critical patent/JPS60155210U/ja
Application granted granted Critical
Publication of JPH0215379Y2 publication Critical patent/JPH0215379Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)
  • Noise Elimination (AREA)

Description

【考案の詳細な説明】 産業上の利用分野 本考案はミユーテイング回路に係り、例えば、
テープレコーダ等の音響機器に用いられる。
従来技術 電子機器においては、電源投入時に回路の動作
立上りによる過渡的雑音を生じ、後段の回路を誤
動作させることがある。特に、音響機器では過渡
的雑音はそのまま増幅されてスピーカより発音さ
れ、聴取者に不快感を与える。そこで、従来、信
号経路の途中にミユーテイング回路を設け、電源
投入時からある期間ミユーテイング回路を動作さ
せて過渡的雑音を後段の回路に伝達しないように
しているのが一般である。
考案が解決しようとする問題点 従来のミユーテイング回路は、信号系をミユー
テイングするスイツチング素子を制御する電圧と
して、信号系を増幅する増幅器の電源電圧を用い
ており、電源投入時からこの増幅器の電源電圧が
立上つてある程度の電圧に達した時点でミユーテ
イングをかけるようにしている。このため、増幅
器の電源電圧の立上りが遅いとミユーテイング回
路の動作開始が遅くなり、過渡的雑音を生じてし
まう問題点があつた。
問題点を解決するための手段 本考案は、入力信号を、電源投入時から比較的
緩やかに立上る正電圧及び負電圧を印加されて作
動する回路を介して出力端子に導く経路と、オン
とされて出力端子を短絡し、オフとされて出力端
子を開放するスイツチング素子と、電源投入時か
ら比較的急峻に立上る正電圧を生じるラインとス
イツチング素子との間に接続された抵抗とダイオ
ードとの直接回路と、電源投入時から比較的緩や
かに立上る負電圧を生じるラインにアノードを接
続され、抵抗とダイオードとの接続点にカソード
を接続されたツエナーダイオードと、ダイオード
とスイツチング素子との間に接続され、外部操作
によりスイツチング素子をオフにする電圧を出力
する回路とを設けた構成として上記問題点を解決
したものであり、簡単な回路構成で電源投入時に
瞬時にミユーテイング動作を行ない得るミユーテ
イング回路を提供することを目的とする。以下、
図面と共にその一実施例について説明する。
実施例 第1図は本考案になるミユーテイング回路の一
実施例をテープレコーダに適用した回路図を示
す。同図において、AC電源に接続された電源端
子1は電源スイツチ2を介して電源トランス3に
接続されており、電源トランス3の2次側はダイ
オードD1,D2を介して共通に接続されて定電圧
回路4,5に接続されている一方、ダイオード
D3,D4を介して共通に接続されて定電圧回路6
に接続されている。ダイオードD1,D2の共通接
続点及びダイオードD3,D4の共通接続点は夫々
コンデンサC1,C2を介して共通に接続され、電
源トランス3の2次側、定電圧回路4,6及びア
ースに接続されている。
ダイオードD1,D2の共通接続点は抵抗R1、ダ
イオードD5を介してミユーテイング用トランジ
スタQのベースに接続され、トランジスタQのベ
ースはまた、抵抗R2を介してミユート端子7に
接続されている。ミユート端子7は、メカニズム
が再生又は録音状態の時及び電源投入時からメカ
ニズム制御回路に所定の電圧が印加されていない
時にLレベル、その他の時にHレベルとなる端子
である。定電圧回路5はメカニズム制御回路電圧
供給端子8に接続されている。
定電圧回路4の出力(+B電圧ライン)は増幅
器9の+B電源端子9aに接続されている。定電
圧回路6の出力(−B電圧ライン)はツエナーダ
イオードDZを介して抵抗R1とダイオードD5との
接続点に接続されている一方、増幅器9の−B電
源端子9b及び他回路の電圧供給端子10に接続
されている。11は音声信号入力端子で、増幅器
9を介してトランジスタQのコレクタ及び出力端
子12に接続されている。トランジスタQのエミ
ツタはアースされている。
ここで、電源スイツチ2をオンにすると、電源
トランス3の2次側に交流電圧が取出され、ダイ
オードD1,D2の共通接続点に第2図の曲線に
示す電圧aが取出される。電圧aは定電圧回路
4,5に印加され、夫々第2図の曲線,に示
す電圧b,cが取出される。第2図より明らかな
如く、電圧aは電源投入後比較的短時間で立上る
電圧、電圧cは電圧aよりも緩やかに立上る電
圧、電圧bは電圧cよりも更に緩やかに立上る電
圧である。
電圧aは抵抗R1、ダイオードD5を介してトラ
ンジスタQのベースに印加され、これが略立上つ
た時点でトランジスタQはオンとされる。これに
より、出力端子12はアースに短絡され、以後電
圧b,b′にて増幅器9が動作状態とされても電源
投入時の過渡的雑音は出力端子12より取出され
ることはない。
電圧aによりトランジスタQがオンとされた
後、電圧c、が略立上つた時点でメカニズム制御
回路が動作状態とされ、この時点でメカニズム制
御回路のミユート端子7はHレベルとされる。
次に、定電圧回路6の出力電圧を−Vb′、ツエ
ナーダイオードDZの逆電圧をVZとした場合、電
圧b′がある程度立上ると抵抗R1とダイオードD5
との接続点の電圧VBは VB=VZ−Vb′ (但し、|VZ|<|Vb′|) となるため、電圧VBは負電圧とされる。
ここで、カメニズムを再生又は録音状態にする
と、ミユート端子7はLレベルとされるのでトラ
ンジスタQはオフとされ、ミユーテイング解除と
なる。このとき、電圧VBは負電圧とされている
ので、電圧aがHレベルであつても何ら支障なく
トランジスタQのベースをLレベルに保持し得
る。
効 果 上述の如く、本考案になるミユーテイング回路
は、入力信号を、電源投入時から比較的緩やかに
立上る正電圧及び負電圧を印加されて作動する回
路を介して出力端子に導く経路と、オンとされて
出力端子を短絡し、オフとされて出力端子を開放
するスイツチング素子と、電源投入時から比較的
急峻に立上る正電圧を生じるラインとスイツチン
グ素子との間に接続された抵抗とダイオードとの
直接回路と、電源投入時から比較的緩やかに立上
る負電圧を生じるラインにアノードを接続され、
抵抗とダイオードとの接続点にカソードを接続さ
れたツエナーダイオードと、ダイオードとスイツ
チング素子との間に接続され、外部操作によりス
イツチング素子をオフにする電圧を出力する回路
とからなるため、電源投入時瞬時にミユーテイン
グし得、信号系を増幅する増幅器の電源電圧をミ
ユーテイング制御電圧として用いていた従来回路
のように過渡的雑音を生じることはない等の特長
を有する。
【図面の簡単な説明】
第1図は本考案回路の一実施例の回路図、第2
図は本考案回路の動作説明用電圧特性図である。 7……メカニズム制御回路ミユート端子、9…
…増幅器、11……信号入力端子、12……出力
端子、D5……ダイオード、DZ……ツエナーダイ
オード、R1,R2……抵抗、Q……ミユーテイン
グ用トランジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 入力信号を、電源投入時から比較的緩やかに立
    上る正電圧及び負電圧を印加されて作動する回路
    を介して出力端子に導く経路と、オンとされて該
    出力端子を短絡し、オフとされて該出力端子を開
    放するスイツチング素子と、上記電源投入時から
    比較的急峻に立上る正電圧を生じるラインと該ス
    イツチング素子との間に接続された抵抗とダイオ
    ードとの直接回路と、上記電源投入時から比較的
    緩やかに立上る負電圧を生じるラインにアノード
    を接続され、該抵抗とダイオードとの接続点にカ
    ソードを接続されたツエナーダイオードと、上記
    ダイオードと上記スイツチング素子との間に接続
    され、外部操作により上記スイツチング素子をオ
    フにする電圧を出力する回路とよりなるミユーテ
    イング回路。
JP4268484U 1984-03-27 1984-03-27 ミユ−テイング回路 Granted JPS60155210U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4268484U JPS60155210U (ja) 1984-03-27 1984-03-27 ミユ−テイング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4268484U JPS60155210U (ja) 1984-03-27 1984-03-27 ミユ−テイング回路

Publications (2)

Publication Number Publication Date
JPS60155210U JPS60155210U (ja) 1985-10-16
JPH0215379Y2 true JPH0215379Y2 (ja) 1990-04-25

Family

ID=30553667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4268484U Granted JPS60155210U (ja) 1984-03-27 1984-03-27 ミユ−テイング回路

Country Status (1)

Country Link
JP (1) JPS60155210U (ja)

Also Published As

Publication number Publication date
JPS60155210U (ja) 1985-10-16

Similar Documents

Publication Publication Date Title
US3832627A (en) Transistor circuit with slow voltage rise and fast voltage fall characteristic
US4181895A (en) Amplifier with muting circuit
US3848194A (en) Automatic gain control circuit
US3828267A (en) Muting circuit
JPH0215379Y2 (ja)
JPS60101816U (ja) 音響出力増幅装置
JPS604305Y2 (ja) ミユ−テイング回路
JPS631501Y2 (ja)
JPH039380Y2 (ja)
JPS58104013U (ja) Agc装置
JPS62269Y2 (ja)
JPS5871215U (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS5914899Y2 (ja) 録音機制御装置
JPS642247Y2 (ja)
JPS58166121U (ja) 電力増幅回路の出力制限回路
JPS5828418U (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS58150116U (ja) 安定化電源回路
JPS5960715U (ja) 自動録音レベル調定装置
JPS5826720U (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS5830917U (ja) テ−プレコ−ダ−のミュ−ティング回路
JPS5826718U (ja) テ−プレコ−ダ−のミュ−ティング回路
JPS5978712U (ja) ミユ−テイング回路
JPS5978537U (ja) テ−プレコ−ダ
JPS61614U (ja) 出力電圧制限回路
JPS5981114U (ja) 電力増幅器のバイアス制御装置