JPH02149419U - - Google Patents
Info
- Publication number
- JPH02149419U JPH02149419U JP5622289U JP5622289U JPH02149419U JP H02149419 U JPH02149419 U JP H02149419U JP 5622289 U JP5622289 U JP 5622289U JP 5622289 U JP5622289 U JP 5622289U JP H02149419 U JPH02149419 U JP H02149419U
- Authority
- JP
- Japan
- Prior art keywords
- microcomputer
- oscillation
- logic gate
- signal
- switch circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 claims 7
- 238000010586 diagram Methods 0.000 description 1
Description
図面は本考案の実施例を示す回路図である。
1,7……マイクロコンピユータ、9……スイ
ツチ、10……NORゲート、11,13……N
ANDゲート。
The drawing is a circuit diagram showing an embodiment of the present invention. 1, 7...Microcomputer, 9...Switch, 10...NOR gate, 11, 13...N
AND gate.
Claims (1)
の自走発振によつて発生した発振信号を、該第1
のマイクロコンピユータに使用する他に第2のマ
イクロコンピユータにも使用するマイクロコンピ
ユータの発振制御回路において、 前記第1及び第2のマイクロコンピユータをス
タンバイ状態にするためのスタンバイ制御信号に
よつて、前記発振信号が前記第1のマイクロコン
ピユータに使用されるのを禁止する第1の論理ゲ
ートと、 前記第1のマイクロコンピユータをスタンバイ
状態且つ前記第2のマイクロコンピユータを通常
動作状態とする時、所定レベルの電圧を選択する
スイツチ回路と、 前記スタンバイ制御信号によつて、前記スイツ
チ回路の選択結果を出力する第2の論理ゲートと
、 前記スタンバイ制御信号に拘らず、前記スイツ
チ回路が所定レベルの電圧を選択した時における
前記第2の論理ゲートの出力によつて、前記発振
信号が前記第2のマイクロコンピユータに使用さ
れるのを許可する第3の論理ゲートとを、 前記第1のマイクロコンピユータに備えたこと
を特徴とするマイクロコンピユータの発振制御回
路。[Claims for Utility Model Registration] An oscillation signal generated by free-running oscillation of an oscillation circuit provided in a first microcomputer is
In a microcomputer oscillation control circuit used not only in a second microcomputer but also in a second microcomputer, the oscillation is controlled by a standby control signal for placing the first and second microcomputers in a standby state. a first logic gate that prohibits the signal from being used by the first microcomputer; a switch circuit that selects a voltage; a second logic gate that outputs a selection result of the switch circuit in response to the standby control signal; and a switch circuit that selects a voltage at a predetermined level regardless of the standby control signal. a third logic gate that allows the oscillation signal to be used by the second microcomputer according to the output of the second logic gate when A microcomputer oscillation control circuit characterized by:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5622289U JPH02149419U (en) | 1989-05-16 | 1989-05-16 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5622289U JPH02149419U (en) | 1989-05-16 | 1989-05-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02149419U true JPH02149419U (en) | 1990-12-20 |
Family
ID=31579856
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5622289U Pending JPH02149419U (en) | 1989-05-16 | 1989-05-16 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02149419U (en) |
-
1989
- 1989-05-16 JP JP5622289U patent/JPH02149419U/ja active Pending