JPH02143693A - バーストゲートパルス発生回路 - Google Patents

バーストゲートパルス発生回路

Info

Publication number
JPH02143693A
JPH02143693A JP29724688A JP29724688A JPH02143693A JP H02143693 A JPH02143693 A JP H02143693A JP 29724688 A JP29724688 A JP 29724688A JP 29724688 A JP29724688 A JP 29724688A JP H02143693 A JPH02143693 A JP H02143693A
Authority
JP
Japan
Prior art keywords
pulse
circuit
output
level
waveform
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29724688A
Other languages
English (en)
Inventor
Akihiro Murayama
明宏 村山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP29724688A priority Critical patent/JPH02143693A/ja
Priority to EP19890121010 priority patent/EP0375904A3/en
Publication of JPH02143693A publication Critical patent/JPH02143693A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/455Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は、複合映像信号を処理するために必要なバー
ストゲートパルスを発生するバーストゲートパルス発生
回路に係り、特にそのパルス幅がばらつかないように改
善したものに関する。
(従来の技術) 周知のように、テレビジョン受像機では、輝度信号1色
信号、バースト信号及び同期信号からなる複合映像信号
から、バーストゲートパルスを発生させ、このバースト
ゲートパルスに基づいて各信号を分離あるいは機能させ
るようにしている。
そして、このバーストゲートパルスは、通常、水平同期
信号の後縁からバースト信号を含むバックポーチの期間
内に発生される。
第4図は、複合映像信号からバーストゲートパルスを発
生させるための、従来のバーストゲートパルス発生回路
を示している。すなわち、図中11は入力端子で、第5
図(a)に示す複合映像信号を図示しない同期分離回路
に供給して得られる、同図(b)に示すような水平同期
信号が供給される。
この入力端子11に供給された水平同期信号は、積分回
路12によって積分され、第5図(c)に示すような山
形波形の積分出力に変換される。そして、この積分回路
12の出力は、パルス発生回路13によって基準レベル
V refとレベル比較され、第5図(d)に示すパル
スが生成される。
このとき、パルス発生回路13は、生成したパルスを水
平同期信号によってマスクすることにより、結局、第5
図(e)に示すようなパルスが発生され、このパルスが
バーストゲートパルスとして出力端子14から取り出さ
れる。
しかしながら、上記のような従来のバーストゲートパル
ス発生回路では、一般に、積分回路12に用いられる積
分容量が、IC(集積回路)内に内蔵されて設けられる
ため、その容量値がばらつくという問題が生じる。そし
て、このことは、第5図(C)に点線で示すように、山
形波形のレベルが変動することを意味している。
このように積分出力である山形波形のレベルが変動する
と、基準レベルV rerと山形波形との交点Aの位置
が時間軸上で左右にばらつくことになる。すると、バー
ストゲートパルスのパルス幅がばらつくことになり、他
の回路ブロックが正常に機能を果たさないことになる。
そこで、従来では、山形波形の振幅レベルを大きくとる
ことで、山形波形の振幅レベルが変動することによる、
バーストゲートパルスのパルス幅のばらつきを押えるこ
とが考えられている。ところが、例えば液晶テレビジョ
ン受像機等のように、電池で駆動されるものでは、電源
電圧の制約により山形波形のレベルを大きくとることが
できず、上記の問題は一層深刻なものとなってきている
(発明が解決しようとする課題) 以上のように、従来のバーストゲートパルス発生回路で
は、積分容量のばらつきに起因して、バーストゲートパ
ルスのパルス幅にばらつきが生じるという問題を有して
いる。
そこで、この発明は上記事情を考慮してなされたもので
、積分容量にばらつきがあっても、常に一定のパルス幅
のバーストゲートパルスを発生し得る極めて良好なバー
ストゲートパルス発生回路を提供することを目的とする
[発明の構成] (課題を解決するための手段) この発明に係るバーストゲートパルス発生回路は、複合
映像信号から分離した同期信号を積分し略山形波形の積
分出力を得る積分手段と、この積分手段の出力のピーク
レベルとフラットレベルとの差電圧を所定の比率で分圧
する分圧手段と、この分圧手段の出力と積分手段の出力
とをレベル比較して得られるパルスを、同期信号でマス
クすることによりバースト期間に対応したパルスを生成
するパルス発生手段とを備えたものである。
(作用) 上記のような構成によれば、積分手段から出力される山
形波形の振幅レベルが変動しても、山形波形のピークレ
ベルとフラットレベルとの差電圧も同じ比率で増減する
ので、分圧出力と積分出力とをレベル比較して得られる
パルスの幅は常に一定となり、積分容量にばらつきがあ
っても常に一定のパルス幅のバーストゲートパルスを得
ることができるようになるものである。
(実施例) 以下、この発明の一実施例について図面を参照して詳細
に説明する。第1図において、15は入力端子で、第2
図(a)に示す複合映像信号を図示しない同期分離回路
に供給して得られる、同図(b)に示すような水平同期
信号が供給される。
この入力端子15に供給された水平同期信号は、積分回
路1Bによって積分され、第2図(c)に実線で示すよ
うな山形波形の積分出力に変換される。
そして、この積分回路16の出力は、パルス発生回路I
7に供給されるとともに、ピークホールド回路18に供
給される。
このピークホールド回路18は、入力された積分出力の
ピークレベルをホールドするもので、第2図(c)に−
点鎖線で示すようなホールド出力を発生する。そして、
このピークホールド回路18の出力は、分圧回路19に
供給される。この分圧回路19は、山形波形のピークホ
ールドレベルとフラットレベルとの差電圧を所定の比率
で分圧することにより、第2図(d)に−点鎖線で示す
ような分圧信号を、パルス発生回路17に出力するもの
である。
ここで、上記パルス発生回路17は、第2図(d)に示
すように、積分回路16の出力と分圧回路19の出力と
をレベル比較し、同図(e)に示すようなパルスを生成
する。また、このとき、パルス発生回路17は、生成し
たパルスを水平同期信号によってマスクすることにより
、結局、第2図(f)に示すようなパルスが発生され、
このパルスがバストゲートパルスとして出力端子20か
ら取り出される。
上記実施例のような構成によれば、例えば第2図(d)
に点線で示すように山形波形の振幅レベルが増加した場
合、それに応じて同図に一点鎖線で示す分圧信号のレベ
ルも点線で示すように増加するので、常に一定のパルス
幅のバーストゲートパルスを得ることができるようにな
る。
第3図は、第1図に示した各ブロックを具体的な回路素
子で構成した一例を示すものである。まず、積分回路■
6は、水平同期信号V 5YNCに基づいて、トランジ
スタQl、Q2よりなる差動増幅器で7d流11をスイ
ッチングし、積分容量CIに対して、トランジスタQ6
を介して充電を行ない、トランジスタQ8を介して放電
を行なって、山形波形を得るものである。
また、ピークホールド回路18は、山形波形をトランジ
スタQIO,QILよりなる差動増幅器及びトランジス
タQ12. Q13よりなるカレントミラー回路を介し
て、ホールド容ff1c2に充電する。そして、トラン
ジスタQ14のエミッタに山形波形のピークレベルが保
持される。
さらに、分圧回路19は、山形波形のピークレベルとフ
ラットレベルとの差電圧を抵抗R7,R8にて分圧する
。そして、パルス発生回路17は、トランジスタQL8
. Q19よりなる差動増幅器で、分圧信号と山形波形
とをレベル比較してパルスを生成するとともに、この生
成されたパルスをトランジスタQ23を介して供給され
る水平同期信号でマスクし、ここにバーストゲートパル
スが発生される。
なお、この発明は上記実施例に限定されるものではなく
、この外その要旨を逸脱しない範囲で種々変形して実施
することができる。
[発明の効果コ 以上詳述したようにこの発明によれば、積分容量にばら
つきがあっても、常に一定のパルス幅のバーストゲート
パルスを発生し得る極めて良好なバーストゲートパルス
発生回路を提供することができる。
【図面の簡単な説明】
第1図及び第2図はそれぞれこの発明に係るバーストゲ
ートパルス発生回路の一実施例を示すブロック構成図及
びその動作を説明するためのタイミング図、第3図は同
実施例を具体的な回路素子で構成した一例を示す回路構
成図、第4図及び第5図はそれぞれ従来のバーストゲー
トパルス発生回路を示すブロック構成図及びその動作を
説明するためのタイミング図である。 11・・・入力端子、12・・・積分回路、13・・・
パルス発生回路、14・・・出力端子、15・・・入力
端子、16・・・積分回路、17・・・パルス発生回路
、I8・・・ピークホールド回路、■9・・・分圧回路
、20・・・出力端子。 出願人代理人 弁理士 鈴江武彦 第 4図

Claims (1)

    【特許請求の範囲】
  1. 複合映像信号から分離した同期信号を積分し略山形波形
    の積分出力を得る積分手段と、この積分手段の出力のピ
    ークレベルとフラットレベルとの差電圧を所定の比率で
    分圧する分圧手段と、この分圧手段の出力と前記積分手
    段の出力とをレベル比較して得られるパルスを、前記同
    期信号でマスクすることによりバースト期間に対応した
    パルスを生成するパルス発生手段とを具備してなること
    を特徴とするバーストゲートパルス発生回路。
JP29724688A 1988-11-25 1988-11-25 バーストゲートパルス発生回路 Pending JPH02143693A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP29724688A JPH02143693A (ja) 1988-11-25 1988-11-25 バーストゲートパルス発生回路
EP19890121010 EP0375904A3 (en) 1988-11-25 1989-11-13 Burst gate pulse generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29724688A JPH02143693A (ja) 1988-11-25 1988-11-25 バーストゲートパルス発生回路

Publications (1)

Publication Number Publication Date
JPH02143693A true JPH02143693A (ja) 1990-06-01

Family

ID=17844054

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29724688A Pending JPH02143693A (ja) 1988-11-25 1988-11-25 バーストゲートパルス発生回路

Country Status (2)

Country Link
EP (1) EP0375904A3 (ja)
JP (1) JPH02143693A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002279543A (ja) * 2001-03-21 2002-09-27 Osaka Gas Co Ltd 火災報知器用点検治具

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6043850A (en) * 1997-05-08 2000-03-28 Sony Corporation Burst gate pulse generator circuit
JP2003304560A (ja) * 2002-04-10 2003-10-24 Sony Corp デジタルビデオエンコーダ

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6019314A (ja) * 1983-07-14 1985-01-31 Toshiba Audio Video Eng Corp パルス遅延回路
JPH07105953B2 (ja) * 1985-12-28 1995-11-13 ソニー株式会社 バ−ストゲ−トパルス形成回路
KR900006464B1 (ko) * 1987-05-23 1990-08-31 삼성전자 주식회사 버어스트 게이트 펄스를 출력 할 수 있는 동기신호 분리 집적회로

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002279543A (ja) * 2001-03-21 2002-09-27 Osaka Gas Co Ltd 火災報知器用点検治具
JP4603186B2 (ja) * 2001-03-21 2010-12-22 大阪瓦斯株式会社 火災報知器用点検治具

Also Published As

Publication number Publication date
EP0375904A3 (en) 1992-09-23
EP0375904A2 (en) 1990-07-04

Similar Documents

Publication Publication Date Title
CA1214263A (en) Pulse signal processing circuit
US5144645A (en) Circuit apparatus for generating a symmetrical pulse sequence of variable frequency
JPH02143693A (ja) バーストゲートパルス発生回路
US5045943A (en) Synchronous signal separation circuit
KR950007456A (ko) 자동 키네스코프 바이어스 시스템용 샘플 펄스 발생기
JPH0575893A (ja) 同期分離回路
US4882624A (en) Synchronizing signal separation circuit for a television receiver
US6633340B1 (en) Video signal processor
US5003391A (en) Circuitry for processing a synchronizing signal
US4447772A (en) Temperature stable pulse counting FM detector
KR920010030B1 (ko) 동기신호의 주파수에 대응하는 펄스폭을 가지는 클램프펄스 발생회로
EP0336496A1 (en) Circuit arrangement for synchronizing an oscillator
JP2956983B2 (ja) 垂直同期信号分離回路
JPS63237679A (ja) バ−ストゲ−トパルス発生回路
US6043850A (en) Burst gate pulse generator circuit
JPS6129188B2 (ja)
US4377740A (en) Initializing circuit arrangement for a counter circuit
JPH01144720A (ja) ダブルパルス形成回路
JPH0568154B2 (ja)
JPS5918748Y2 (ja) パルス発生回路
KR940000257Y1 (ko) 텔레비젼 수상기의 자동주파수 제어회로
JPS61248675A (ja) テレビジヨン受像機の同期分離回路
JPS6019314A (ja) パルス遅延回路
JPH04361293A (ja) 同期信号検出回路
JP3682164B2 (ja) 水平同期信号分離回路