JPH02143172A - ロジックアナライザ - Google Patents
ロジックアナライザInfo
- Publication number
- JPH02143172A JPH02143172A JP63298529A JP29852988A JPH02143172A JP H02143172 A JPH02143172 A JP H02143172A JP 63298529 A JP63298529 A JP 63298529A JP 29852988 A JP29852988 A JP 29852988A JP H02143172 A JPH02143172 A JP H02143172A
- Authority
- JP
- Japan
- Prior art keywords
- logic
- logical
- current
- logic circuit
- measured
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000005259 measurement Methods 0.000 claims abstract description 20
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
- 230000036962 time dependent Effects 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は論理回路中の論理動作等の解析を行うためのロ
ジックアナライザに関する。
ジックアナライザに関する。
従来、この種のロジックアナライザは、複数の入力゛チ
ャネルを用いて論理動作中の論理回路の論理レベルの時
間的変化の記録および表示を行ない、論理回路の動作解
析を行なうために用いられている。
ャネルを用いて論理動作中の論理回路の論理レベルの時
間的変化の記録および表示を行ない、論理回路の動作解
析を行なうために用いられている。
上述した従来のロジックアナライザは、論理回路中にお
いて論理レベルの測定のためだけに用いられていて、論
理回路動作中における論理回路全体の消費電流の測定は
、論理レベルの測定とは独立して電流計により測定しな
ければならず、高速な論理動作中における論理レベルの
測定と全く同じタイミングでの電流測定ができないとい
う欠点がある。
いて論理レベルの測定のためだけに用いられていて、論
理回路動作中における論理回路全体の消費電流の測定は
、論理レベルの測定とは独立して電流計により測定しな
ければならず、高速な論理動作中における論理レベルの
測定と全く同じタイミングでの電流測定ができないとい
う欠点がある。
本発明のロジックアナライザは、被測定器の論理結線の
所要点の論理レベルを時系列に記憶して表示するロジッ
クアナライザにおいて、被測定器の電源入力電流の値を
A−D変換器を介して時系列に記憶する電流測定チャネ
ルと、論理レベルの表示と共に前記電流測定チャネルに
記憶された電源入力電流の値をD 、−A変換器を介し
てアナログ信号として表示する表示器とを有することに
より構成される。
所要点の論理レベルを時系列に記憶して表示するロジッ
クアナライザにおいて、被測定器の電源入力電流の値を
A−D変換器を介して時系列に記憶する電流測定チャネ
ルと、論理レベルの表示と共に前記電流測定チャネルに
記憶された電源入力電流の値をD 、−A変換器を介し
てアナログ信号として表示する表示器とを有することに
より構成される。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図は本発明の一実施例のブロック図で、複数の論理
レベル測定チャネル1はロジックアナライザ制御部3か
らの指示で、内蔵する。メモリに論理回路から入力され
る論理レベルを指定されたタロツクに従って逐次格納す
る6電流測定チヤネル2はA−Dコンバータとメモリと
を内蔵していて、ロジックアナライザ制御部3からの指
示で、論理回路への流入電流を指定されたクロックに従
って逐次A−Dコンバータによりディジタル値に変換し
てメモリに格納する。ロジックアナライザ制御部3は操
作部5により設定されるトリガ条件と指定された論理レ
ベル測定チャネル1との状態等と比較して測定開始・終
了の制御、および操作部5からの指示でメモリに格納さ
れたデータの表示・制御を行なう。表示部4はロジック
アナライザ制御部の制御のもとに、複数の論理レベル測
定チャネル1のそれぞれのメモリに格納されたデータの
時系列表示および電流測定チャネル2のメモリに格納さ
れたデータをD−A変換器によりアナログ信号として時
系列に表示する。
レベル測定チャネル1はロジックアナライザ制御部3か
らの指示で、内蔵する。メモリに論理回路から入力され
る論理レベルを指定されたタロツクに従って逐次格納す
る6電流測定チヤネル2はA−Dコンバータとメモリと
を内蔵していて、ロジックアナライザ制御部3からの指
示で、論理回路への流入電流を指定されたクロックに従
って逐次A−Dコンバータによりディジタル値に変換し
てメモリに格納する。ロジックアナライザ制御部3は操
作部5により設定されるトリガ条件と指定された論理レ
ベル測定チャネル1との状態等と比較して測定開始・終
了の制御、および操作部5からの指示でメモリに格納さ
れたデータの表示・制御を行なう。表示部4はロジック
アナライザ制御部の制御のもとに、複数の論理レベル測
定チャネル1のそれぞれのメモリに格納されたデータの
時系列表示および電流測定チャネル2のメモリに格納さ
れたデータをD−A変換器によりアナログ信号として時
系列に表示する。
第2図は第1図の実施例の使用例のブロック図で、被測
定器23は電源21から本発明のロジックアナライザ2
2を介して電力が供給され、ロジックアナライザ22は
操作部5によりトリガ条件が設定される。被測定器23
の測定端子にトリガ条件の状態が発生してから、論理レ
ベル測定チャネル1の論理レベルが指定されたクロック
に従って格納されると共に、電流測定チャネル2の電流
レベルも指定されたクロックに従って格納される。
定器23は電源21から本発明のロジックアナライザ2
2を介して電力が供給され、ロジックアナライザ22は
操作部5によりトリガ条件が設定される。被測定器23
の測定端子にトリガ条件の状態が発生してから、論理レ
ベル測定チャネル1の論理レベルが指定されたクロック
に従って格納されると共に、電流測定チャネル2の電流
レベルも指定されたクロックに従って格納される。
以上説明したように本発明は、ロジックアナライザに電
流測定機能を付加することにより、被測定論理回路が論
理動作中に、論理レベルの測定と共に論理回路全体の消
費電流を測定することができ、論理回路の時間に依存す
る動作解析を論理動作と消費電流の両方の観点から行う
ことができるという効果がある。
流測定機能を付加することにより、被測定論理回路が論
理動作中に、論理レベルの測定と共に論理回路全体の消
費電流を測定することができ、論理回路の時間に依存す
る動作解析を論理動作と消費電流の両方の観点から行う
ことができるという効果がある。
第1図は本発明の一実施例のブロック図、第2図は第1
図の実施例の使用例のブロック図である。 1・・・論理レベル測定チャネル、2・・・電流測定チ
ャネル、3・・ロジックアナライザ制御部、4・・・表
示部、5・・・操作部、2工・・・電源、22・・・ロ
ジックアナライザ、23・・・被測定器。 第 1 回
図の実施例の使用例のブロック図である。 1・・・論理レベル測定チャネル、2・・・電流測定チ
ャネル、3・・ロジックアナライザ制御部、4・・・表
示部、5・・・操作部、2工・・・電源、22・・・ロ
ジックアナライザ、23・・・被測定器。 第 1 回
Claims (1)
- 被測定器の論理結線の所要点の論理レベルを時系列に記
憶して表示するロジックアナライザにおいて、被測定器
の電源入力電流の値をA−D変換器を介して時系列に記
憶する電流測定チャネルと、論理レベルの表示と共に前
記電流測定チャネルに記憶された電源入力電流の値をD
−A変換器を介してアナログ信号として表示する表示器
とを有することを特徴とするロジックアナライザ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63298529A JPH02143172A (ja) | 1988-11-25 | 1988-11-25 | ロジックアナライザ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63298529A JPH02143172A (ja) | 1988-11-25 | 1988-11-25 | ロジックアナライザ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02143172A true JPH02143172A (ja) | 1990-06-01 |
Family
ID=17860906
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63298529A Pending JPH02143172A (ja) | 1988-11-25 | 1988-11-25 | ロジックアナライザ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02143172A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS546190A (en) * | 1977-06-15 | 1979-01-18 | Black & Decker Mfg Co | Climbbover device for use in moving mechanism of portable tool and operating handle |
JPS58200170A (ja) * | 1982-05-17 | 1983-11-21 | Oki Electric Ind Co Ltd | 消費電流測定回路 |
-
1988
- 1988-11-25 JP JP63298529A patent/JPH02143172A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS546190A (en) * | 1977-06-15 | 1979-01-18 | Black & Decker Mfg Co | Climbbover device for use in moving mechanism of portable tool and operating handle |
JPS58200170A (ja) * | 1982-05-17 | 1983-11-21 | Oki Electric Ind Co Ltd | 消費電流測定回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5854996A (en) | Logic signal extraction | |
US6140811A (en) | Hand-held measurement device combining two logic level indicators | |
US4675597A (en) | Circuit analyzer for measuring pulse repetition rate and pulse width | |
CN101093244A (zh) | 半导体器件、半导体器件的测试方法和探针卡 | |
US4381563A (en) | Apparatus and method for visually presenting analytical representations of digital signals | |
JPH0894703A (ja) | 半導体電気的特性測定装置 | |
JPH02143172A (ja) | ロジックアナライザ | |
US3927310A (en) | Digital test apparatus | |
US3978322A (en) | Measurement system for timer | |
CA1151329A (en) | Method of displaying logic signals for a logic signal measurement apparatus | |
KR20030077941A (ko) | 이벤트 기반 테스트 시스템을 위한 스캔 벡터 지원 | |
US3641509A (en) | Digital data analysis and display device | |
JP2776321B2 (ja) | ロジックアナライザ | |
JPH034177A (ja) | ロジックアナライザ | |
KR100360279B1 (ko) | 데이터 측정장치 | |
JPH01240878A (ja) | 集積回路の評価装置 | |
JP2944307B2 (ja) | A/dコンバータの非直線性の検査方法 | |
JPH03170068A (ja) | ロジック・アナライザ | |
JP2001004668A (ja) | 波形観測装置 | |
SU1101839A1 (ru) | Устройство дл непрерывного экспресс-анализа потоков случайных чисел | |
SU842599A1 (ru) | Статистический анализатор выбросови пРОВАлОВ НАпР жЕНи | |
JPS63285480A (ja) | 半導体測定装置 | |
JPH0577036B2 (ja) | ||
JPH07128397A (ja) | Icテスタの測定時間分析回路 | |
JPH02128167A (ja) | 電流計 |