JPH021069A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPH021069A
JPH021069A JP63329748A JP32974888A JPH021069A JP H021069 A JPH021069 A JP H021069A JP 63329748 A JP63329748 A JP 63329748A JP 32974888 A JP32974888 A JP 32974888A JP H021069 A JPH021069 A JP H021069A
Authority
JP
Japan
Prior art keywords
image information
display
image
original
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63329748A
Other languages
English (en)
Other versions
JPH042987B2 (ja
Inventor
Kazuhiko Iida
和彦 飯田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP63329748A priority Critical patent/JPH021069A/ja
Publication of JPH021069A publication Critical patent/JPH021069A/ja
Publication of JPH042987B2 publication Critical patent/JPH042987B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Processing Or Creating Images (AREA)
  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の技術分野] この発明は文書などの画像情報を記憶装置に記憶し、か
つこの記憶装置に記憶された各種画像情報のうちから必
要に応じて所要の画像情報を検索して読出し、それを目
視し得る状態に出力する画像情報記憶検索装置の画像表
示装置と関する。
[発明の技術的背景とその問題点コ 最近、多量に発生する文書などの画像情報を光学的な2
次元走査によって読取り、この読取った画像情報を記憶
装置たとえば光デイスク装置に記憶しておくとともに、
この記憶装置に記憶されている各種画像情報のうちから
必要に応じて所要の画像情報を検索して読出し、それを
ハードコピー装置で目視し得る状態に出力する画像情報
記憶検索装置が開発され、実用化されている。
そして、このような画像情報記憶検索装置においては、
読取速度と記憶速度との相違あるいは読出速度と記憶速
度との相違に対処するため、読取った一単位分(−百分
)の画像情報あるいは読出された一単位分の画像情報を
一旦ページパッファメモリに記憶するようにしている。
また、表示用インターフェースおよびCRTディスプレ
イナトカら成る画像情報表示装置を備えており、イーソ
・ぐラフアメモリ内の画像情報をモニタ表示できるJう
になってhる。
ところで、第1図に示すように、上記ページパックアメ
モリは2048 bit X 2800ラインの記憶領
域を有するものであるのく対し、上記表示用インタフェ
ース内のりフレッシュメモリは1024 bit X 
700ラインの記憶領域しかなく、このため(−ノパッ
ファメモリ内の全ての画像情報を一括してCRTデイス
プレィに表示することは不可能である。
そこで、従来では、表示用インタフェース内にサイズ変
換回路を設け、ページバッファメモリから読出される画
像情報をl/4に縮小してリフレッシュメモリに記憶す
ることにより、第2図に示すように4−ジパッファメモ
リ内の全ての画像情報i CRTデイスプレィに一括し
て表示するようにしていた。
しかしながら、この場合、画像情報のサイズKかかわら
ず縮小率が一定であるため、CRTデイスプレィに表示
される画像情報の大きさはまちまちであ勺、CRTデイ
スプレィ上の表示領域が有効に利用されないという欠点
があつた。
また、表示されている原稿の元のサイズが分らないとい
う問題を有していた。
[発明の目的コ この発明は上記のような事情に鑑みてなされたもので、
その目的とするところは、表示部の表示領域を有効に利
用することができるとともに、元の原稿サイズを容易に
認識することが可能な画像表示装置を提供することKあ
る。
[発明の概要コ この発明は読取手段で読取った原稿の画像情報を記憶手
段に記憶し、この記憶手段内の画像情報を表示手段で表
示するものにおいて、読取手段で読取った原稿のサイズ
を画像情報とともに表示手段に表示するものである。
[発明の実施例] 以下、この発明の一実施例について図面を参照して説明
する。第3図および第4図において、lid主制御装置
であシ、各種制御を行なうCPU 2、各種ファイルセ
ット(後述する光ディスクの集合)および各種ファイル
(光ディスク)を管理するための管理情報が記憶された
管理情報記憶装置たとえばフロッピーディスク装置3、
後述する光デイスク装置9から読出されるタイトル情報
を一時記憶するためのタイトルメモリ4、少なくとも一
単位分(原稿−百分)の画像情報に対応する記憶領域(
2048ピツトX2800ライン)を有するページバッ
ファメモリ5、文字や記号などの・々ターン情報が格納
されたパターンノエネレータ6などから成っている。ま
た、7は読取装置たとえば2次元走査装置で、原稿(文
書)8上を2次元走査することによシ原稿8上の画像情
報に応じたビデオ信号を得るものである。9は大容量記
憶装置であるところの光デイスク装置で、上記2次元走
査装置で読取られる画像情報および主制御装置1で作成
される画像情報を記憶媒体つまシ光ディスクの専用記憶
領域にそれぞれ順次記憶するものである。10はキーが
一ドで、画像情報に対応する個有のタイトルおよび各種
動作指令などを入力するものである。1ノは出力装置で
あるところのノ1−pコピー装置で、2次元走査装置7
で読取られる画像情報あるいは光デイスク装置9から読
出される画像情報をハードコピー12として出力するも
のである。13は出力装置であるところの画像表示装置
で、サイズ変換回路1纏1 ース15、陰極線管表示装置(以下CRT 7″イス!
レイと称す)16などから成シ、2次元走査装置7で読
取られる画像情報あるいは光デイスク装置9から読出さ
れる画像情報を表示するものである。
しかして、70ツピーデイスク装置3、タイトルメモリ
4、ページバッファメモリ5、ノ譬ターンジェネレータ
6、2次元走査装置1、光デイスク装置9、キーデート
10、ハードコピー装置11、サイズ変換回路14、表
示用インタフェース15はそれぞれCPU 2からのデ
ータバス20に接続される。また、タイトルメモリ4、
ページバッファメモリ5、パターンソエネレータ6、2
次元走査装置7、光デイスク装置9、ハードコピー装置
11、サイズ変換回路14、表示用インタ7°エース1
6はそれぞれイメージパス2111C接続されておシ、
互いに情報の転送がなされるようになっている。
ここで、第5図は上記2次元走査装置7を具体的に示す
ものである。すなわち、31は給紙トレイで、a二のト
レイ31上にセットされる原稿は取込みローラ12.3
2によって本体内に取込まれ、さらに搬送ロー33、.
13Vcよって原稿台(ガラス板)34上へ供給される
。そして、この原稿台34を経た原稿は搬送ローラ35
゜35および排紙ローラ36,36tlCよりて排紙ト
レイ37上に排出される。上記原稿台34と対応する位
置にば1対の露光ランfstt、ssが設けられており
、このランプ38.38から発せられる光は搬送されて
くる原稿上に照射され、その反射光ミラー39および投
影レンズ40を介してCCDラインセンサ41に投影さ
れる。こうして、ラインセンサ41から原稿上の画像情
報に応じたビデオ信号が得られるようKなりている。な
お、上記取込みローラ32,32の近傍には、取込まれ
る原稿を検知するための発光ダイオード42およびフォ
トトランジスタ43から成るフォトカプラが配設される
とともに、取込まれた原稿のサイズを検知するための発
光ダイオ−)”44m(44b、44e、44d)およ
びフォトトランジスタ45 m (45b e 44 
e e44d)から成るフォトカプラが配設される。
第6図(a) (b)は上記7オトトランノスタ43の
出力に基づく動作制御回路の構成および動作を示すもの
である。すなわち、フォトトランジスタ43の出力はイ
ンバータ45を介して、第1タイマ46、第2タイマ4
7、第3タイマ41111C供給される。第1タイマ4
6は、原稿の先端が検知されてから一定時間だけ上記各
ローラおよびラング38.38を動作させるための駆動
信号を出力する。第2タイマ47は、原稿の先端が検知
されてから所定時間後にラインセンサ41を動作させる
ための読取開始信号を出力する。第3タイマ48は、原
稿の先端が検知されてから所定時間後にラインセンサ4
1の動作を停止するための読取終了信号を出力するよう
になりている。
また、第7図(a) (b)は上記フォトトランジスタ
45 m (45b 、45e、45d)の配設状態お
よびその出力に基づくサイズ検知回路の構成を示すもの
である。すなわち、原稿の搬送方向と直交する方向に各
発光ダイオードおよびそれに対応するフォトトランジス
タ45m、45b、45e、45dを一定間隔をもって
配設しておシ、搬送路上の側端を基準として投入される
原稿のサイズに応じて各フォトトランジスタの出力が異
なることKより、アンド回路49,50,51.52か
らそれぞれA3検知信号、B4検知信号、A4検知信号
、B5検知信号を得るようになりている。
ここで、上記のような構成においてどのような動作がな
されるかを簡単に説明しておく。
2次元走査装置7に原稿8をセットすると、その原稿8
上の画像情報が読取られ、それがページバッファメモリ
5に順次記憶される。このとき、2次元走査装置7で検
知される原稿サイズFiCPU2へ供給され、そのCP
U I内のRAMに記憶される。
しかして、−単位分の画像情報がページバッファメモリ
5に記憶されると、CPU 2は検知され九原稿サイ)
eK対応するサイズ変換率(縮小率)をROMから読出
し、それをサイズ変換回路J4に設定する。こうして、
イージパッ7アメモリ5内の画像情報はサイズ変換回路
14で所定のサイズまで縮小され、表示用インタフェー
ス15内のり7レツシーメモリに記憶される。そして、
そのす7レツシ、メモリ内の画像情報がCRTデイスプ
レィ16で表示される。
また、光デイスク装置9から画像情報が読出されると、
その読出された画像情報は一一ノバッファメモリ5に順
次記憶される。このとき、読出された画像情報に対応す
るインデックス情報に予め含まれている原稿サイズ情報
がCPU jへ供給され、そのCPU X内のRAMに
記憶される。しかして、単位分の画像情報がページバッ
ファメモリ5に記憶されると、CPU 2は記憶してい
る原稿サイズ情報に対応するサイズ変換″4(縮小率)
をROMから読出し、それをサイズ変換回路J4に設定
する。
こうして、ページバッファメモリ5内の画像情報はサイ
ズ変換回路14で所定のサイズまで縮小され、表示用イ
ンタフェース15内のリフレッシュメモリに記憶される
。そして、そのリフレッシュメモリ内の画像情報がCR
Tデイスプレィ16で表示される。
次に、上記したサイズ変換回路14、表示用インタフェ
ースx5について詳しく説明する。まず、第8図はサイ
ズ変換回路14を示すものである。
寸なワチ、イージノ4ツフアメモリ5の1:)インのI
像情報はデータ入力端子400に供給される。
この場合、1ラインの画像情報は2048ビツトから成
る。端子400に供給される画像情報はRAM 401
と6ビツトのラッチ回路406に供給される。RAM 
401は2KX1ビツトのものでありそのアドレスはカ
ウンタ413の出力によって指定される。しかして、5
つのRAM 40 J〜405並びに7つのラッチ回路
406〜412が設けられる。これらRAM 407〜
405並びにラッチ回路406〜412は、全て実線に
よって示される信号路または二点鎖線で示される信号路
を介して主クロツク発生器414から供給されるクロッ
ク信号によシ作動する。この場合、実線の信号路は縮小
回路として働くとき用いられ、二点鎖線の信号路は拡大
回路として働くとき用いられる。
カウンタ413のアドレス制御下において、2048ビ
ツトの最初の1ラインの画像情報は最初のRAM 40
1 K格納される0次いで、第2ラインの画像情報の最
初のピットがRAM 4011c供給されるとき、RA
M 40111C格納された最初のライン画像情報の最
初のピットはそこから読出され、ラッチ回路406でラ
ッチされる。一方、第2ラインの最初のビットはRAM
 40 Jの最初のメモリ・ロケーションに格納される
。次いで、第2ラインの第2ビツトはRAM 401に
格納され、第1ラインの第2ビツトはそこから読出され
てラッチ回路406にラッチされる。同時に、ラッチ回
路406にラッチされた第1ラインの第1ビツトはRA
M402Vc読出され、そこに格納される。このように
、第2ラインの最後(2048番目)のビットがRAM
に格納されると、2048ビツトの最初の1ライン画像
情報はRAM 40 jにシフトされる。
したがって、2048ビツトの各1ライン画像情報はR
AM 401〜405で順次シフトされる。最後に、第
1ライン〜第5ラインの画像情報はそれぞれRAM 4
05〜401に格納され、各第1ライン〜第5ラインの
画像情報の最初のピットがラッチ回路406にラッチさ
れ、同時に端子400Vc供給される第6ライン画像情
報の最初のビットと共にラッチ回路407に供給される
第6ラインの第2ビツトが端子400に供給されると、
ラッチ回路407でラッチされた第12イン〜第6ライ
ンの各最初のビットは次のラッチ回路408へ供給され
、第1ライン〜第6ラインの各第2ビツトはラッチ回路
407にラッチされる。同様にして、第6ラインの画像
情報の第7ピツトが端子400に供給されると、各Ml
〜第6ラインの最初のビットはラッチ回路412でラッ
チされ、その第2ビツトはラッチ回路411にラッチさ
れ、第3ピツトはラッチ回路410にラッチされ、第4
ピツトはラッチ回路409にラッチされ、第5ビツトは
ラッチ回路408にラッチされ、そして第6ビツトはラ
ッチ回路401にラッチされる。したがって、ラッチ回
路407〜412にラッチされたそれぞれのピットがマ
トリックス・アレーに再配置されると、原画は第9図に
示すようにドツト画像として再生される。第9図では、
黒色ドツトは1ビツトを表わし、白色ドツトFi。
ピットを表わす。したがって、6ビツ) (X方向)×
6ライン(Y方向)の局部画像情報がラッチ回路405
〜412から演算ROM 415に供給される。
2つの加算器416,411と、2つのラッチ回路41
11.419と、比較器420と、カウンタ413とで
X方向の距離計算回路430t−構成し、2の加算器4
21.422と、2つのラッチ回路423,424と、
比較器425と、カウンタ426とでY方向の距離計算
回路431t−構成する。これらの距離計算回路430
,431はX。
Y方向においてサイズ変換された画像ドツト位置を計算
するために用いられる。CPU 2から供給されるX、
Y方向におけるサイズ変換(拡大、縮小)率設定データ
は、加算器416,417!、421および422へ供
給される。第8図において、縮小率データは一例として
示されている。縮小率の整数部は加算器416,421
およびデコーダ427へ供給され、その小数部分は加算
器417゜422へ供給される。加算器416,417
゜421.422の出力はラッチ回路418,419゜
4’ 23 、474へそれぞれ供給される。ラッチ回
二警41g、423の出力は比較器420,425゜の
−入力端にそれぞれ供給され、加算器416゜421の
入力側にフィートノ々ツクされる。比較器420.4:
!5の他方側はカウンタ413,426゜からの入力を
有する。ラッチ回路419,424の出力はそれぞれ加
算器417,422の入力側にフィードバックされる。
回路430の小数部分出力データの上位3ピツトと回路
431の小数部分出力データの上位3ピツトはそれぞれ
のラッチ回路419と424から取出され、アドレス指
定信号として演算ROM4J、5へ供給される。このR
OM 475 Kは縮小前の画素レベルがメモリされて
いる。この演算ROM 415から読出された出力デー
タは比較器432の入力側へ供給され、比較器432の
他端にはスライスレベルデータ発振器433から得られ
るスライスレベルデータが供給される。比較器432の
一致信号は7リツf70ツf434のD入力端子へ供給
され、アンドff−ト435の出力はフリップフロップ
のクロック端子CLへ供給される。アンドルート435
の一入力端子には比較器420の一致出力XC0Mが供
給され、その他方入力端子には比較器425からの入力
YCOMが供給される。
こむで、このようなサイズ変換回路14の動作を第10
図にて詳しく説明する。CPU 2から指定される縮小
率が174.5であると仮定する。この場合、縮小率の
整数部は4であるのに対し、その小数部分は0.5であ
る。デジタル形成の数値データはそれぞれ加算器416
,417および421゜422にセットされる。
第10図では、原画の画像ドツト位置は記号′″X”で
指定されるのに対し、サイズ変換された画像の画像ドツ
ト位置は黒色ドツトで指定される。
原画上の位置(tuj)の画像ドツトは、(Pl、j) で定義される。
縮小された画像上の位置(I、J)の画像は、(Ql、
J ) で定義される。
原画の2つの隣接画像ドツト間の距離は1として定義さ
れる。次いで、原画上の2つの縮小ドツト間の距離は縮
小率R2と等しい。
L = R。
この場合、定数りは4.5として設定される。中心位置
QIJを有するLXL領域がSとして指定されると、S
の平均グレーレベルは領域Sに属する画像ドラ) (P
l、j)が存在するか否かの事実に基づいて計算される
。原位置P5jと変換位置Q19.との間の距離をPi
、jとして定義すると、平均グレーレベルφ11を計算
する加重ファクタαi、jが距離ri、jに逆比例する
ように決定される。したがって、ファクタα1.jをQ
l、Jの位置で1として設定し、いだけ離れた位置で0
.5として設定すると、ファクタα1.」は・ として表示できる。
よって、平均グレーレベルφI、Jは、となる。次いで
、変換された画像ドツトQIJは、となシ、所定のスラ
イスレベルθを用いることによシ得られる。
しかして、CPU Jから供給される縮小率の整数部分
4は加算器416を介してラッチ回路418に供給され
る。カウンタ413の内容が4になると、一致信号XC
0Mが比較器420から送出され、ラッチ回路418,
419およびアンドf−)435へ供給される。一方、
小数部分0.5は加算器417を介してラッチ回路41
9でラッチされる、したがって、信号XC0Mがラッチ
回路418゜、I J 9 K供給されると、0.5 
+ 0.5 = 1の演算が10算器411で行なわれ
、1の桁上げが加算器116に供給される。よって、4
+4+1=9の演算が加算器416で行なわれ、新しい
データ″9”がラッチ回路418で設定される。このと
き、カウンタ413の内容が9になると、出力XC0M
が比較器420の出力で得られる。次いで9+4=13
がラッチ回路418で設定される。出力XC0Mはカウ
ンタ413が13に達すると得られる。このとき、13
+4+1の演算が加算器416で行なわれ、新しいデー
タ″’18=がラッチ回路418で設定される。
こうして、カウンタ413の内容が@4,9゜13.1
8,22,27.・・・”Kなる毎に、出力XC0Mが
比較器420から出力される。この出力XC0Mは、ア
ンドダート435の一人カへ供給される。
そして、回路430と同一の動作が回路431にても行
なわれる。出力YCOMはカウンタ426の内容が”4
,9,13.18,22.27.・・・”になる毎に、
比較器425からアンドダート435の他方入力へ供給
される。入力XC0MとYCOMの両方がアンドダート
435へ供給されると、出力は7リツグフロツグ434
のクロック端子に供給される。このとき、出力レベルφ
I、Jがスライスレイル発生器433の出力レベルを越
えると、出力は比較器432から7リツプフロツf43
40D端子へ供給され、第1θ図に示す如く黒色ドツト
の出力QI Jはクリップ70ツf434から得られる
拡大動作において、たとえば0.5の拡大率はCPU 
Jから加算器416 、417 、421 、422へ
供給される。この場合、Ql、Jの数FiP1.jの数
の2倍であシ、画像情報は2倍に拡大される。
つぎに、第11図は表示用インタフェース15を示した
ものである。60はす7レツシーメモリで、1024ビ
ツト(X方向)X1400ライン(X方向)の記憶領域
を有している。(CRTディスグレイ16は1024ビ
ツトX700ラインの表示領域を有する)、61は16
ビツトレジスタで、前記サイズ変換回路14で縮小され
且つ供給される画像情報を16ピツト毎にす7レツシ、
メモリ60へ供給するものである。62はセレクタで、
16ピツトレジスタ6ノの出力または前記ノ9ターンジ
ェネレータ6からのノ譬ターン情報をセレクトするもの
である。63は書込みアドレスカウンタで、CPU 2
から供給される画像情報書込みスタートアドレスを一旦
保持し、それをサイズ変換回路14(第8図に示す7リ
ツグ70ツf434からのクロック) t−V16分周
し、カウンタ64およびアンド回路65を介して供給さ
れるクロック信号によりカウントアツプしていくことに
よシ、リフレッシュメモリ60のX方向およびY方向ア
ドレスを指定するものである。また、この書込みアドレ
スカウンタ63d、画像情報の書込み終了時、リフレッ
シュメモリ60の図示右下端部の特定領域に対応するパ
ターン情報書込みアドレスがCPU jから供給される
。この場合、アンド回路65の他方の入力端にはCPU
 Jから″0”信号が供給され、これKより書込みアド
レスカウンタ63にクロック信号が供給されることはな
い。66はCRT コy ) o−ラで、カウンタ67
、アドレスレジスタ68および700ライン分検知回路
69などから成シ、す7レツシ、メモリ60から画像情
報を読出す際、そのす7レツシ、メモリ60のX方向お
よびY方向に対してアドレス指定を行なうものである。
ここで、カウンタ61は、発振回路70から1/16カ
ウンタ21を介して供給されるクロック信号をカウント
する1/64カウンタ671とこのカウンタ61mの桁
上げカウントを行なうカウンタ67bから成り、そのカ
ウンタ67hの内容をX方向指定アドレスとし、カウン
タ67bの内容をY方向指定アドレスとしている。さら
に、上記アドレスレジスタ68は、CPU2から供給さ
れる読出しスタートアドレス(ラインアドレス)を保持
するものである。7002イン分検知回路69は、カウ
ンタg7bがl700”をカウントしたかどうかを検知
し、″700”をカウントしていればそのカウンタ67
bに上記アドレスレジスタ68のスタートアドレスを新
たにセットせ[めるものである。72dセレクタで、書
込み時と読出し時とでアドレスカウンタ63のY方向指
定アドレスおよびカウンタ67bのY方向指定アト/ス
のどちらかをセレクトするものである。73はセレクタ
で、書込み時と読出し時とでアドレスカウンタ63のX
方向指定アドレスおよびカウンタ67&のX方向指定ア
ドレスのどちらかをセレクトするものである。74は1
6ビツトレジスタで、リフレッシュメモリ60から読出
される16ビツトの画像情報を発振回路20の出力をク
ロック信号としてシリアルに出力するものである。80
はカーソル設定回路で、上記CRTコントローラ66か
らCRTデイスプレィ16へ供給される水平同期信号H
syne 、垂直同期信号Vsyne sおよび発振回
路70からのクロック信号に同期して所定のカーソル(
枠)に対応するカーソルビデオ信号を発するものである
。しかして、このカーソル設定回路80から発せられる
カーソルビデオ信号および上記16ビツトレジスタ74
から出力されるビデオ信号はオア回路200t−介して
CRTデイスプレィ16へ供給される。
ここで、第12図はカーソル設定回路80を示すもので
ある。第12図において、8ノはX方向カーソルメモリ
で、CPUjからの書込コード情報Jに応じてカーソル
の左右両側辺の位置情報をそれぞれ保持するものである
0gzFiY方向カーソルメモリで、CPU 2からの
書込コード情報Jに応じてカーソルの上辺および下辺の
位置情報をそれぞれ保持するものである。83はX方向
アドレスカウンタであシ第14図(&)に示すクロック
信号(第11図に示す発振回路70より供給される)を
カウントするものである。84はY方向アドレスカウン
タで、CRTコントローラ66から供給される第14図
(b) K示す水平同期信号Hsync t−カウント
するものである。85はデコーダで、カウンタ83の内
容が両側辺の位置情報にそれぞれ一致したとき第14図
(e)に示す論理″1”信号を出力するものである。8
6はデコーダで、カウンタ84の内容が上辺および下辺
の位置情報にそれぞれ一致したとき第14図(司に示す
論理″1”信号を出力するものである。87.88はT
−フリッf70ツブであシ、それぞれ第14図(f) 
(g) K示す信号をそれぞれ出力する。89はオア回
路であシ、第14図(1)K示す信号を出力する@ 9
04,902゜90、はアンド回路であシ、このうちア
ンド回路901.902Jfi第14図(@) (h)
 IC示す信号をそれぞれ出力する。Wはプリング信号
、Cvはカーソルビデオ信号である。
一方、第13図において、92F1カーソルキーで、キ
ーボードl0IIC設けられる。セして93゜94.9
5.96は移動キーで、押している間移動パルスが出る
。CPU 2はこのパルスを検出して画像またはカーソ
ルを矢印方向に移動させるよう罠なっている。91はカ
ーソルまたはりフレッシ為メモリ60内の画像情報に対
するCRTデイスプレィ16の表示領域を左上端に移動
させるための移動キーである。98は拡大キー 99は
縮小キーである。
このような構成において、画像情報の表示がどのように
なされるかを説明する。
2次元走査装置7に原稿8がセットされると、その原稿
上の画像情報が読取られるとともに、原稿サイズが検知
される。そして、読取られた画像情報は第15図に示す
ようにそれぞれのサイズに対応する大きさをもって4−
ジパッファメモリ5に記憶される。このとき、原稿サイ
ズがB4であれば、CPU X Fiサイズ変換回路1
4の縮小率をV4に設定する。A4であれば縮小率は1
/3,3、B5であれば縮小率はIA、7、A5であれ
ば縮小率は1/2と設定する。こうして、(−ジパッフ
ァ5内の画像情報はサイズ変換回路14で縮小され、リ
フレッシュメモリ6011C記憶される。リフレッシュ
メモリ60に画像情報が記憶されると、CPU 2はそ
の画像情報の原稿サイズに対応する文字・母ターンを)
9ターンソエネレータ6から読出し、それをリフレッシ
、メモリ60内の画像情報の特定領域に付加する。した
がって、第16図(a) (b) (c) (d)に示
すように、原稿サイズにかかわらず、各画像情報の全体
が一定のサイズにてCRTデイスプレィ16に表示され
、そのCRTデイスプレィ16の表示領域か最大限に有
効利用される。しかも、この場合、表示される画像情報
の右下方部には原稿サイズが付加されているため、各画
像情報の原稿サイズを容”ルに認識できる。なお、イー
ノパツファメモリ5、リフレッシュメモリ60および原
稿8が横長の状態で用いられるものとすれば、画像情報
は第17図(a) (b) (e) (d)に示すよう
にCRTディスグレイ16の表示領域全体にわたって表
示されることになシ、その表示領域をさらに有効利用す
ることができる。
ところで、このような画像情報の全体表示では、その画
像情報に対する縮小率がある程度小さくなるため、解像
度の点で問題がある。
そこで、キーデート10のカーソルキー92を操作する
ことによシ、表示されている画像およびカーソルを所要
の位置に移動し、この状態でカーソルによりて所要の画
像を指定し、その指定した画像を拡大して表示すること
が可能となりている。
この場合、CPU 2では第18図のフローチャートに
従って制御が行なわれる。CPU 2では先ず、CRT
コントローラ66のアドレスレジスタ68に11”をセ
ットし、リフレッシュメモリ60の1ラインから700
ラインまでを読出し、それをCRTディスグレイ16で
表示せしめる(ステップ81)。すなわち、第19図(
1)に示すように、リフレッシ、メモリ60の上半分の
領域(図示実線)の画像情報が表示される。tた。CP
Ujは第19図(a) K−点鎖線で示すようにカーソ
ルSのアドレスをカーソル設定回路80に設定し、その
カーソルSをCRTディスグレイ16で表示せしめる。
この状態においてカーソルキー92の移動キー96がオ
ンされると(ステップ82.S3,84゜SS)、CP
U JはCRTコントローラ66のアドレスレジスタ6
8の内容をたとえば+10する(ステップ86)。こう
して、移動キー96がオンされる毎にリフレッシュメモ
リ60内の画像情報に対する表示領域が第19図(b)
 (c) K示す如<j@次下降移動していく。この場
合、表示領域とカーソルSとの対応位置に変化はない。
しかる後、Y方向スタートアドレスが′″700”に達
すると(ステップS5)、CPU2はカーソル設定回路
80におけるカーソルSのY方向アドレスをカーソルキ
ー96がオンされるごとに書替えていく(ステップ87
)。こうして、移動キー96がオンされる毎に第19図
(d)(・)に示す如くカーソルSが下降移動していく
この状態から移動キー93t−オンしていくと(ステッ
プS2.S3,84.SS、89)、第20図(*) 
(d) (c)の如く表示領域が上昇移動していき、つ
ぎに第20図(b) (a)の如くカーソルSが上昇移
動していく(ステラ7#510)。また、第21図(&
)の状態で移動キー95をオンすれば、(ステップS2
,83)、表示領域に移動範囲がないため、。
カーソルSが右方向に移動して第21図(b)の状態と
なる(ステップ511)。さらに、第22図(a)の状
態で移動キー94をオンすれば(ステップS2.S3)
、カーソルSのみが左方向に移動して第22図(b)の
状態となる(ステラ7”S 11 )。
そして、このような表示状態において拡大キー98をオ
ンすればカーソルS内の画像情報が拡大されて新たに表
示される。また、縮小キー99をオンすれば元の表示が
なされる このように、リフレッシュメそり60内の画像情報に対
して一定領域を移動指定することによシ、その一定額域
内の画像情報を即時に表示できるものであシ、よって従
来のようにイージパッファメモリからの読出しが不要と
なシ、表示速度の大幅な向上が計れる。しかも、上記移
動指定による表示を行なうことによシ、画像情報に対す
る縮小率はり7レツシ、メモリ60の記憶容量に合わせ
ればよく、りま、9 CRTデイスプレィの表示容量に
合わせる場合に比して縮小率を大きくすることができ、
よりて解像度が高まって認識が容易である。
しかも、一定領域の移動指定をズームアツプ領域の移動
指定よシも優先して行なうようにしたので、その各移動
指定に対する操作を1つの操作機構でまかなうことがで
き、実用上非常に便利である。
なお、上記実施例では一定領域の移動指定を優先して行
なうようにしたが、カーソルの移動指定を優先するよう
にしてもよい。その他、この発明は上記実施例に限定さ
れるものではなく、要旨を変えない範囲で種々変形実施
可能なことは勿論である。
[発明の効果コ 以上述べたようにこの発明によれば、表示部の表示領域
を有効に利用することができるとともに、元の原稿サイ
ズを容易に認識することが可能な表示装置を提供できる
【図面の簡単な説明】
第1図はページバッファメモリの記憶領域を示す図、第
2図は第1図における画像情報の表示状態の一例を示す
図、第3図はこの発明の一実施例に係る画像情報記憶検
索装置の全体的な概略構成図、第4図は第3図を詳細に
示す構成図、第5図は2次元走査装置の具体的な構成図
、第6図(a)(b)は第5図の動作制御部を示すもの
で、同図(凰)は回路構成図、同図(b) Fiタイム
チャート、第7図はi@5図のサイズ検知部を示すもの
で、同図(a)は平面構成図、同図(b)は回路構成図
、第8図はこの発明の一実施例におけるサイズ変換回路
を具体的に示す構成図、第9図および第10図は第8図
の動作を説明するための図、第11図はこの発明の一実
施例における表示用インタフェースを具体的に示す構成
図、第12図は第11図におけるカーソル設定回路を具
体的に示す構成図、第13図はカーソルキーの構成図、
第14図は第12図の動作を説明するためのタイムチャ
ー)、第15図はイージパッ7アメモリとそこに記憶さ
れる各種サイズの画像情報との対応を示す構成図、第1
6図(a)(b) (e) (d)および第17図(a
) (b) (c) (d)はこの発明の一実施例にお
ける画像情報の全体表示状態を示す図、第18図は同実
施例における表示制御を示すフローチャート、第19図
(&) (b) (e) (d) (e) #第20図
(a) (b)(e) (d) (@) 、第21図(
a) (b)および第22図(&) (b)は同実施例
における画像情報およびカーソル表示の一例を示す図で
ある。 2・・・CPU、5・・・ページバッファメモリ、6・
・・パターンジェネレータ、13・・・画像情報表示装
置、14・・・サイズ変換回路、15・・・表示用イン
タフェース、16・・・CRTデイスプレィ、60・・
・リフレッシュメモリ、80・・・カーソル設定回路、
92・・・カーソルキー

Claims (1)

  1. 【特許請求の範囲】 各種の原稿サイズを有する画像を読取るとともに、この
    読取った画像の原稿サイズを判別する読取手段と、 この読取手段で読取った画像を記憶する記憶手段と、 この記憶手段に記憶されている画像を表示する表示手段
    と、 前記読取手段で判別した原稿サイズに基づいて、前記表
    示手段に表示されている画像の原稿サイズ情報を前記表
    示手段に表示させる処理手段と、を具備したことを特徴
    とする画像表示装置。
JP63329748A 1988-12-27 1988-12-27 画像表示装置 Granted JPH021069A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63329748A JPH021069A (ja) 1988-12-27 1988-12-27 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63329748A JPH021069A (ja) 1988-12-27 1988-12-27 画像表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP57013166A Division JPS58129679A (ja) 1982-01-29 1982-01-29 画像表示装置

Publications (2)

Publication Number Publication Date
JPH021069A true JPH021069A (ja) 1990-01-05
JPH042987B2 JPH042987B2 (ja) 1992-01-21

Family

ID=18224846

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63329748A Granted JPH021069A (ja) 1988-12-27 1988-12-27 画像表示装置

Country Status (1)

Country Link
JP (1) JPH021069A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005113899A (ja) * 2003-09-19 2005-04-28 Nabtesco Corp 風力発電機のヨー駆動方法および装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI664447B (zh) 2014-02-18 2019-07-01 德商拜耳材料科學股份有限公司 使用全像光學元件之裸視3d顯示裝置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005113899A (ja) * 2003-09-19 2005-04-28 Nabtesco Corp 風力発電機のヨー駆動方法および装置

Also Published As

Publication number Publication date
JPH042987B2 (ja) 1992-01-21

Similar Documents

Publication Publication Date Title
US4520399A (en) Picture information display device
KR100324989B1 (ko) 입력표시일체형정보처리장치
US5548666A (en) Image forming apparatus with filing function which can store image data and can efficiently perform document filing
JP5336939B2 (ja) 画像処理装置、画像処理方法、及びプログラム
JPH0447351B2 (ja)
JPH021069A (ja) 画像表示装置
JPS6224834B2 (ja)
JPH1117932A (ja) 情報処理装置および方法並びに情報処理プログラムを記録した記録媒体
JPH021068A (ja) 画像表示装置
JPH02138667A (ja) 情報表示装置
JPH021067A (ja) 画像表示装置
JPH021065A (ja) 画像表示装置
JPH0512754B2 (ja)
KR920005242B1 (ko) 화상처리장치
JPH0888704A (ja) 画像処理装置
JPH0793348A (ja) 画像情報処理装置
JP2728645B2 (ja) 画像変倍装置
JP3312787B2 (ja) 画像処理システム
JP2710635B2 (ja) 画像読取装置
JPH0535842A (ja) 画像記憶装置
JPS6237777A (ja) 画像情報記憶検索装置
JPH0127468B2 (ja)
JP2008090574A (ja) 画像処理システムおよび画像処理プログラム
JPH05328092A (ja) 記録装置の領域認識方式
JPH0260279A (ja) ファクシミリにおける指定部送信方法