JPH0198030A - 仮想計算機の主記憶制御方式 - Google Patents

仮想計算機の主記憶制御方式

Info

Publication number
JPH0198030A
JPH0198030A JP62255842A JP25584287A JPH0198030A JP H0198030 A JPH0198030 A JP H0198030A JP 62255842 A JP62255842 A JP 62255842A JP 25584287 A JP25584287 A JP 25584287A JP H0198030 A JPH0198030 A JP H0198030A
Authority
JP
Japan
Prior art keywords
main memory
virtual
computer
acquisition
load state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62255842A
Other languages
English (en)
Inventor
Asayuki Ishida
石田 朝之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62255842A priority Critical patent/JPH0198030A/ja
Priority to US07/254,709 priority patent/US5010481A/en
Publication of JPH0198030A publication Critical patent/JPH0198030A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • G06F9/505Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering the load
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources
    • G06F9/5077Logical partitioning of resources; Management or configuration of virtualized resources

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は仮想計算機の装置制御において主記憶を制御す
る方式に関する。
〔従来の技術〕
従来、この種の仮想計算機の主記憶制御方式は、仮想計
算機を生成するときにその仮想計算機の主記憶の大きさ
を決定し、その仮想計算機を消滅するまでの間、主記憶
の大きさを固定していた。
〔発明が解決しようとする問題点〕
上述した従来の仮想計算機の主記憶制御方式は、仮想計
算機を生成してから消滅するまでの間、仮想計算機の主
記憶の大きさを固定しているので、複数の仮想計算機の
動作中、ある仮想計算機の主記憶が過負荷状態になった
とき、他に主記憶の負荷が少ない仮想計算機が存在して
も負荷の少ない主記憶資源を部分的に解放して過負荷状
態の仮想計算機の主記憶資源として配分することができ
ず、主記憶資源の配分が不適当になってしまうという欠
点がある。
〔問題点を解決するための手段〕
本発明の仮想計算機の主記憶制御方式は、実計算機上に
複数の仮想計算機を実現し、各仮想計算機の主記憶は実
計算機の主記憶の一部を割り当てて実現している仮想計
算機システムにおいて、仮想計算機上の仮想記憶管理が
仮想計算機の主記憶の過負荷状態を検出する仮想主記憶
過負荷状態検出手段と、 この検出手段の検出に応答して必要な容量の主記憶の獲
得を仮想計算機モニタモジュールに要求する仮想主記憶
獲得要求手段と、 この仮想主記憶獲得要求手段からの要求にもとづいて他
の仮想計算機の主記憶の負荷状態を読取る仮想主記憶負
荷状態読取手段と、 この仮想主記憶負荷状態読取手段により主記憶の負荷状
態を読取られた仮想計算機の中から主記憶が低負荷状態
の仮想計算機を選択する仮想主記憶低負荷状態仮想計算
機選択手段と、 この仮想主記憶低負荷状態仮想計算機選択手段により選
択された仮想主記憶低負荷状態の仮想計算機上の仮想記
憶管理モジュールに容量分の主記憶の解放を要求する仮
想主記憶解放要求手段と、この仮想主記憶解放要求手段
からの要求に応答して容量分の主記憶を解放する仮想主
記憶解放手段と、 この仮想主記憶解放手段での要求された容量分の主記憶
の解放の完了を仮想計算機モニタモジュールに通知する
仮想主記憶解放完了通知手段と、 この仮想主記憶解放完了通知手段からの通知に応答して
主記憶獲得を楢求した仮想計算機上の仮想記憶管理モジ
ュールに主記憶の獲得準備完了を通知する仮想主記憶獲
得準備完了通知手段と、仮想主記憶獲得準備完了通知手
段による通知に応答して準備された容量の主記憶を獲得
する仮想主記憶獲得手段を有している。
〔実施例〕
次に本発明について図面を参照して詳細に説明する。
第1図を参照すると、本発明の一実施例は、実計算機上
に複数の仮想計算機を実現し、各仮想計算機の主記憶4
1および42は実計算機の主記憶40の一部を割り当て
て実現しているシステムである。この仮想計算機の主記
憶41および42には、仮想主記憶過負荷状態の主記憶
41と仮想主記憶低負荷状態の主記憶42との2種類の
主記憶がある。
本発明の一実施例は、仮想主記憶過負荷状態の仮想計算
機上の仮想記憶管理モジュール10と、仮想主記憶低負
荷状態の仮想計算機上の仮想記憶管理モジュール20と
、7Mモニタモジュール30とを含む。前記仮想主記憶
過負荷状態の仮想計算機上の仮想記憶管理モジュール1
0は、仮想計算機の主記憶の過負荷状態を検出する仮想
主記憶過負荷状態検出手段31と、この検出手段31の
検出に応答して必要な容量の主記憶の獲得を仮想計算機
モニタモジ、−ルに要求する仮想主記憶獲得要求手段1
2と、VMモニタモジュール30からの主記憶獲得準備
完了通知を受信する仮想主記憶獲得準備完了通知受信手
段13と、この受信手段13に応答して準備された容量
の仮想主記憶を獲得する仮想主記憶獲得手段とを有して
いる。
前記仮想主記憶低負荷状態の仮想計算機上の仮想記憶管
理モジュール20は、VMモニタモジュール30からの
仮想主記憶解放要求を受信する仮想主記憶解放要求受信
手段21と、この受信手段21で受信された解放要求に
もとづいた容量分の主記憶を解放する仮想主記憶解放手
段22と、この解放手段22での要求された容量分の主
記憶の解放完了を仮想計算機モニタモジュール30に通
知する仮想主記憶解放完了通知手段23とを備えている
。前記VMモニタモジュール30は、仮想主記憶過負荷
状態の仮想計算機上の仮想記憶管理モジュールlOの仮
想主記憶獲得要求手段12からの要求を受信する仮想主
記憶獲得要求受信手段31と、この受信手段31で受信
した要求にもとづいて他の仮想計算機の主記憶の負荷状
態を読取る仮想主記憶負荷状態読取手段32と、この仮
想主記憶負荷状態読取手段32により読取られた仮想計
算機の中から主記憶が低負荷状態の仮想計算機を選択す
る仮想主記憶低負荷状態仮想計算機選択手段33と、こ
の選択手段33で選択された仮想主記憶低負荷状態の仮
想計算機上の仮想記憶管理モジュール20に要求された
容量分の主記憶の解放を要求する仮想主記憶解放要求手
段34と、この要求にもとづき仮想記憶管理モジュール
2゜で行なわれた仮想主記憶解放完了通知を受信する仮
想主記憶解放完了通知受信手段35と、この受信手段3
5で受信された完了通知に応答して主記憶獲得を要求し
た仮想主記憶過負荷状態の仮想計算機上の仮想記憶管理
モジュール1oに主記憶の獲得準備完了を通知する仮想
主記憶獲得準備完了通知手段36とを有する。
次に本発明の一実施例の動作について図面を参照して詳
細に説明する。
仮想主記憶過負荷状態の仮想計算機上の仮想記憶管理モ
ジュール10は仮想主記憶過負荷状態検出手段11によ
り主記憶の過負荷状態を検出すると仮想主記憶獲得要求
手段12によりVMモニタモジュール30に必要な容量
の主記憶の獲得を要求する。VMモニタモジュール30
は仮想主記憶獲得要求受信手段31により仮想主記憶過
負荷状態の仮想計算機上の仮想記憶管理モジュール1゜
からの要求を受信すると、仮想主記憶負荷状態読取手段
32により他の仮想計算機の主記憶の負荷状態を読取る
。次に、仮想主記憶低負荷状態仮想計算機選択手段33
により仮想主記憶負荷状態読取手段32で主記憶の負荷
状態を読取った仮想計算機の中から主記憶の負荷の少な
い仮想計算機20を選択し、仮想主記憶解放要求手段3
4により仮想主記憶低負荷状態の仮想計算機上の仮想記
憶管理モジュール20に対し仮想主記憶獲得要求受信手
段31で要求された容量分の主記憶の解放を要求する。
仮想主記憶低負荷状態の仮想計算機上の仮想記憶管理モ
ジュール20は仮想主記憶解放要求受信手段21により
VMモニタモジュール30からの要求を受信すると、仮
想主記憶解放手段22により仮想主記憶低負荷状態の仮
想計算機の主記憶42と仮想主記憶低負荷状態の仮想計
算機の補助記憶装置52を制御して仮想主記憶低負荷状
態の仮想計算機の仮想主記憶42を仮想主記憶解放要求
受信手段21で要求された容量を解放する。次に、仮想
主記憶解放完了通知手段23によりVMモニタモジュー
ル30に主記憶の解放完了を通知する。VMモニタモジ
ュール30は仮想主記憶解放完了通知受信手段35によ
り仮想主記憶解放完了通知手段23からの通知を受信す
ると、仮想主記憶獲得準備完了通知手段36により仮想
主記憶過負荷状態の仮想計算機上の仮想記憶管理モジュ
ール10に仮想主記憶獲得要求受信手段31で要求され
た容量の主記憶獲得の準備完了を通知する。仮想主記憶
過負荷状態の仮想計算機上の仮想記憶管理モジュール1
0は仮想主記憶獲得準備完了通知受信手段13により仮
想主記憶獲得準備完了通知手段36からの完了通知を受
信すると、仮想主記憶獲得手段14により仮想主記憶獲
得準備完了通知受信手段13で受信した完了通知に示す
容量の主記憶を獲得することによって仮想主記憶過負荷
状態の仮想計算機の主記憶41の領域を拡大し、仮想主
記憶過負荷状態の仮想計算機の補助記憶装置51内に退
避してあった情報を仮想主記憶過負荷状態の仮想計算機
の主記憶41にロードする。
〔発明の効果〕
以上説明したように本発明は、仮想計算機の主記憶の過
負荷状態がVMモニタモジュールに通知され、主記憶の
負荷が少ない他の仮想計算機の主記憶の一部を解放し、
過負荷状態の仮想計算機の主記憶に割り当てることによ
り、各仮想計算機の主記憶の配分が適正化されるという
効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示す図である。 第1図において、10・・・・・・仮想主記憶過負荷状
態の仮想計算機上の仮想記憶管理モジュール、11・・
・・・・仮想主記憶過負荷状態検出手段、12・・・・
・・仮想主記憶獲得要求手段、13・・・・・・仮想主
記憶獲得準備完了通知受信手段、14・・・・・・仮想
主記憶獲得手段、20・・・・・・仮想主記憶低負荷状
態の仮□  想計算機上の仮想記憶管理モジュール、2
1・・・・・・仮想主記憶解放要求受信手段、22・・
・・・・仮想主記憶解放手段、23・・・・・・仮想主
記憶解放完了通知手段、30・・・・・・VMモニタモ
ジュール、31・・・・・・仮想主記憶獲得要求受信手
段、32・・・・・・仮想主記憶負荷状態読取手段、3
3・・・・・・仮想主記憶低負荷状態仮想計算機選択手
段、34・・・・・・仮想主記憶解放要求手段、35・
・・・・・仮想主記憶解放完了通知受信手段、36・・
・・・・仮想主記憶獲得準備完了通知手段、40・・・
・・・実計算機の主記憶、41・・・・・・仮想主記憶
過負荷状態の仮想計算機の主記憶、42・・・・・・仮
想主記憶低負荷状態の仮想計算機の主記憶、51・・・
・・・仮想主記憶過負荷状態の仮想計算機の補助記憶装
置、52・・・・・・仮想主記憶低負荷状態の仮想計算
機の補助記憶装置。 代理人 弁理士  内 原   晋

Claims (1)

  1. 【特許請求の範囲】 実計算機上に複数の仮想計算機を実現し、各仮想計算機
    の主記憶は実計算機の主記憶の一部を割り当てて実現し
    ている仮想計算機システムにおける仮想計算機の主記憶
    制御方式において、 仮想計算機の主記憶の過負荷状態を検出する仮想主記憶
    過負荷状態検出手段と、 この仮想主記憶過負荷状態検出手段での検出に応答して
    必要な容量の主記憶の獲得を要求する仮想主記憶獲得要
    求手段と、 この仮想主記憶獲得要求手段からの要求に応答して他の
    仮想計算機の主記憶の負荷状態を読取る、仮想主記憶負
    荷状態読取手段と、 この仮想主記憶負荷状態読取手段により主記憶の負荷状
    態を読取った仮想計算機の中から主記憶が低負荷状態の
    仮想計算機を選択する仮想主記憶低負荷状態仮想計算機
    選択手段と、 この仮想主記憶低負荷状態仮想計算機選択手段により選
    択された仮想主記憶低負荷状態の仮想計算機に前記仮想
    主記憶獲得要求手段で要求された容量分の主記憶を解放
    する仮想主記憶解放手段と、 この仮想主記憶解放手段での主記憶解放完了に応答して
    主記憶の獲得を要求した仮想計算機に主記憶の獲得準備
    ができたことを通知する仮想主記憶獲得準備完了通知手
    段と、 この仮想主記憶獲得準備完了通知手段による通知に応答
    して準備された容量の主記憶を獲得する仮想主記憶獲得
    手段とを含むことを特徴とする仮想計算機の主記憶制御
    方式。
JP62255842A 1987-10-09 1987-10-09 仮想計算機の主記憶制御方式 Pending JPH0198030A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP62255842A JPH0198030A (ja) 1987-10-09 1987-10-09 仮想計算機の主記憶制御方式
US07/254,709 US5010481A (en) 1987-10-09 1988-10-07 Main memory control system for virtual machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62255842A JPH0198030A (ja) 1987-10-09 1987-10-09 仮想計算機の主記憶制御方式

Publications (1)

Publication Number Publication Date
JPH0198030A true JPH0198030A (ja) 1989-04-17

Family

ID=17284349

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62255842A Pending JPH0198030A (ja) 1987-10-09 1987-10-09 仮想計算機の主記憶制御方式

Country Status (2)

Country Link
US (1) US5010481A (ja)
JP (1) JPH0198030A (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5291595A (en) * 1989-05-22 1994-03-01 Martins Augusto B Batch/application program processing
JP2870254B2 (ja) * 1991-10-02 1999-03-17 日本電気株式会社 仮想計算機の入出力割り込み処理方式
US5621912A (en) * 1994-12-29 1997-04-15 International Business Machines Corporation Method and apparatus for enabling monitoring of guests and native operating systems
US7257815B2 (en) * 2001-09-05 2007-08-14 Microsoft Corporation Methods and system of managing concurrent access to multiple resources
US8387049B2 (en) 2005-07-15 2013-02-26 International Business Machines Corporation Facilitating processing within computing environments supporting pageable guests
US7487307B2 (en) * 2006-01-05 2009-02-03 International Business Machines Corporation Method, apparatus and program product for managing memory in a virtual computing system
TW201339838A (zh) * 2012-03-16 2013-10-01 Hon Hai Prec Ind Co Ltd 虛擬機記憶體管理系統及方法
KR101999132B1 (ko) * 2012-12-17 2019-10-01 삼성전자주식회사 가상 머신 환경에서 메모리 관리 방법 및 장치

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4528624A (en) * 1981-03-25 1985-07-09 International Business Machines Corporation Method and apparatus for allocating memory space based upon free space in diverse memory devices
JPS57164340A (en) * 1981-04-03 1982-10-08 Hitachi Ltd Information processing method
JPS62159239A (ja) * 1985-12-30 1987-07-15 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 仮想マシンの編集システム

Also Published As

Publication number Publication date
US5010481A (en) 1991-04-23

Similar Documents

Publication Publication Date Title
US5884077A (en) Information processing system and method in which computer with high load borrows processor of computer with low load to execute process
KR970001901B1 (ko) 멀티 프로세서 메모리 관리 방법 및 장치
US5574914A (en) Method and apparatus for performing system resource partitioning
JP2757961B2 (ja) 複数の中央処理装置間が対等の関係を有するデータ処理システム用の装置および方法
CA2146170C (en) Server detection of client process termination
CN108334396B (zh) 一种数据处理方法和装置、资源组的创建方法和装置
EP0321724A2 (en) Apparatus and method for alterable resource partitioning enforcement in a data processing system having central processing units using different operating systems
JP3909062B2 (ja) Nasの制御装置及びバックアップ方法並びにプログラム
CN100461111C (zh) 用于共享硬件设备的基于文件的访问控制方法和装置
CN111385296B (zh) 一种业务进程重启方法、装置、存储介质以及系统
JPH0198030A (ja) 仮想計算機の主記憶制御方式
JPH028951A (ja) 対称的な多プロセッサ制御構成体
JPH08221372A (ja) 分散処理システムにおける空き資源管理装置
US20050081216A1 (en) Method, system, and program for calling a target object from a caller object
JPH02151926A (ja) 端末装置切替方式
JP2556841B2 (ja) ファイルアクセス装置及びそのファイルにアクセスする方法
CN117234607B (zh) 多核系统及其动态模块加载方法、介质和处理器芯片
JP2533931B2 (ja) 動的割当て領域のデ―タ内容保護方式
CN111026543B (zh) 一种存储系统转发数据的方法、装置、设备及介质
JPS63146153A (ja) プロセツサ間排他制御処理方式
JPS59188749A (ja) デ−タ転送制御方式
JPH05173933A (ja) ダイレクトメモリアクセス転送方式
JPH02158840A (ja) タスク間通信用メッセージ領域制御方式
JPH0764811A (ja) コンピュータバックアップシステム
JPH03194641A (ja) アプリケーションプログラム共用方式