JPH0157553B2 - - Google Patents

Info

Publication number
JPH0157553B2
JPH0157553B2 JP55074673A JP7467380A JPH0157553B2 JP H0157553 B2 JPH0157553 B2 JP H0157553B2 JP 55074673 A JP55074673 A JP 55074673A JP 7467380 A JP7467380 A JP 7467380A JP H0157553 B2 JPH0157553 B2 JP H0157553B2
Authority
JP
Japan
Prior art keywords
output
signal
comparator
signal amplifier
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55074673A
Other languages
Japanese (ja)
Other versions
JPS56169970A (en
Inventor
Koichi Oota
Susumu Hanaoka
Teruo Kawatsu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP7467380A priority Critical patent/JPS56169970A/en
Publication of JPS56169970A publication Critical patent/JPS56169970A/en
Publication of JPH0157553B2 publication Critical patent/JPH0157553B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Description

【発明の詳細な説明】 本発明はTV信号伝送の受信回路に用いられる
クランプ回路に関するもので、伝送路で伝送損失
を受けたTV信号の低周波成分を再生すると共に
TV信号に重畳された低周波雑音の抑圧を行うも
のである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a clamp circuit used in a receiving circuit for TV signal transmission.
This suppresses low frequency noise superimposed on TV signals.

従来この種のクランプ回路には大別して三種類
ある。次にそれらの方法について説明する。
Conventionally, there are three types of clamp circuits of this type. Next, those methods will be explained.

(1) TV信号の同期パルス、またはペデスタル部
分の電圧をサンプリングし、この電圧が一定値
になるように制御する方法。
(1) A method of sampling the sync pulse of the TV signal or the voltage of the pedestal part and controlling this voltage to a constant value.

(2) TV信号の同期パルス、またはペデスタル部
分でクランプするのに、コンデンサ及びスイツ
チ素子を用い一定電圧にクランプする方法。
(2) A method of clamping to a constant voltage using a capacitor and a switch element to clamp the sync pulse or pedestal part of the TV signal.

(3) TV信号の同期パルスまたはペデスタル部分
をコンデンサ及びスイツチ素子としてのダイオ
ードを用い一定電位にクランプする方法。
(3) A method of clamping the synchronizing pulse or pedestal portion of the TV signal to a constant potential using a capacitor and a diode as a switch element.

等である。etc.

次に上記の従来例を第1図、第2図、第3図を
用いて説明する。
Next, the above conventional example will be explained using FIGS. 1, 2, and 3.

第1図において、1は入力端子、2は出力端
子、3はTV信号増幅器、4は同期分離回路(パ
ルス成形回路)で同期パルスを成形する回路、5
はゲート回路で同期パルスでゲートが開く、6は
コンデンサ、7は基準電圧(VS)、8はコンパレ
ータを示す。
In FIG. 1, 1 is an input terminal, 2 is an output terminal, 3 is a TV signal amplifier, 4 is a sync separation circuit (pulse shaping circuit) that shapes sync pulses, and 5
is a gate circuit whose gate is opened by a synchronization pulse, 6 is a capacitor, 7 is a reference voltage (V S ), and 8 is a comparator.

第2図において、1,2,3,4,7は第1図
と同一部材、9はコンデンサ、10はトランジス
タでスイツチ素子として働作する。
In FIG. 2, 1, 2, 3, 4, and 7 are the same members as in FIG. 1, 9 is a capacitor, and 10 is a transistor, which functions as a switch element.

第3図において、1,2,3,7,9,は第2
図と同一部材で11はダイオードを示す。
In Figure 3, 1, 2, 3, 7, 9 are the second
Reference numeral 11 indicates a diode, which is the same member as in the figure.

第1図で入力端子1に入力されたTV信号は
TV信号増幅器3で増幅され出力端子2より出力
される。その出力の一部は同期分離回路4にて同
期パルスが作られる。
In Figure 1, the TV signal input to input terminal 1 is
The signal is amplified by the TV signal amplifier 3 and output from the output terminal 2. A part of the output is used in a sync separation circuit 4 to generate a sync pulse.

この同期パルスでゲート回路5のゲートを開
き、TV信号より同期パルスをサンプリングし、
サンプリングされた同期パルスはコンパレータ8
にて基準電圧VSと比較され一定電位の同期パル
スにクランプされ、クランプされた同期パルスは
TV信号増幅器3に負帰還される。
This synchronization pulse opens the gate of the gate circuit 5, samples the synchronization pulse from the TV signal,
The sampled synchronization pulse is sent to comparator 8
It is compared with the reference voltage V S and clamped to a constant potential synchronization pulse, and the clamped synchronization pulse is
Negative feedback is provided to the TV signal amplifier 3.

第2図ではTV信号増幅器3の出力はコンデン
サ9でオートバイアスがかけられる。出力の一部
は同期分離回路4にて同期パルスが作られこの同
期パルスでトランジスタ10をスイツチングし、
TV信号増幅器3の出力を(VS)7でクランプす
る。
In FIG. 2, the output of the TV signal amplifier 3 is autobiased with a capacitor 9. A part of the output produces a synchronization pulse in the synchronization separation circuit 4, and this synchronization pulse switches the transistor 10.
The output of the TV signal amplifier 3 is clamped at (V S )7.

第3図は第2図のトランジスタ10の代りにス
イツチ素子としてダイオード11を用いたもの
で、TV信号の同期パルスの尖頭値がVS―VD(ダ
イオード11の立上に電圧)になる様にコンデン
サ9で自己バイアスをかけるもので、ダイオード
11の立上り特性が理想的でないため、クランプ
特性が悪い欠点を持つ。
In Fig. 3, a diode 11 is used as a switch element in place of the transistor 10 in Fig. 2, and the peak value of the synchronizing pulse of the TV signal becomes V S - V D (voltage at the rise of diode 11). Similarly, the capacitor 9 applies a self-bias, and since the rising characteristics of the diode 11 are not ideal, the clamping characteristics are poor.

以上の方法では1 同期分離回路等の規模が大
きい。2 クランプ用素子にダイオードを使用し
た場合、伝送特性、特に歪特性が劣化する。
In the above method, 1. The scale of the synchronous separation circuit etc. is large. 2. When a diode is used as a clamping element, transmission characteristics, especially distortion characteristics, deteriorate.

等の欠点を有する。It has the following disadvantages.

本発明は上記の難点を解決するため、TV信号
増幅器の出力の一部より同期パルスを抽出し、こ
の同期パルスをピーク検波しそれを基準電圧でク
ランプし、クランプされた同期パルスをTV信号
増幅器に負帰還するものである。
In order to solve the above-mentioned difficulties, the present invention extracts a synchronization pulse from a part of the output of a TV signal amplifier, performs peak detection on this synchronization pulse, clamps it with a reference voltage, and transfers the clamped synchronization pulse to a TV signal amplifier. This is a negative feedback.

これについて第4図の実施例について説明す
る。図において、1,2は第1図と同一部材、1
2はTV信号増幅器、13はコンパレータ、14
はダイオードでこのダイオードの立上り電圧を
VDとする。15はコンデンサ、16は電源
(VB)、17は基準電圧(VS)、18〜25は抵抗
を示す。第4図で入力端子1に入力されたTV信
号はTV信号増幅器12で増幅され、その出力は
出力端子2より出力される。
Regarding this, the embodiment shown in FIG. 4 will be explained. In the figure, 1 and 2 are the same members as in Figure 1;
2 is a TV signal amplifier, 13 is a comparator, 14
is a diode, and the rising voltage of this diode is
Let it be V D. 15 is a capacitor, 16 is a power supply (V B ), 17 is a reference voltage (V S ), and 18 to 25 are resistors. In FIG. 4, a TV signal input to input terminal 1 is amplified by TV signal amplifier 12, and its output is output from output terminal 2.

出力の一部はダイオード14、コンデンサ1
5、抵抗18で構成されるピーク検波回路でピー
ク検波されそのピーク検波値はコンパレータ13
で基準電圧(VS)17になる様に制御され、コ
ンパレータの出力はTV信号増幅器12に負帰還
される。この結果、TV信号の同期パルスの尖頭
電位はVS―VD電位にクランプされる。
Part of the output is diode 14, capacitor 1
5. The peak detection circuit consisting of a resistor 18 detects the peak, and the peak detection value is sent to the comparator 13.
The output of the comparator is negatively fed back to the TV signal amplifier 12. As a result, the peak potential of the synchronization pulse of the TV signal is clamped to the V S -V D potential.

以上より本発明では従来の(1)、(2)に比して同期
分離回路が省略され、(3)の方法のもつ伝送特性の
欠点が解決される利点をもつ、この事より装置の
小形軽量化が実現できる。
From the above, the present invention has the advantage that the synchronization separation circuit is omitted compared to the conventional methods (1) and (2), and the drawbacks of the transmission characteristics of the method (3) are solved. Light weight can be realized.

近年TV信号伝送に光フアイバ伝送方式が用い
られる様になつた。この場合、装置の小形、軽量
なものを提供する必要がある。
In recent years, optical fiber transmission systems have come to be used for TV signal transmission. In this case, it is necessary to provide a small and lightweight device.

本発明はこの光フアイバ伝送方式のTV伝送用
として有用に適用させることが出来る。
The present invention can be usefully applied to TV transmission using this optical fiber transmission system.

【図面の簡単な説明】[Brief explanation of drawings]

第1図、第2図、第3図は従来例のブロツク
図、第4図は本発明の実施例を示す。 1は入力端子、2は出力端子、12はTV信号
増幅器、13はコンパレータ、14はダイオード
で立上り電圧(VD)、15はコンデンサ、16は
電源、17は基準電圧(VS)、18〜25は抵抗
を示す。
1, 2, and 3 are block diagrams of conventional examples, and FIG. 4 shows an embodiment of the present invention. 1 is an input terminal, 2 is an output terminal, 12 is a TV signal amplifier, 13 is a comparator, 14 is a diode with a rising voltage (V D ), 15 is a capacitor, 16 is a power supply, 17 is a reference voltage (V S ), 18 - 25 indicates resistance.

Claims (1)

【特許請求の範囲】[Claims] 1 入力端子1からTV信号ををTV信号増幅器
12の(+)入力端子に入力し、該TV信号増幅
器12の出力の一部を、該TV信号増幅器12の
出力側とコンパレータ13の(+)入力端子間に
接続されたダイオード14と該コンパレータ13
の(+)入力端子と電源16間に接続されたコン
デンサ15と抵抗18の並列回路よりなるピーク
検波回路を介してコンパレータ13の(+)入力
端子に入力し、前記ピーク検波回路出力を該コン
パレータ13の(−)入力端子に入力された基準
電圧17と比較し、該コンパレータ13の出力を
前記TV信号増幅器12の(−)入力端子に帰還
して出力端子2のTV信号の同期パルスの尖頭電
位を所定の電位にクランプするようにしたことを
特徴とするTV信号クランプ回路。
1 Input the TV signal from the input terminal 1 to the (+) input terminal of the TV signal amplifier 12, and send a part of the output of the TV signal amplifier 12 to the output side of the TV signal amplifier 12 and the (+) terminal of the comparator 13. A diode 14 connected between the input terminals and the comparator 13
is input to the (+) input terminal of the comparator 13 through a peak detection circuit consisting of a parallel circuit of a capacitor 15 and a resistor 18 connected between the (+) input terminal and the power supply 16, and the peak detection circuit output is input to the comparator 13. The output of the comparator 13 is compared with the reference voltage 17 inputted to the (-) input terminal of the TV signal amplifier 13, and the output of the comparator 13 is fed back to the (-) input terminal of the TV signal amplifier 12 to determine the peak of the synchronizing pulse of the TV signal at the output terminal 2. A TV signal clamp circuit characterized in that the head potential is clamped to a predetermined potential.
JP7467380A 1980-06-03 1980-06-03 Tv signal clamp circuit Granted JPS56169970A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7467380A JPS56169970A (en) 1980-06-03 1980-06-03 Tv signal clamp circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7467380A JPS56169970A (en) 1980-06-03 1980-06-03 Tv signal clamp circuit

Publications (2)

Publication Number Publication Date
JPS56169970A JPS56169970A (en) 1981-12-26
JPH0157553B2 true JPH0157553B2 (en) 1989-12-06

Family

ID=13553973

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7467380A Granted JPS56169970A (en) 1980-06-03 1980-06-03 Tv signal clamp circuit

Country Status (1)

Country Link
JP (1) JPS56169970A (en)

Also Published As

Publication number Publication date
JPS56169970A (en) 1981-12-26

Similar Documents

Publication Publication Date Title
EP0099760B1 (en) Circuit for reconstructing noise-affected signals
JPS5923668B2 (en) Voice control method
JPH0157553B2 (en)
JPS6223224A (en) Dc restoration circuit for digital repeater
JPH0533584B2 (en)
JPH0419880Y2 (en)
JPS60245383A (en) Separating circuit of data signal
JPH05335908A (en) Zero cross detector
JPH0269079A (en) Video signal input circuit
JPS6272278A (en) Synchronizing signal separating device
JP3019313B2 (en) Synchronous signal automatic switching device
JPH0132447Y2 (en)
JPH0327678A (en) Clamp circuit
JPS58111548U (en) Optical receiver for digital signals
JPS6115478A (en) Automatic gain control circuit
JPS61255119A (en) Optical receiver
JPS6045600U (en) variable gain hearing aid
JPS60111370A (en) Data extracting circuit
JPS6232558B2 (en)
JPS6087574A (en) Lamp circuit
JPS63257385A (en) Clamp circuit
JPH03198477A (en) Synchronizing signal separating circuit
JPH02113641A (en) Sample-and-hold circuit
JPS63217751A (en) Receiver
JPS637025A (en) Picture signal a/d converter